Штолик
Запоминающее устройство с автономным контролем
Номер патента: 1510013
Опубликовано: 23.09.1989
Авторы: Скалабан, Штолик
МПК: G11C 29/00
Метки: автономным, запоминающее, контролем
...в противоположное состояние. На первыхвходах элементов И 42-44 появляютсялогические уровни соответственно логической " 1", логического "0" и логической "1"Далее будут повтореныдействия, которые выполнялись припоступлении первого импульса записи(считывание), а затем действия,которые выполнялись при поступлениивторого импульса записи (запись) ит.д, Совокупность действий, которыевыполняются при поступлении двух импульсов записи (считывание и запись),назовем шагомПосле выполнения определенного числа шагов (после поступления определенного четного чис-,ла импульсов записи на вход 19 устройства) заканчивается первая частьконтроля, которая выполняется приподдержании на входе 22 устройствауровня логической "1",Затем начинается вторая...
Устройство для адресации контролируемого блока памяти
Номер патента: 1501068
Опубликовано: 15.08.1989
Авторы: Скалабан, Штолик
МПК: G06F 12/00
Метки: адресации, блока, контролируемого, памяти
...которые, поступая на адресные входы блоков 6 и 7 памяти, выбирают соответственно адресные последователь ности контрольных и фоновых ячеек, которые снимаются с информационных выходов блоков 6 и 7 памяти, проходят 1 ерез элементы И 8 и 9 и элементы 10 и 11 суммирования по модулю ив 4(с возможностью поразрядного инвертирования управляющими сигналами,поступающими на вторые входы элементов О и 1) и поступают соответственно на первую и вторую группывходов сумматора 12. Сумматор 12 вырабатывает результирующую последовательность адресов, Заполнение блоков6 и 7 определяет такие характеристики адресной последовательности, какобъем проверяемой памяти, убывающийили возрастающий характер последовательности, маскирование адресов,контроль...
Устройство для контроля блоков оперативной памяти
Номер патента: 957278
Опубликовано: 07.09.1982
Авторы: Бардин, Павлюков, Штолик
МПК: G11C 29/00
Метки: блоков, оперативной, памяти
...соотношения сигналов управления задаются программой из блока 4, Это обеспечивает возможность автоматически выставлять временные параметры и. соотношения сигналов в широком диапазоне с высокой точностью, что является важным критерием при разработке контрольно-диагностических систем для проверки быстродействующих устройств. Считанная информация по входам 6 через блок 5 поступает в блок 10, где под воздействием управляющих сигналов блока 4 и блока 11 осуществляется ее обработка и поразрядное сравнение с эталонной. При считывании неверной информации вырабатывается сигнал сбоя, поступающий в блок 4, и под воздействием его происходит останов работы устройства. В индикаторе 14 регистрируется сбойный разряд считанной информации из ОЗУ, номер...
Устройство для контроля оперативной памяти
Номер патента: 611257
Опубликовано: 15.06.1978
Авторы: Давыдов, Матышев, Штолик
МПК: G11C 29/00
Метки: оперативной, памяти
...юПри проверке совместной работы ОП иЗУКП в каждом цикле обращения к ОЗУ происхоцит обращение к обоим типам памяти,Цикл обращения состоит из такта чтения и такта записи. В такте записи производится запись 5информации по одним и тем же кодовым шинам7 записи в ОП и ЗУКП, Коды информации дляОП и ЗУКП различные, Под управлением синхро-,сигналов из распределителя 13 моменты эаписядля ЗУКП и ОП разнесены во времени внутри 30такта, Вначале производится запись кодаключа памяти, а затем осуществляется запись информации в ОГЙРегистр адреса 1, управляемый блоком,3, определяет адрес ячейки памяти, к которой производится обращение,.Информация свыходов регистра адреса 1 передается в запоминающее устройство.по кодовым шинам 2адреса,Информация на запись...
Устройство для программного контролявнешних устройств цвм
Номер патента: 508785
Опубликовано: 30.03.1976
Авторы: Бирюков, Матышев, Штолик
МПК: G06F 11/04
Метки: контролявнешних, программного, устройств, цвм
...из пятисимвольных микропрограмм, которые содержат информацию командно- справочного характера: что сделать, когда, вид и величина массива выводимой или ожидаемой при вводе информации, какая будет реакция внешнего устройства на данное обращение или данную запрограммированную сбойную ситуацию и т. д,По запросу блока 7 управления очередная микропрограмма выдается запоминающим блоком 2 в блок 3 дешифрации микропрограммы, где записывается в соответствующие регистры на время отработки. После окончания записи в блок 3 микропрограммы блок 7 управления меняет тпри необходимости) код номера устройства в блоке 4 формирования номера внешнего устройства, управляющий потенциал которого выдается по одной из шин 9 во внешнее устройство, и...