Патенты с меткой «запоминающее»
Аналоговое запоминающее устройство
Номер патента: 830584
Опубликовано: 15.05.1981
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...например резисторы 9 и 10,накопительный элемент, например,конденсатор 11, вход 12 устройства,выход 13 устройства и.шину 14нулевого потенциала.В режиме выборки ключи 4,6 и 7открыты, ключи 8 и 5 закрыты, Выходное напряжение операционного усилителя 1 отслеживает изменяющееся входное напряжение, поступающее на вход12 устройства, с постоянной времени=КС, где С-емкость конденсатора 11;й - сопротивление резистора 10. Падением напряжения на ключах б и 7можно пренебречь, так как их прямыесопротивления много меньше входныхсопротивлений операционных усилителей2 и 3,включенных по схеме повторителя.При переходе устройства из режимавыборки к режиму хранения ключи 4,6и 7 закрываются, ключи 8 и 5 открываются, неиньертирующий вход операционного усилителя...
Аналоговое запоминающее устройство
Номер патента: 830585
Опубликовано: 15.05.1981
Авторы: Бражников, Задорожный, Хомутов
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...усилителя.На чертеже приведена схема аналогового запоминающего устройства,Устройство содержит входной резис-.5тор 1, первый резистор 2 обратнойсвязи, первый ключ 3, первый операционный усилитель 4, первый накопительный элемент 5, первый согласующий элемент,6, суммирующий усйлитель Щ7, третий резистор 8 обратной связи,резистор 9, второй резистор 10 обратной связи, второй ключ 11, второй операционный усилитель 12, второй накопительный конденсатор 13, второй 25согласующий резистор 14.Устройство работает следующим образом.В режиме запоминания входной сигналчерез входной резистор 1 поступаетна вход первого операционного усилителя 4 и затем на суммирующий усилитель 7, где суммируется с нулевымсигналом, поступающим с выхода второго...
Запоминающее устройство с самоконтролем
Номер патента: 830587
Опубликовано: 15.05.1981
МПК: G11C 29/00
Метки: запоминающее, самоконтролем
...по10 модулю два Формула изобретения Поставленная пель достига тся тем, что в устройство введены блок формирования тестовых кодов, вход которого соединен с выходом генератора тактарых импульсов, а выход - со входом регистра ввода.При этом блок формирования тестовых кодов выполнен на триггере Т,На чертеже представлена структурная схема предлагаемого устройства.ЪУстройство содержит регистр ввода, блок 2 памяти, регистр 3 вывода, дешифратор 4 адреса, счетчик 5 адреса, генератор 6 тактовых импульсов, блок 7 контроля, блок формцрава.ил теставых кОдОВ, Выпал нен-.ьй ла Т три 1 Г ер е 8 а шина 9 у с Гаав 1 д на 10 установки 0Устрайс гво работает следующим образам.В режиме контроля "а шины 9 и 10 установки "1", "0" поступают в пративаф,-,.зс...
Долговременное запоминающее устройствосо встроенным контролем
Номер патента: 830588
Опубликовано: 15.05.1981
Авторы: Бородин, Колосков, Константиновский, Лемуткин
МПК: G11C 29/00
Метки: встроенным, долговременное, запоминающее, контролем, устройствосо
...другойвход порогового элемента подключенк выходу блока памяти.На чертеже представлена функциональная схема предлагаемого устройстВаеУстройство содержит блок 1 памяти, состоящий из запоминающих сегментов 2, дешифратор 3, регистр4 адреса, блок 5 управления, буферные регистры б и 7, компаратор 8,счетчик 9, пороговый элемент 1 О,выходы.11 и 12 компаратора 8.Устройство работает следующимобрбзом,Для обеспечения работы устройства в дополнительный контрольный разряд каждого слова в режиме записизаписывается логическая "единица"Известно, что наибольшему разрушению от всех разрушающих факторовподвергается при хранении "единица"В процессе считывания информациииз ДЗУ изменяющаяся величина выходного сигнала записанной "единицы"с дополнительной...
Оперативное запоминающее устройство
Номер патента: 830589
Опубликовано: 15.05.1981
Авторы: Антошкин, Борискин, Семенов, Тимашев
МПК: G11C 29/00
Метки: запоминающее, оперативное
...подключен ко входу блока управления,введены дополнительные инверторы,входы которых подключены к соответствующим выходам блока усилителей,одни входы блока контроля подключенык соответствующим выходам блокаусилителей, к выходам дополнительных инверторов и ко входам информационного регистра, управляющие входы дополнительных инверторов подключены к соответствующим выходамблока управления.На чертеже приведена структурнаясхема устройства,Устройство содержит адресный регистр 1, дешифратор 2, накопитель 3,блок 4 усилителей, инверторь 1 5, элементы НЕ 6, первые элементы И 7, вторые элементы И 8, элементы ИЛИ.9, информационный регистр 10, блок 11 контроля, блок 12 управления, адресныешины 13, управляющие шины 14 и информационные шины 15Устройство...
Буферное запоминающее устройство
Номер патента: 832598
Опубликовано: 23.05.1981
МПК: G11C 19/00
Метки: буферное, запоминающее
...И, второй вход которогоподсоединен к тактовой шине, другой выходтриггера окончания сдвига подключен кК-входам триггеров управления.На чертеже изображена функциональнаясхема предложенного устройства.Устройство содержит регистры 1 и 2сдвига (на чертеже показаны только два регистра сдвига), выполненные на 1 К-триггерах 3 - 8 (на чертеже каждый из регистровсодержит три триггера), триггеры 9, 10 и 11управления (их количество равно числу триггеров регистров сдига), элемент ИЛИ 12,триггер 13 окончания сдвига, элемент И 14,тактовую шину 15.Устройство работает следующим образом,В исходном положении триггеры 3 - 8регистров 1 и 2 сдвига и триггеры 9 - 11управления выключены, а триггер 13 окончания сдвига включен. Ввод информации иее сдвиг в...
Аналоговое запоминающее устройство
Номер патента: 832601
Опубликовано: 23.05.1981
Автор: Анисимов
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...вход коммутирующего устройства и832601 Частота повторения этих импульсов, а следовательно, и частота колебания напряжения на шине 10 управления выби. раются из условия значительного ее превышения максимально возможной частоты в спектре входного сигнала,В этом случае с достаточной точностью можно утверждать; что устроиство запоминает мгновенное значение напряжения входного сигнала. Амплитуда импульсов на.шине 10 управления должна быть выбрана несколько большей максимального уровня напряжения входного сигнала.Точность известного устройства в режиме хранения определяется выбранным количеством дискретных уровней напряженияв многогорбои амплитудной характеристике.В предложенном устроистве его амплитудная характеристика является непрерывной...
Аналоговое запоминающее устройство
Номер патента: 832602
Опубликовано: 23.05.1981
Авторы: Берко, Жовтянский
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...с одновременной перезаписью информации для длительного храненияв блоке 1 аналоговой памяти.Работа устройства происходит сле-. дующим образом.При подаче на вход управленияблока 2 буферной памяти в момент времени + (фиг. 2) первого импульсаЦ 2 выборки, длительностью С происходит запись текущего уровня однократного импульсного сигнала, посту-пающего на измерительный вход ячейки1 памяти, и его запоминание на времядо поступления следующего. импульсавыборки. В этом промежутке с временис,с (+ ьс, где дй, - интервалвремени между импулвсами выборок производится перезапись. информации изблока 2 буферной памяти для длительного хранения в первый канал блока 1аналоговой памяти второго этапа запоминания. Для этого в указанный громежуток времени на...
Постоянное запоминающее устройствос автономным контролем
Номер патента: 832604
Опубликовано: 23.05.1981
Авторы: Бородин, Егорова, Огнев, Столяров
МПК: G11C 29/00
Метки: автономным, запоминающее, контролем, постоянное, устройствос
...накопителей 1,1-1.М, формируется трехразрядный контрольный код, представляющий собой сочетание трех признаков.5Поскольку каждый из накопителей1. 1-1,М является четырехразрядным,то для формирования признаков, составляющих контрольный код, записываемоечисло разбивается на группы по четыреразряда. Для формирования первогопризнака контрольного кода а каждойгруппе из четырех разрядов выбираются первый, второй и четвертый разряды, которые подаются на входы формирователя сигнала четности 3.1, гдевырабатывается признак четности илинечетности информации выбранных разрядов, и полученный результат записывается в первый контрольный разряднакопителей 1.1-1.М. Для формирова ния второго признака контрольногокода из каждых четырех разрядов...
Буферное запоминающее устройство
Номер патента: 834766
Опубликовано: 30.05.1981
МПК: G11C 11/00, G11C 19/00
Метки: буферное, запоминающее
...адресов в блоках 26 и 27адреса и их установку в положение,при котором адрес записи блока 26никогда не отстает от адреса считывания блока 27. Подгон аДреса записи осуществляется сигналом сменыадреса, Формирующимся на первой адресной шине 24 и поступающим черезэлемент И 29 и элемент ИЛИ 30 навход датчика 26, Считывание принятой из линии информации на выходныешины 22 обеспечивается входящимив состав устройства блоками 10-16.Датчик 10 формирует управляющие сигналы считывания с частотой, определяемой кодом на шине 22; при отсутствии информации в накопителе управляющие сигналы поступают с высокой, ограничиваемой быстродействием накопителя частотой; при наличии информации в накопителе управляющие сигналы поступают с низкой,ограничиваемой...
Постоянное запоминающее устройство
Номер патента: 834768
Опубликовано: 30.05.1981
Авторы: Виткин, Вълков, Городний, Корнейчук
МПК: G11C 17/00
Метки: запоминающее, постоянное
...со считыванием кода (с) из накопителя 5 иэ накопителя б считывается адресный код числа (Ъ). После считывания (Ь) производится суммирование по модулю два(а)9(с) +(Ь) =(а)я С(с)З(Ь) =(к)Таким образом, при наличии отказов в ячейках корректирующих кодов число обращений к накопителю 5 переменное (либо два, либо три). Поэтому в схему данного устройства необходимо ввести либо сигнальные триггеры, либо в накопителе б дополнительный разряд, указывающий число обращений к накопителю 5. В устройство вводятся дополнительные разряды, при этом если значение дополнительного разряда равно нулю, то выполняются два обращения к накопителю 5, а если единице, то выполняются три обращения.Когда необходимо одно обращение к накопителю 5, тогда не требуется...
Аналоговое запоминающее устройство
Номер патента: 834769
Опубликовано: 30.05.1981
Авторы: Андреев, Калынюк, Корытный, Мелихов
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...устройства, а через первый замыкающий контакт- с шиной нулевого потенциала, второй размыкающий контакт, второй и третий замыкающие контакты, другая обкладка конденсатора соединена через второй размыкающий контакт с шиной нулевого потенциала, а через второй замыкающий контакт - с неинвертирующимвходом усилителя, вход устройства подсоединен через третий замыкающий контакт к неинвертирующему входу усилителя.На чертеже изображена функциональная схема предлагаемого устройства. Оно содержит накопительный элемент, например конденсатор 1, усилитель 2,размыкающие контакты 3 и 4, замыкающие контакты 5-7 и шину 8 нулевого потенциала (на чертеже условно показаны только контакты, которые могут принадлежать переключателям,ключам и т.д.).Устройство...
Запоминающее устройство с автоматичес-ким восстановлением работоспособности
Номер патента: 834770
Опубликовано: 30.05.1981
Автор: Чернориз
МПК: G11C 29/00
Метки: автоматичес-ким, восстановлением, запоминающее, работоспособности
...входами элементов И 14 и 15,вторые входы которых являются другими управляющими входами 16 устройства, имеющего информационные входы 17, Выходы элементов И 14 и 15 соединены с управляющими входами коммутаторов 4-6.Выходы блока 7 соединены с адресными входами одноименных накопителей 3 групп 1 и 2,Устройство работает следующим образом.При отсутствии неисправностей в основных накопителях 3 блоком 7 вырабатывается сигнал выборки с уровнем 1 на одном из выходов 8, разрешая обращение к подключенным к нему 4 одноименным накопителям 3 групп 1 и 2. На остальных выходах 8 - уровень 0. На все входы 16 подан сигнал с уровнем О. При этом на выходах элементов И 14 и 15 будет также уровень 0, который запрещает подачу входной информации на...
Запоминающее устройство с само-контролем
Номер патента: 834771
Опубликовано: 30.05.1981
МПК: G11C 29/00
Метки: запоминающее, само-контролем
...входе счетчика 10 и сигнал Регенерация (логическая единица), стробирующий мультиплексор 11 и элемент И-НЕ 7. Так как оба входа этого элемента находятся в состоянии логической единицы, то логический 0 на его выходе переключает выходы всех элементов И 2 в состояние 0, что обеспечивает одновременное обращение по всем столбцам накопителей 1 во время регенерации. Адреса регенерации формируются на счетчике 10 и при наличии сигнала Регенерация через входы мультиплексора 11 поступают на адресные входы накопителей 1. После полного перебора адресов на счетчике 10 выход формирователя синхроимпульсов 8 перебрасывается в нулевое состояние и регенерация заканчивается.В режиме диагностирования выполняется циклическая перезапись и считывание по всем...
Постоянное запоминающее устройство
Номер патента: 836681
Опубликовано: 07.06.1981
Авторы: Матвеев, Соловьев, Страбыкин, Щибанов
МПК: G11C 17/00
Метки: запоминающее, постоянное
...четвертого, кроме первого входа, адресно-числовых регистров сое. динены со второй числовой шиной, дополнительные входы, кроме первого, третьего адресно-числового регистра подсоединены к выходам первого, адресно-чйс;. лового регистра, дополнительные входы, кроме первого и второго, четвертого адресно-числового регистра - к соответствующим выходам выходного регистра, а выходы третьего и четвертого адресно8366816сразу учитываются все переносы, распро. регистров соответственно соединены сстраняющиеся не более нем на одинтретьим и четвертым выходами регистраразряд адреса, основные входы первого и треДля таблиц частичных сумм и частичтьего, кроме первого входа, адресноных переносов требуется объем памяти 5 числовых регистров соединены с...
Запоминающее устройство с само-контролем
Номер патента: 836682
Опубликовано: 07.06.1981
Автор: Барашенков
МПК: G11C 29/00
Метки: запоминающее, само-контролем
...информации: элементы И 6 пропускают кодвнешнего адреса шины при наличии обращения к ЗУ по шине 9 или код адресаячейки ассоциативного накопителя 2, полученный в результате поиска при отсутствии обращения; сумматоры 4 и 3образуют значения основной и рвзностной значений контрольных сумм, полученных в процессе считывания иврормациинакопителей 1,2. Блок управления 5 обеспечивает синхронизацию работы устройства.Устройство работает следующим образом,Предварительно, перед началом работы производится заполнение накопителей 1и 2 кодами "О", для чего на адреснуювнешнюю шину 7 подаются последовательно коды адресов, на шину обращения 9 - сигнал обращения к ЗУ, а начисловую входную шину 10 и на числовойвход накопителя 2 - от блока управления...
Запоминающее устройство
Номер патента: 838744
Опубликовано: 15.06.1981
Авторы: Абудаев, Подъячев, Церихов
МПК: G11B 25/04
Метки: запоминающее
...вибростойкости запоминаюшего устройства.Постввпенная цепь достигается тем,что нвправпяюшие ролики звпоминвюше 1 оустройства выполнены коническими с эпас4поверхностью гибкого диска при эксплуатации В успОВИЯх Вибраци). 83,1 "7) О О )У Л а з О бе 1 е и и Запоминаюц)ее устройство, содержащее пр 1 воц,. блок магнитных головок, носитель магнитной записи, выполненный в виде иб -го д" ска и н)првля)Оцие ролик)1 о т л и ч а ю ш с е с я тем что, с цель)0 повышениЯ Вибростойкост) устройства ап:;авляюц 1 е ролики Выполнень) кони)ескимы с эластичным покры тисм и рас 10 ЛО- жены по окружности центр которой совпадает с центром вра)пения гибкого диска,. Размещенного на этих роликах и уста".ОВ)геннОГО с Возм Ожнос тьк) Охвата их раз)ымы сторонамп,...
Буферное запоминающее устройство
Номер патента: 841038
Опубликовано: 23.06.1981
Авторы: Калачин, Кремер, Кузнецов, Соболев, Сосницкий
МПК: G11C 19/00
Метки: буферное, запоминающее
...и первому входуэлемента 4 И, а выходы - к входам. блока 9.Первый вход элемента 7 И соединен с входом элемента 6 НЕ и выходом элемента 8ИЛИ, входы которого подключены к выходам блока 9. Выходы элементов 4 и 7 Иподключены соответственно к управляющимвходам регистра 1 и коммутатора 3. Вторыевходы элементов 7 и 4 И соединены соответственно с вторым управляющим входом 11 устройства и выходом коммутатора 5,один из входов которого соединен с выходомэлемента 6 НЕ, а другие - соответственнос первым 10, третьим 12 и четвертым 13входами устройства,5 10 15 20 25 зо 35 40 Буферное запомнивонее устройство работает следующим образом.В исходном состоянии регистрыи 9 сдвига установлены в нулс вое положение, а коммутатор 5 обеспечивает...
Запоминающее устройство на ферри-товых сердечниках c модуляцией маг-нитного сопротивления
Номер патента: 841040
Опубликовано: 23.06.1981
МПК: G11C 11/067
Метки: запоминающее, маг-нитного, модуляцией, сердечниках, сопротивления, ферри-товых
...формирование сигнала управлениячтением, который запускает формирователь1 б импульсов, Формирователь б импульсовобеспечивает формирование импульсноготока опроса с необходимыми параметрами,протекающего по обмотке бд, опроса черезмодуляционные отверстия сердечников и-хразрядов всех слов и далее через активизированный ключ 12 опроса.Считанный сигнал усиливается усилите лем 8 тсчитывания и через блок 13 управления поступает на шину 15 вывода (остальные усилители считывания блокированы).При вводе информации слова с адресомгп блок 13 управления обеспечивает выборкуслова гп путем формирования сигналов управления только ключом 9,7,записи 1, ключом 10 записи 0 (в зависимости от записываемой информации) и ключом1 щ,...
Постоянное запоминающее устройство
Номер патента: 841047
Опубликовано: 23.06.1981
Авторы: Буй, Копытов, Лисица, Сидоренко, Солод, Тильс, Ярандин
МПК: G11C 17/00
Метки: запоминающее, постоянное
...к возбужденному выходу дешифратора 2, предзаряжается так, что на затворе транзистора 23 тактируемого усилителя 11 появляется положительный потенциал относительно стока транзистора 23, имеющего в этот момент времени нулевой потенциал, в результате емкость конденсатора 24 возрастает и становится значительно больше, чем суммарная емкость затвора транзистора 23 и паразитная емкость выхода дешифратора 2. Конденсаторы, подключенные ко всем остальным невозбужденным выходам, остаются незаряженными и имеют малую емкость, что делает небольшой емкостную нагрузку выхода формирователя 5 и способствует повышению быстродействия ПЗУ. В интервале времени 43 на выходе формирователя 5 формируется передний фронт положительного импульса тактирования Т, т.е....
Запоминающее устройство на сдвиго-вых регистрах
Номер патента: 841052
Опубликовано: 23.06.1981
Авторы: Виноградов, Грама, Платонов, Скорубский
МПК: G11C 19/00
Метки: запоминающее, регистрах, сдвиго-вых
...работает слецюшим образом. Когда нет обращения к запоминаюшему устройству, вся хранимая информация потактно сдвигается в кольцевом сдвиговом регистре 2. Скорость перемещения зависит от частоты генератораимпульсов. При этом слова (числа) в кольцевом сдвиговом регистре 2 хранятся в сжатом виде. Например, все трехразрядные числа 111, 110, 101, 100, 011, 010, 001, кроме нулевого, могут быть упакованы в одну сжатую строго периодическую последовательность (фиг. 2) с периодом Т=2 - 1 = 2 - 1 = 7, где ив разрядность исходных чисел.Исходные числа упаковываются в сжатую последовательность вручную, если чисел не очень много или с помошью ЭВМ. 5 1 О 15 го 25 зо 35 40 45 50 55 В случае хранения чисел в сжатом виде в качестве адреса числа...
Аналоговое запоминающее устрой-ctbo
Номер патента: 841055
Опубликовано: 23.06.1981
Автор: Крылов
МПК: G11C 27/00
Метки: аналоговое, запоминающее, устрой-ctbo
...По окончании переходного процесса в схеме ключ 1 переводится в нейтральное, разомкнутое положение. Считывание записанного на конденсатор 14 напряжения, осуществляется как непосредственно с выхода повторителя 13 напряжения (Вых. 1), так и через операционный усилитель 4. При этом ключ 2 размыкается, ключ 5 замыкается, а ключ 1 переводится в нижнее положение. По окончании переходного процесса на выходе операционного усилителя 4 устанавливается напряжение, равное Бах, независящее ни от точности изготовления пассивных элементов 15 и 3 (например, резисторов),ни от напряжения смещения нуля операционного усилителя 4. Это напряжение, в своюочередь, может быть записано в любой из 055конденсаторов 16 и 17. Например, если запись производится на...
Аналоговое запоминающее устройство
Номер патента: 841056
Опубликовано: 23.06.1981
Автор: Анисимов
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...соединенныхячеек преобразования, каждая из которыхвыполнена на двух диффренциальных усилителях, резисторах и диодах, анод первогои катод второго которых соединены с шинойнулевого потенциала, катод первого и анодвторого диодов подключены через первый щ3 вСгде )ь - суммарный в%одной ток;1 - время интегрирования;С, - номинал конденсатора 3 в цепиотрицательной обратной связиоперационного усилителя 2.Значение входного тока (Эв) определяется выражением45 3 у, = Зщ + 1 Эо 1+Луг где 3- -входной ток усилителя 2, определяемый отношением ЬР,Еч - сопротивление резистора .4;131 - ток смещения операционного усилителя 2;Лут в . - ток утечки конденсатора 3.Для внешнего управления процессом интегрирования должно выполняться неравенство: Наличие у всех...
Аналоговое запоминающее устройство
Номер патента: 841057
Опубликовано: 23.06.1981
Автор: Ямный
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...выходе триггера 14 устацавливаетсц ноль, а на инверсном выходе триггсра . единица, тогда ключи 6, 3 и 7 замкнуты, а 5 и 4 разомкнуты. На входе истокового повторителя 18 и ицвертирующем вхо, дс операционного усилителя 12 -- ноль, тогда прц коэффициенте усиления операционного;сцлителя больше 1000, напряжение ца его цеицвертирующем входе стремится к нулю. (:лсдовательно, падение напряжения ца ключе 4 равно нулю.Г 1 ри посзузпении на вход устройства импульса положительной полярности, амплитуду которого необходимо запомнить, срабо гает компаратор 11 и опрокидывается триггер 4, тогда ца его прямом выходе появляется единица, а ца инверсном выходе -- цопь, црц этом разомкнутся ключи,3 и 7. Через время задержки элементом 1 срабатывает...
Запоминающее устройство с исправ-лением ошибок
Номер патента: 841059
Опубликовано: 23.06.1981
МПК: G11C 29/00
Метки: запоминающее, исправ-лением, ошибок
...выходов блока 11. Входы формирователя 5 подключены к одним из выходов регистра 4, а выходы - к другим информационным входам накопителей 12 и первым входам сумматоров 6, вторые входы которых соединены с другими выходами регистра 4, а выходы - с первыми входами элементов И 7, выходы которых подключены к одним из входов элементов ИЛИ 9, выходы которых соединены со входами дешифратора 10. Первые входы элементов И 8 подключены к другим выходам регистра 1, а выходы - к другим входам элементов ИЛИ 9 и первым входам сумматоров 14, вторые входы которых соединены с другими выходами блока 15, а-выходы - . с другими входами регистра 16. Вторые входы элементов И 7 и 8 подключены к другим выходам блока 11.1 о теля 12. С выхода сумматора 6 при наличии...
Запоминающее устройство матрич-ного типа c самоконтролем
Номер патента: 841063
Опубликовано: 23.06.1981
Авторы: Болдырев, Конопелько
МПК: G11C 29/00
Метки: запоминающее, матрич-ного, самоконтролем, типа
...10 сигналы, соответствующие синдромам кода Хемминга информационных разрядов, т. е. формируются все двоичные числа размерности г = Год (и+ + 1), где п - общая длина слова, за исключением чисел, содержащих одну единицу, и нулевого числа.При этом возможны следующие случаи: 1. Опрашивается разряд накопителя 1, соответствующий входному адресу, содержашему любое из двоичных чисел длины гп = 25 = г - 1 за исключением чисел, содержащих одну единицу в адресе, и нулевого числа. При этом на входы 8 и 9 блока 10 поступают нулевые сигналы, а следовательно, на выходах блока 1 О кодирования повторяется число, имеющееся на входе дешифратора 7,дополненное нулевым сигналом с выхода элемента ИЛИ. 2. Опрашивается разряд накопителя, соответствующий входному...
Запоминающее устройство
Номер патента: 842955
Опубликовано: 30.06.1981
Авторы: Жук, Луговцов, Михелев, Савкин
МПК: G11C 11/00
Метки: запоминающее
...элементовИЛИ 2 группы, выходы которых являютсяинформационными выходами 21.1 - 21.п устройства, Второй вход второго 9 и выход третьего 10 элементов И являются соответственно контрольными входом 22, и выходом 23устройства.Выход первого генератора импульсов 13соединен с первым входом второго элемента ИЛИ 12 и установочным входом счетчика 17, выход которого подключен ко входу дешифратора 15, выходы которого соединеныс третьими входами элементов И пятой 7группы соответственно. Выход второго элемента ИЛИ 12 подключен к нулевым входам триггеров 19, а второй вход - к вы 5 ходу второго 14 генератора импульсов И входу элемента 16 задержки, выход которогосоединен со счетным входом счетчика 17,Накопители 1 группы и накопитель 18являются...
Запоминающее устройство
Номер патента: 842956
Опубликовано: 30.06.1981
Авторы: Сбытов, Смирнов, Шикунов
МПК: G11C 11/00
Метки: запоминающее
...Выходы дополнительных элементов Ивторой 15 и четвертой 17 групп соединенысоответственно с управляющими входами 5других регистров 4 и со вторыми входамиэлементов И 7 соответствующих групп.На фиг. 2 изображены сигналы определенной частоты, переключающие коммутатор11 (фиг. 2 а) и поступающие для записи вустройство информационные сигналы с болеевысокой частотой (фиг. 2 б) или пачками слов(фиг. 2 в). На фиг. 2 г и 2 д показаны информационные сигналы, считываемые из запоминающего устройства.Устройство работает следующим образом.По сигналам блока 1 местного управления (фиг. 1) поступающим на вход коммутатора 11, одни из регистров 4 выбираютсядля записи в них информации, а другие -для считывания информации из них, что определяется...
Запоминающее устройство
Номер патента: 842957
Опубликовано: 30.06.1981
Авторы: Грачев, Ольховиков, Скосарев
МПК: G11C 11/00
Метки: запоминающее
...с адресными и вторыми уп-равляющими входами накопителя 1.Устройство работает следующим образом.При измерении непрерывной функции, когда ее мгновенные значения преобразуются в цифровой код, запоминающее устройство работает в режиме записи: преобразованные значений последовательно записываются в ячейки накопителя 1, так как сигнал разре- шения обращения к нему формируется на каждом такте работы счетчика 2 адреса. При этом шаг дискретизации измеряемой функции минимален, При увеличении длительности функции в сравнении с минимальным значением происходит переполнение счетчика 2 адреса, фиксируемое счетчиком 3 переполнений и запоминаемое регистром 4 переполнений. Начинается новый цикл обращения к накопителю 1, причем с помощью...
Запоминающее устройство
Номер патента: 842961
Опубликовано: 30.06.1981
Авторы: Лавриненко, Манжело, Некрасов, Плахотный, Самофалов
МПК: G11C 11/22
Метки: запоминающее
...запоминающихпьезотрансформаторов, через диоды 16 и 17(фиг. 3) блоков запоминающих трансформаторов 1 и разрядных усилителей 5 поступаютна регистр 8 числа. Причем на установкутриггеров регистра 8 числа ве поступаютлишь импульсы, полярность которых совпадает с направлением включения вентилей(диодов 16 и 17, фиг. 3) т.е. импульсы 1.Импульсы О (противоположной полярности) значительно ослабляются диодами итриггерами регистра 8 не воспринимаются,Кроме того, импульсы 1, распространяющиеся по разрядной шине, удерживают вентили (диоды 16, фиг. 3) невыбранных трансформаторов в запертом состоянии, исключаяпаразитную перегрузку возбужденного (выбранного) запоминающего пьезотрансформатора параллельно включенными выхоДамиостальных трансформаторов. При...