Патенты с меткой «запоминающее»
Логическое запоминающее устройство
Номер патента: 1140172
Опубликовано: 15.02.1985
Авторы: Волков, Иошин, Степанов, Шмаков
МПК: G11C 15/00
Метки: запоминающее, логическое
...синхроимпульсов. При этом на выходе триггера 53, соединенном с вторым входом элемента И-НЕ 55 и с входом данных триггера 54, в момент 45 прихода первого синхроимпульса в период времени 7 появляется единичный потенциал. На инверсном выходе триггера 54, подключенном к третьему входу элемента И-НЕ 55,появляется 50 нулевой потенциал в момент прихода второго в период времени 7 синхро 1 импульса. Таким образом, на выходе элемента И-НЕ 55, являющемся первым выходом формирователя, формируется 55 нулевой импульс длительностьюсоответствующий по времени первому в период временисинхроимпульсу,На прямом выходе триггера 54, являющемся вторым выходом формирователя,устанавливается единичный потенциалв момент прихода второго в...
Аналоговое запоминающее устройство
Номер патента: 1140178
Опубликовано: 15.02.1985
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...характеристики и точность системы автоматического регулирования технологических параметров.Цель изобретения - повышение точности устройства.Поставленная цель достигается тем, что в аналоговое запоминающее устройство, содержащее первый ключ, первый вход которого соединен с первой шиной питания и с первой шиной управления, второй вход первого ключа соединен с второй шиной управления, выход первого ключа соединен с первым выводом первого пассивного элемента, второй вывод которого соединен с второй шиной питания, третий вывод первого пассивного элемента соединен с входом первого элемента с нелинейной характерисн н тикон, второи ключ, первыи вход которого соединен с второй шиной питания и с третьей шиной управления, второй вход...
Оперативное запоминающее устройство с автономным контролем
Номер патента: 1140180
Опубликовано: 15.02.1985
МПК: G11C 29/00
Метки: автономным, запоминающее, контролем, оперативное
...к информационным входам соответствующих блоков памяти, управляющие входы которых соединены с выходами элементов И с первого по четвертый, выход пятого элемента И подключен к другому входу блока контроля по четности, одни из выходов счетчика соединены с входами одиннадцатого элемента И-НЕ, выход которого соединен с другими входами сброса счетчика и триггеров, счетный вход счетчика подключен к выходу шестого элемента И-НЕ. На чертеже изображена структурная схема предлагаемого оперативного запоминающего устройства с автономным контролем.Оперативное запоминающее устройство с автономным контролем содержит блоки 1-.-4 памяти, выполненные, например, на микросхемах типа 565 РУ 2, счетчик 5, триггеры 6 - 8 с первого по третий, генератор 9...
Оперативное запоминающее устройство типа 2 с обнаружением и исправлением ошибок
Номер патента: 1141452
Опубликовано: 23.02.1985
Авторы: Борисюк, Брянцев, Прудских, Уланов
МПК: G11C 29/00
Метки: запоминающее, исправлением, обнаружением, оперативное, ошибок, типа
...подключены к входам элементов НЕ группы, выходы которых соединены с другими входами дополнительных элементов И третьей группы, одни из входов дополнительных элементов И четвертой группы подключены к выходам дополнительных элементов И первой груп - пы, другие - к выходам регистрОв адреса, второй группы, выходы дополнительных элементов И третьей и четвертой групп через элементы ИЛИ группы подключены к входам дешифратора адреса, вторые входы дополнительных элементов И второй группы через элементы задержки соединены с другими выходами регистра сдвига.На чертеже показана структурная схема предлагаемого устройства.Устройство содержит накопитель 1, дешифратор 2 адреса, первую 3 и вторую 4 группы усилителей считывания, формирователи, 5 тока...
Запоминающее устройство с коррекцией групповых ошибок
Номер патента: 1141453
Опубликовано: 23.02.1985
Авторы: Бруевич, Воробьев, Куликов, Кустов
МПК: G11C 29/00
Метки: групповых, запоминающее, коррекцией, ошибок
...блока 6 коррекции, вход элемента 7 задержки является входом 67 запуска устройства первый выход 68 элемента 7 задержки со-, единен с первым входом коммутатора 8, второй 69 - с входами синхронизации накопителей 1-5, третий 70 - с вторым входом коммутатора 8, четвертый 71 - с первым входом первого элемеьта И 9, а пятый 72 является управ 3 яющим выходом устройства, выходы 73-88 блока 6 коррекции соединены с первыми входами элементов НЕ1141453 7РАВНОЗНАЧНОСТЬ 10-25, а выходы являются информационными выходами 90 устройства, входы признака записи накопителей 1-5 соединены с входом 1 признака записи блока 6 коррекции и 5 являются входом 91 записи устройства, входы признака считывания накопителей 1-5 и блока 6 коррекции объединены с...
Резервированное запоминающее устройство
Номер патента: 1141454
Опубликовано: 23.02.1985
Авторы: Клепиков, Петровский, Семаков, Шастин
МПК: G11C 29/00
Метки: запоминающее, резервированное
...второго рабочего блока памяти, четвертого, пятого и шестогосумматоров, выходы первого рабочего блока памяти соединены с другимвходом первого блока выборки информации, с входом третьего преобразователя кода и с первым входом пятогосумматора, второй вход которого соединен с выходом второго преобразователя кода и с первым входом шестого сумматора, второй вход которогосоединен с выходами первого резервного блока памяти и с первым входом четвертого сумматора, второй входкоторого соединен с выходом третьегопреобразователя кода, выходы второгорезервного блока памяти соединены с первым входом третьего сумматора.На фиг, 1 и 2 изображены функциональные схемы предлагаемого устройства и блока выборки информациисоответственно,Устройство (Фиг, 1)...
Полупроводниковое запоминающее устройство
Номер патента: 1142861
Опубликовано: 28.02.1985
Авторы: Барашенков, Павлова
МПК: G11C 11/00, G11C 17/00
Метки: запоминающее, полупроводниковое
...статического триггера, а затворы являются дополнительным входом устройства, входы каждого логического элемента соединены с выходами соответствующего усилителя записи, управляющий входс дополнительным входом устройства а выход - с входом соответствующего ключевого усилителя.При этом каждый логический элемент содержит нагрузочный транзистор Р-типа и три ключевых транзистора п-типа, причем сток нагрузочного транзистора р-типа соединен с шиной питающего напряжения, исток является выходом логического элемента и соединен со стоками первого и второго ключевых транзисторов о -типа, истоки которых соединены со стоком третьего ключевого транзистора и-ти- па, исток которого и затвор нагрузочного транзистора р-типа соединены с шиной нулевого...
Постоянное запоминающее устройство с обнаружением и исправлением ошибок
Номер патента: 1142862
Опубликовано: 28.02.1985
Авторы: Николаев, Раев, Храпко
МПК: G11C 29/00
Метки: запоминающее, исправлением, обнаружением, ошибок, постоянное
...элементов И соединены с входами элементов ИЛИ, причем выходы элементов ИЛИ основных блоков постоянной памяти соединены с входами третьей группы блока декодиро-, вания, входы четвертой группы которого подключены к выходам элементов ИЛИ дополнительных блоков посто янной памяти.На чертеже приведена блок-схема предлагаемого устройства.Устройство содержит основные блоки 1 постоянной памяти, дополнительные .блоки 2 постоянной памяти, блок 3 декодирования, дешифратор 4, элементы И 5 и 6, элементы ИЛИ 7 и 8,Блоки 1 предназначены для хранения основной информации, блоки 2 для хранения контрольной информации.Блоки 1 и 2 выполнены на полупроводниковых многоразрядных микросхемах памяти. Хотя каждый блок 1 или 2 является многовыходным (К - число...
Запоминающее устройство с самоконтролем
Номер патента: 1144153
Опубликовано: 07.03.1985
Авторы: Гусейнов, Исмаилов, Мамедов
МПК: G11C 29/00
Метки: запоминающее, самоконтролем
...блока управления подключены соответственно к выходам блоков контроля по четности и блока сравнения.На чертеже представлена структурная схема запоминающего устройства с самоконтролем.Устройство содержит основной 1 и резервный 2 накопители, вход 3 записи-считывания, первый 4 и второй 5 блоки контроля по четности, блок 6 сравнения, коммутатор 7, выход 8 устройства, выход 9 первого блока контроля по четности, выход 1.0 второго блока контроля по четности, выход 11 блока сравнения, контрольный выход 12 устройства,3 1144блок 13 управления, шина 14 адреса,информационная шина 15.Устройство работает следующимобразом.В ячейках накопителей 1 и 2 вместе с каждым словом информации записан контрольный разряд четности.При реализации режима чтения...
Запоминающее устройство с обнаружением наиболее вероятных ошибок
Номер патента: 1149313
Опубликовано: 07.04.1985
Автор: Бородин
МПК: G11C 29/00
Метки: вероятных, запоминающее, наиболее, обнаружением, ошибок
...блока свертки.Адресные входы накопителя подключены к другим входам первого и второго формирователей сигналов четности, первого и второго блоков свертки.Адресные входы накопителя соединены с входами других элементов И первой и второй групп.Адресные входы накопителя подключены 40 к другим входам третьего и четвертого блоков свертки.Адресные входы накопителя соединены с входами других элементов И первой и второй групп.Адресные входы накопителя подключены к другим входам элементов ИЛИ первой и второй групп. На фиг. 1 изображена функциональная схема предлагаемоГо устройства в первом варианте его выполнения; на фиг. 2 - 5 - то же, другие варианты выполнения; на фиг. 6 - функциональная схема наиболее предпочтительного варианта выполнения...
Запоминающее устройство с обнаружением ошибок
Номер патента: 1149314
Опубликовано: 07.04.1985
Автор: Бородин
МПК: G11C 29/00
Метки: запоминающее, обнаружением, ошибок
...группы и входы первой группы входов элементов И девятой группы соединены с числовыми входами накопителя, входы элементов И седьмой и восьмой групп подключены соответственно к выходам элементов И первой группы и к выходам элементов И третьей группы, выходы элементов И пятой группы соединены с входами элементов И одиннадцатой группы и входами второй группы входов элементов И девятой группы, выходы элементов И седьмой, девятой и одиннадцатой групп подключены соответственно к входам третьей, четвертой и пятой групп входов . третьего формирователя сигналов четности, одни из входов элементов И шестой группы и входы первой группы входов элементов И десятой группы соединены с одними из числовых выходов накопителя, выходы элементов И шестой...
Запоминающее устройство с обнаружением ошибок
Номер патента: 1149315
Опубликовано: 07.04.1985
МПК: G11C 29/00
Метки: запоминающее, обнаружением, ошибок
...первым входам третьего и пятого элементов И, причем выходы первого и второго элементов ИЛИ соединены соответственно с первым входом шестого элемента И и с первым входом четвертого элемента И, выход первого элемента И подключен к вторым входам третьего и шестого элементов И, вторые входы четвертого и пятого элементов И соединены с выходом второго элемента И, первые и вторые входы элемента ИСКЛЮЧАЮЩЕЕ ИЛИ и второго элемента ИЛИ соответственно объединены и являются первым и третьим прямыми входами формирователя, вторым и четвертым прямыми входами которого являются входы первого элемента И, а первым, третьим, вторым и четвертым инверсными входами - соответственно первые и вторые входы первого элемента ИЛИ и второго элемента И, выходами...
Запоминающее устройство
Номер патента: 1149316
Опубликовано: 07.04.1985
Автор: Бородин
МПК: G11C 29/00
Метки: запоминающее
...выходу накопителя и к выходу четвертого формирователя сигналов четности, входы которого соединены с выходами элементов НЕ второй группы, элементов ИЛИ-НЕ второй группы, элементов И четвертой и шестой групп. При этом входы третьей группы элементов И третьей и четвертой групп соединены соответственно с выходами элементов И первой группы и с выходами элементов И второй группы, а входы второй группы элементов И пятой и шестой групп подключены соответственно к выходам элементов ИЛИ первой группы и к выходам элементов ИЛИ второй группы.Кроме того, входы второй группы элементов ИЛИ-ЦЕ первой группы, входы третьей группы элементов И пятой группы и входы четвертой группы элементов И третьей группы соединены с числовыми входами накопителя, а...
Резервированное запоминающее устройство
Номер патента: 1149317
Опубликовано: 07.04.1985
МПК: G11C 29/00
Метки: запоминающее, резервированное
...серийно выпускаемых блоков управления накопителями системы ЕС,Формирователь 54 может быть выпол- З 0нен на ИМС К 589 ИК 01, накопители 54 и 69могут быть выполнены на ИМС К 556 РТ 7,регистры 57-61 - на ИМС К 589 ИР 12,формирователи 78-86 могут быть реализованы на двух элементах К 155 АГ 1, междукоторыми необходимо включить дифференцирующую цепочку на конденсаторе и резисторе.Предполагается, что запись и считывание информации осуществляется фиксированными массивами данных. В качестве таких массивов могут быть выбраны; у накопителей на магнитных дисках (НМД) - фиксированное поле данных одного сектора диска, у накопителей на магнитных лентах(НМЛ) - поле данных зоны, у накопителей на цилиндрических магнитных доменах (ЦМД) - страница данных...
Запоминающее устройство с самоконтролем
Номер патента: 1149318
Опубликовано: 07.04.1985
Авторы: Дичка, Корнейчук, Орлова, Щербина
МПК: G11C 29/00
Метки: запоминающее, самоконтролем
...которого являются информационными выходами устройства. Управляющие выходы блока управления подключены к входам блока элементов И в И 18. Блок 12 управления имеет входы 20 и 21, по которым поступают сигналы от источника тактового питания и считывания соответственно, а также выходы 22 - 24, которые подключены к управляющим входам блоков 1, 2 и 3 соответственно, выход 25 для выдачи сигнала Ошибка и выход 26, по которому выдается сигнал Готовность.Блок 12 управления (фиг. 2) содержит первый дешифратор 27, к которому подключены выходы 11.1 и 11.2 первого блока 4 декодирования, второй дешифратор 28, с входами которого связаны выходы 15.1 и 15,2 второго блока 7 декодирования, а также и-входовой элемент ИЛИ в29, с входами которого соединены...
Резервированное запоминающее устройство
Номер патента: 1149319
Опубликовано: 07.04.1985
МПК: G11C 29/00
Метки: запоминающее, резервированное
...выходы 20 - 33 и другой выход 34 блока.5 восстановления информации, информационные входы 35-37 и выходы 38-40 накопителей 6 - бз контрольной информации, другие управляющие выходы 41 и 42 блока 4 восстановления информации.1149319 3Блок 4 управления (фиг. 2) содержит первый формирователь 43 управляющих сигналов, генератор 44 тактовых импульсов, первый накопитель 45 микрокоманд, регистры 46-50 с первого по пятый, первый 51 и второй 52 дешифраторы, шифратор 53, элементы И-ИЛИ 54 и элементы И 55.Блок 5 восстановления информации (фиг. 3) содержит второй формирователь 56 управляющих сигналов, формирователь 57 тактовых импульсов, второй накопитель 58 10 микрокоманд, третий дешифратор 59, регистры 60 - 65 с шестого по одиннадцатый, счетчик 66 и...
Запоминающее устройство на цилиндрических магнитных доменах
Номер патента: 1150661
Опубликовано: 15.04.1985
Авторы: Липанов, Нифонтов, Розенталь, Статейнов, Чабуркина
МПК: G11C 19/08
Метки: доменах, запоминающее, магнитных, цилиндрических
...подключен к входу первого дешифратора, выход которого подключен к управляющим входам блока формирователей сигналов считывания, второй выход аналого-цифрового преобразователя подключен к входу второго дешифратора, выход которого подключен к управляющим входам блока формирователей сигналов смещения, третий выход аналого-цифрового преобразователя подключен к счетчику, четвертый выход - к управляющему входу источника постоянного тока, выход которого подключен к катушкам индуктивности, выход блока формирователей сигналов смещения подключен к управляющему входу усилителя считывания,выход счетчика подключен к второму входу элемента И.На фиг. 1 представлена функциональная схема устройства; на фиг. 2- семейство характеристик для различных...
Многоканальное запоминающее устройство
Номер патента: 1150662
Опубликовано: 15.04.1985
Авторы: Бочаров, Гудым, Майструк, Шубс
МПК: G11C 21/00
Метки: запоминающее, многоканальное
...выходы ключей соединены50662 4 время ( М + 1) , Далее отсчет поступает вновь на вход задерживающегоэлемента (на фиг, 1 не показан) рециркулятора, Образуется циркуляцияотсчета с периодом (М + 1). Таккак период отсчетов равен Ю , а период циркуляции - ( М + 1)1, в последующей циркуляции вслед за новым отсчетом входного сигнала в рециркулятор 2 записывается предыдущий(фиг. 2 д), В результате, производится запись и сжатие во времени отсче-тов входного сигнала. Этот процесспродолжается до заполнения отсчетами рециркулятора 2. С целью предот. вращения наложения новых отсчетовна ранее записанные после заполнениярециркулятора 2 с второго выходасчетчика 8 на четвертый управляющийвход рециркулятора 2 поступают импульсы (фиг. 2 б), отключающие...
Постоянное запоминающее устройство
Номер патента: 1151573
Опубликовано: 23.04.1985
Авторы: Брик, Шидловский
МПК: G11C 17/00, G11C 29/00
Метки: запоминающее, постоянное
...входами всех регистров числа данной ячейки, информационные выходы накопителя соединены с соот 1573 1ветствующими входами усилителей воспроизведения, выходы усилителей воспроизведения каждой группы - с информационными входами соответствующего регистра числа, все входы, кроме последнего, каждого сумматора по модулю два соединены с соответствующими выходами соответствующего регистра числа, последний выход 1-го регистра числа (1 = 1,2Ц) соединен а последним входом И-Ц+1-го сумматора по модулю два, последний выход д-го регистра числа (3 = 0+1, Ц 2И) - с последним входом 3-Я-го сумматора по модулю два.На чертеже представлена функциональная схема предложенного постоянного запоминающего устройства.Устройство содержит адресные...
Постоянное запоминающее устройство
Номер патента: 1152036
Опубликовано: 23.04.1985
Авторы: Жабин, Корнейчук, Ксюнз, Тарасенко
МПК: G11C 17/00
Метки: запоминающее, постоянное
...на сумматоре 10.Если в процессе работы устройства информация на его входах не изменяется до момента формирования на выходах сумматора 10 значения функции и считывания этого значения с выходов устройства, то в блоке 11 памяти могут отсутствовать регистры 6 и 9, а в блоке 12 памяти - регистры 2, 4 и 5.Рассмотрим спосоо программирования накопителей. Пусть необходимо вычислять значения функции У = Х при и =9. Положим % =2. Рассмотрим пример программирования накопителя 3 и накопителя 8 для этого случая. Для программирования накопителя 3 составляется таблица, фрагмент которой показан в табл. 1, В колонке Х таблицы даны значения аргумента, в колонке У - значения функции. В колонке У выделены наборы, соответствующие базам (64, 68, 72, 76,...
Аналоговое запоминающее устройство
Номер патента: 1152040
Опубликовано: 23.04.1985
Авторы: Ильянок, Свирин, Чуясов, Ямный
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...вход второго управляемого дифференциального каскадасоединен с первым выходом второгопереключателя тока.4011520Изобретение относится к радиоизмерительной технике и может использоваться в быстродействующих цифровых осциллографах.цель изобретения " расширение функ циональных водможностей устройства путем выпрямления напряжения на выходе устройства.На чертеже приведена функциональная схема устройства.1 ОУстройство содержит первый. 1 и второй 2 управляемые дифференциальные каскады, повторитель 3 напряжения, накопительный элемент на конденсаторе 4, инвертор 5 тока, первый 6 15 и второй 7 переключатели тока, согласующий элемент на транзисторе 8, генератор 9 тока, компаратор 10 и резистивный делитель 11 напряжения.Устройство работает...
Аналоговое запоминающее устройство
Номер патента: 1152041
Опубликовано: 23.04.1985
Авторы: Болинков, Мамро, Палилов
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...нулю, можноС). Тогда на выходе пер- эаписатьИ-.) (1Ф А 1( о)Ф " М ))+А 5 ( )ф А ь (1(, ) А М) М=4 -1,) ь 1(ц=( Щя () ( 1( 1 115204Изобретение относится к вычислительной и информационно-измерительной технике и может быть использовано для запоминания аналоговых сигналов, в частности в системах, содержащих аналого-цифровые преобразователи.Цель изобретения - повышение быстродействия и точности аналогового запоминающего устройства.На чертеже приведена Функциональ. ная схема устройства.Устройство содержит дифференцирующие элементы 1, интеграторы 2, элементы 3 перемножения и сумматор 4.Аналоговое запоминающее устройство работает следующим образом.В исхосоответстжение нава и на вдерживаетпряжениемноженияние на внапряжени,мент й. пма...
Запоминающее устройство с коррекцией ошибок
Номер патента: 1152042
Опубликовано: 23.04.1985
Авторы: Дичка, Корнейчук, Рычагов, Садовский, Юрасов
МПК: G11C 29/00
Метки: запоминающее, коррекцией, ошибок
...ИЛИ 36 соединен с входом элемента 38 задержки, выход 29 которого через элемент 39 задержки подключен к вторым входам элементов И 31 и 33. К первому входу элемента И 40 подключен выход триггера 34, к второму - вькод элемента И 31. К первому входу элемента И 4 1 подключен выход триггера 35, к второму . - выход элемента И 31Первый вход элемента И 42 соединен с выходом триггера 35, второй - с выходом элемента И 33, первый вход элемента И 42 в . с выходом триггера 34, второй - с выходом элемента И 33. К входам трехвходового элемента ИПИ 44 подключены выход элемента И 42, выход элемента И 43 и выход 18 элемента ИЛИ 17. К первому входу эле мента ИЛИ 45 подключен выход эле,мента И 4 1, к второму - выход элемента ИЛИ 44.На фиг. 3 приведен один...
Запоминающее устройство с самоконтролем
Номер патента: 1152044
Опубликовано: 23.04.1985
Авторы: Горбенко, Горшков, Николаев
МПК: G11C 29/00
Метки: запоминающее, самоконтролем
...элементов И группы, вторые входы которых соединены соответственно с единичным и нулевым входами третьего триггера, выходы третьего и четвертого элементов И группы подключены соответственно к входам четвертого и третьего элементов задержки, одни из выходов которых соединены с входами третьего элемента ИЛИ, вькол которого подключен к нулевому 3:".Рлу третьеГО триггера, другпй никог и гнер гогоэлемента задержки - к первым входампятого и шестого элементов И группы,вторые входы которых подключены соответственно к единичному и нулевомувыходам четвертого триггера, выходыпятого и шестого элементов И группысоответственно к входам шестого ипятого элементов задержки, одни извыходов которых подключены к входамчетвертого элемента ИЛИ, выход...
Постоянное запоминающее устройство с самоконтролем
Номер патента: 1153360
Опубликовано: 30.04.1985
МПК: G11C 29/00
Метки: запоминающее, постоянное, самоконтролем
...если предыдущая сумма считанных слов с учетом контрольных разрядов имелачетное число единиц, т.е; ее свертка по модулю два равнялась нулю,например0 1 001,0 (точкой отделен контрольный разряд), и следующее слово, например 01100010,считывается по четному адресу, то значение контрольного разряда для этого слова должно быть таким, чтобы количество единиц во вновь получаемойсумме с учетом контрольных разрядовбыло нечетным, т.е.11010010,001100010,1 100110 100.в данном случае равно единице.На чертеже показана функциональная схема устройства.Устройство содержит регистр 1адреса, накопитель 2, сумматор 3,блок 4 сравнения, регистр 5 контрольного числа, блок б свертки помодулю два, элементы И 7 и 8 и элемент ИЛИ 9,Устройство работает...
Буферное запоминающее устройство
Номер патента: 1156140
Опубликовано: 15.05.1985
Авторы: Веревкин, Гуляева, Лачугин
МПК: G11C 19/00
Метки: буферное, запоминающее
...на выходе 29 устройства появляется нулевой сигнал, что соответствует запросу чтения. Таким образом, в исходном состоянии разрешена только запись данных в накопитель 1.При подаче управляющего сигнала записи на вход 24 устройства он поступает в накопитель 1 на один из входов всех клапанов записи б, данные с информационных входов 26 устройства также подаются в накопитель 1 на другие входы всех клапанов записи б.Так как содержимое счетчика 11 адреса записи равно нулю, то сигнал с нулевого выхода дешифратора 9 откроет клапаны записи б нулевой ячейки памяти и будет произведена запись слова данных в регистр 7 этой ячейки.Задержанный управляющий сигнал записи с выхода элемента задержки 13 увеличивает содержимое счетчика 11 на. единицу, т,е,...
Аналоговое запоминающее устройство
Номер патента: 1156142
Опубликовано: 15.05.1985
Авторы: Болдицкий, Карпов, Паламарчук, Чепалов
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...диапазон запоминаемых сигналов; К в требуем показатель увеличения быстродействия, К= Х+ 1 (Х - число опорных напряжений).Предложенное устройство работает следующим образом.В момент поступления импульса запоминания на шину 5 управления (фиг. 2 б), определяющего момент запоминания уровня входного сигнала, замыкается ключ 3 и разрешается переключение выходных сигналов блока 9 управления. Напряжение входного сигнала на фиг. 2 а сравнивается по амплитуде с опорными напряжениями с помощью компараторов 6, 7 и 8, вследствие чего в каждый момент времени на входах блока 9 управления присутствует комбинация сигналов, определяемая амплитудой входного сигнала.Каждой комбинации сигналов на входе блока 9 управления соответствует выходная...
Запоминающее устройство с обнаружением многократных ошибок
Номер патента: 1156143
Опубликовано: 15.05.1985
Автор: Бородин
МПК: G11C 29/00
Метки: запоминающее, многократных, обнаружением, ошибок
...И и накопитель, информационные входы накопителя, входы формирователей контрольных разрядов по нечетному модулю первой группы, одни из входов первого формирователя четности, входы элементов И первой группы являются информационными входами устройства, выход первого формирователя четности соединен с первым контрольным входом накопителя, второй и третий контрольные входы которого соединены соответственно с выходами второго и третьего формирователей четности, другие входы первого формирователя четности и входы первой группы второго формирователя четности подключены к выходам элементов И первой группы, входы второй группы второго формирователя четности и входы третьего формирователя четности соединены с выходами фор 35 40 45 50 55 5 10...
Оперативное запоминающее устройство с самоконтролем
Номер патента: 1156145
Опубликовано: 15.05.1985
МПК: G11C 29/00
Метки: запоминающее, оперативное, самоконтролем
...управляющих сигналов, другие входы которого соединены с одними извыходов блока управления, другие выходыкоторого подключены к входам третьей группы формирователя тестовых сигналов и входам четвертой группы блока сравнения, входы пятой группы которого соединены с выходами второй группы формирователя управляющих сигналов, управляющий вход и одни из управляющих выходов которого подключены соответственно к первому управляющему выходу блока сравнения и к управляющим входам накопителя, выходы которого соединены с одними из входов второго и третьего коммутаторов, входы второй группы первого коммутатора подключены к выходам первого регистра числа и другим входам второго коммутатора, управляющие входы которого соединены с выходами третьей...
Запоминающее устройство с автономным контролем
Номер патента: 1156146
Опубликовано: 15.05.1985
Авторы: Бородин, Кадурина, Сычев
МПК: G11C 29/00
Метки: автономным, запоминающее, контролем
...ИЛИ-НЕ и с выходом дешифратора и седьмым входом блока управления, восьмой вход которого подключен к выходу второго элемента И и второму управляющему входу накопителя данных, информационные входы и выходы которого соединены соответственно с выходами первого коммутатора, с одними из входов второго коммутатора, другими входами второго блока сравнения и входами третьего регистра, выходы которого подключены к другим входам второго коммутатора, причем друие ВхОды первого ком птора соединены соответственно с одничи из выходов второго коммутатора и с другими выходами фоГ)мировдтея числовых ",1 пд,ов, другие входы которого подключены к другим выходам второго коммутатора. седьмой выход блока управления соединен с управляющим входом второго...