Патенты с меткой «запоминающее»

Страница 77

Буферное запоминающее устройство

Загрузка...

Номер патента: 1261010

Опубликовано: 30.09.1986

Авторы: Зинин, Лупиков

МПК: G06F 13/00

Метки: буферное, запоминающее

...Буфер пуст; при различном содержимом регистров 14 и 5, т.е. цри низком ровне сигцала ца Вьхоле лГ)ка 20;равненияри равном солержимом регистров 4 и 5 и высоком уровне сицала триггера3.20Выделение эти; сл 1 цяев производитсяэлеъентачР Ии 12 и эле 1)ситом 4 ЛИ 18.(;игРГЯ. -3 выходе формирователя 33, прохо;Г 5 элемнт 3Э 2 еркки постъцает на цхол у правления блокапамяти и подключает через элемент Н 1. 27 к а,ресным входам накопителя 25 ерез элехеты И - ИЛИ 26 разр 5.дцыс зыхо,ы первого етНкя 5 2, Р ее 2,:с кО ГО Р 0 м с Г) ) ) Г и Г) 0 В 3 ц те к У щи й ялрес за иси. 1 о этому адресу записывается информация, присутствующая на входах 2 и 3 устройства, В някцитель 25 гипалом НЯ Выходе эле.,ен Га 11) 27, задержанным :3 элелеге 28 залержки и...

Буферное запоминающее устройство

Загрузка...

Номер патента: 1261012

Опубликовано: 30.09.1986

Авторы: Гриц, Зубцовский

МПК: G11C 19/00

Метки: буферное, запоминающее

...параметров). Таким образом, устройство работает В следующих режима: зпись с упякоггкоЙ. Пяись упакованных па- )3)Строя и чтение упакованных параметров.Режим записи с уггяковкой Вьгполняется при наличии единично:о сигнала на первом выходе триггера О, сиг ля, соответстевШего режиму записи для накопителя 1, н входе 26 признака операции и заявки на запись на входе 24. Входная информация поступает по Входнь:м шинам 7. Каждая заявка на запись изменяет содержимсе счетчика 16 уг)акованных параметров, что обеспечивает последовательное формирование сигналовв на выходах логического блока 11.акое формирование сипалов на выходах .П)гических блоков позволяет осуществлять сдвиг входной информации из секции С, В сскггик ), и одновременно подавать в...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 1261013

Опубликовано: 30.09.1986

Авторы: Левочкин, Матвеева

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...12 ток заряда уменьшается транзисторы 1 и 3 открыВаются и через них на" и насГ протекать ток. При достижении потенциалом на выходе устройства значения, равного входному, ток через конденсатор 2 прекращается и через транзисторы 1 и 3 течет Вес; ток стабилизатора 9. Следует заметить, цто часть тока, текущего через резистор 7, Ответвляется в резистор 6 и далее на источник Входного сигнала, причем велицины этого ответвляюингося В резистор 6 тока незначительна и меняется В заВисимости ОГ амплитуды и НО. лярности входного сигнала. Это необходимо для поддержания оессдвиговой 1 ерелачи Входного сиг:-1 ала на выход устройства,При уменьшении Входного сигнала увеличивается напряжение в транзисторе 2 и происходит увеличение коэффициента усилеиия...

Буферное запоминающее устройство

Загрузка...

Номер патента: 1222098

Опубликовано: 30.09.1986

Авторы: Горяев, Мосейко, Столяров

МПК: G06F 13/00

Метки: буферное, запоминающее

...триггер 23.Устройство работает следующим образом. Перед накоплением данных вустройство происходит предустановкасчетчика 2, сброс регистра 7 и тренггера 9, а в регистр 11 и счетчик1 О заносится код числа повторныхзаписей слова в накопитель 1. Послеприхода первого кода по входам 15сумматор 6 выполняет операцию вычитания из него содержимого регистра7 (операция выполняется в обратномкоде), Знак разности двоичных чиселопределяется с помощью сигнала пеФ.реноса сумматора 6, который возникает, если разность чисел положительная. Код знака приращения кода иколичество слов, необходимых дляего записи (в дальнейшем - код признаков) формируется с помощью блока8. Для этого на адресные входы бло-ка 8 подаются сигналы с восьми старших разрядов сумматора...

Ассоциативное запоминающее устройство

Загрузка...

Номер патента: 1262570

Опубликовано: 07.10.1986

Авторы: Воротинцев, Гиль, Нестерук, Потапов

МПК: G11C 11/14, G11C 15/02

Метки: ассоциативное, запоминающее

...О на вход -го элемента И - ЗАПРЕТ 12 по.зиции 18. Если в -й динамической ловушке 7 ЦМД отсутствует домен, т. е. слово соответствует. ключу поиска и должно быть считано, то последовательность продвигается в направлении предпочтительного продвижения к выходу 1-го элемента И ЗАПРЕТ 12 позиции 20. Далее она продвигается по участку 1-го канала 11 сопряжения позиции 20, 24 и 25 и попадает в позицию 26 -го канала 11 сопряжения в четный момент времени, если за 1, считать момент нахождения первого разряда считываемой последовательности в позиции 27 -го регистра 3 хранения. Выведенная из любого К-го регистра 3 хранения, кроме 1-го т.е. К = 1), последовательность ЦМД прямого кода слова поступает на вход К-го элемента И - ЗАПРЕТ 12 позиции...

Стеково-ассоциативное запоминающее устройство

Загрузка...

Номер патента: 1262572

Опубликовано: 07.10.1986

Авторы: Александров, Кокаев, Коновалов

МПК: G11C 15/00

Метки: запоминающее, стеково-ассоциативное

...Элемент 5 памяти тогда находится вединичном состоянии. Таким образом.подготовлено разрешение записи во,вторую ячейку памяти, и по выходу 1 бвыдается высокий разрешающий сигнал разрешения записи информации втриггеры 20 второй ячейки памятинакопителя 3 основной информации исигнал разрешения записи кода признака второй ячейки памяти накопителя 1. Сигналы с выхода 16 р поступают на вход соответствующих элементов накопителя 1, элементов И 21накопителя 3 и элемента И 26 элемента 5 памяти. Запись в устройствоосуществляется через элементы И 21,на входы которых поступают соответственно сигналы с входов 6 и 11 устройства. Запись кода признака внакопитель 1 производится аналогично.После записи информационного слова икода признака данного слова...

Запоминающее устройство с контролем информации при записи

Загрузка...

Номер патента: 1262574

Опубликовано: 07.10.1986

Авторы: Новикова, Студнев, Фукс

МПК: G11C 29/00

Метки: записи, запоминающее, информации, контролем

...вход блока 2 местного управления, запрещая поступления уп- . равляющих импульсов в распределитель 5, Таким образом. обеспечивается его остановка и прекращается анализ на время передачи, Помимо этого сигнал о несовпадении информаций поступает на управляющий вход триггера 16, который, срабатывая Формирует сигнал на вход формирователя 6 сигналов записи н разрешает прием импульса соответствующей команды из распределителя 5, Результат сравнения, поступающий на вход 12 устройства, может использоваться как сигнал контроля или как сигнал, управляющий работой запоминающего устройства с источником передачи и приема информации.Четвертым тактом цикла формируется команда записи, поступающая на информационный вход формирователя 6 сигналов...

Запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 1262575

Опубликовано: 07.10.1986

Авторы: Белюх, Бессмертный

МПК: G11C 29/00

Метки: запоминающее, самоконтролем

...И 18 и устройство остаетсяв режиме проверки записанной инфор"мации, а индикаторы (не показаны)регистров 12 и дешифратора 13 указывают координаты неисправной ячейки.Выбор последнего адреса ячейкиблока 16 при записи информации в негофиксируется элементом И 56при этойна его выходе появляется сигнал,который по спаду запускает формирователь 59, импульс с выхода которогосбрасывает распределители 27, 28, 525 20 40 50 55 Формула, изобретения Запоминающее устройство с самоконтролем, содержащее первый блок 5 6 и 53, регистры 12 ц 30 и дешцфраторы 13 и 31, а также переводит триггер 9 в единичное состояние, что соответствует режиму считывания информации из блока 16,И режиме считывания импульсы с входа 63 через элементы И 5 и...

Запоминающее устройство с автономным контролем

Загрузка...

Номер патента: 1262576

Опубликовано: 07.10.1986

Авторы: Жмыхов, Корженевский, Рябуха, Ткачев

МПК: G11C 29/00

Метки: автономным, запоминающее, контролем

...13 происходит сравнение сигналов контрольного слова К;-К 4 и сигналов четности С,-С считанных из разрядов 1,-1 блоков памяти. С выходов первого блока 13 20 сравнения сигналы сравнения (несравнения) Я -Я поступают на первые входы блока элементов И 17 и блока 15 обнаружения ошибок. В блоке 14 происходит сравнение сигналов конт рольного слова К,-К и сигналов четночти С в .С , считанных из разрядов 1 -1 блоков памяти.С выходов блока 14 сигналы сравнения (несравнения) Б,-Я .поступают ЗО на входы дешифратора 16 и на вторые , входы блока 15 обнаружения ошибок. Дешифратор 16 преобразует двоичный позиционный код сигналов Б -Я в унитарный. Номера отказавших разрядов одного из блоков памяти указывают сигналы Я .-Я а номер отказавшего блока...

Буферное запоминающее устройство

Загрузка...

Номер патента: 1264239

Опубликовано: 15.10.1986

Авторы: Беляков, Гайдуков, Олеринский, Пресняков

МПК: G06F 13/00

Метки: буферное, запоминающее

...устройства регистр 5 сдвиганаходится в состоянии 00, а навыходе триггера 2 имеется запрещающий потенциал, препятствующий прохождению через элемент И 3 тактовыхимпульсов с второго входа 13 устройства,Очередной цикл работы устройстваначинается с поступления очередного"синхроимпульса по первому входу 12устройства и соответствующего емуочередного сообщения по третьемувходу 14 устройства, Синхроимпульсучитывается счетчиком 1 и взводиттриггер 2, в результате чего на выходе последнего образуется разрешающий потенциал, поступающий на первый вход элемента И 3.В дальнейшем работа устройства происходит в несколько тактов,4Такт 1. Начинается с момента появления на выходе элемента И 3 первого тактового импульса в цикле.Тактовый импульс...

Оперативное запоминающее устройство

Загрузка...

Номер патента: 1264240

Опубликовано: 15.10.1986

Авторы: Дрозд, Лебедь, Минченко, Полин, Шабадаш

МПК: G11C 11/00

Метки: запоминающее, оперативное

...10 адрес,преобразованный соответствующимиблоками 4,.1 фво вторую четверть накопителя 10,Второй выход входного регистра подключается к входу накопителя 10данное 0 записывается в третью четверть накопителя 10 . Третий выходвходного регистра подключается квходу накопителя 10 , данное О записывается в четвертую четверть накопителя 1 Оз, Последующие четверкиданных записываются аналогично дозаполнения четверти накопителей,Далее код пары старших адресов принимает значение 01. При этом данныес нулевого выхода входного регистра записываются в первую четвертьнакопителя 10, с первого выхода -во вторую четверть накопителя 1 О 2с второго выхода - в третью четверть накопителя 10 , с третьеговыхода - в четвертую четверть накопителя 10 После...

Запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 1264243

Опубликовано: 15.10.1986

Авторы: Дубовский, Криворот, Морозов, Фещенко

МПК: G11C 29/00

Метки: запоминающее, самоконтролем

...14 осуществляетсяодновременное инвертирование единичных разрядов. При каждом инвертировании единичного разряда навыходе 15 блока 14 (13) формируетсяимпульс, который вычитает из содержимого счетчика 18 единицу (прибавляет к содержимому счетчика 17 единицу), т.е. счетчик 17 подсчитывает ЗО количество единиц, залисанных в блок13, а от содержимого счетчика 18 вычитается число единиц, записанныхв блок 14, После установки всех нулей в триггерах блоков 13 и 14 на 35 выходах 16 появляются единичныесигналы, которые, пройдя через элемент И 20, разрешает прохождение навыход блока 19 результата сравнениясчетчиков 17 и 18. При равенстве ко дов на входах блока 19 на его выходеформируется сигнал "Ошибки нет",который разрешает передачу информации через...

Запоминающее устройство для телевизионного изображения

Загрузка...

Номер патента: 1265785

Опубликовано: 23.10.1986

Автор: Гуднов

МПК: G06F 11/08

Метки: запоминающее, изображения, телевизионного

...старших разрядов адресных координат ТВ- кадра в старшие адресные разряды блоков 18 и 17 памяти. При записи основной информации и контрольного бита для младших шести разрядов справедливы выражения= й; Э вф 7-. = С. Если просуммир и учесть (9), то для адресов блока лится из выражениПри записи контрольного бита в область К, блока 17 памяти (фиг.2), которая происходит в зоне С ТВ-кадра, разряды Х , Х , Х не иэменя 8б ются, а адресные координаты У , У У областей А, В, О, Е, Р, С (фиг.1)б должны быть приравнены 1, т,е. Х. =Х,С(8) У. =СЕсли просуммировать (7) и (8) и учесть (5), то полное выражение для адресов блока 17 памяти опредепится из уравнений Х. = Х для 1.=08;7. для 1=05; (9) У У. С+С для 1=68,1При записи основной информации в блок...

Буферное запоминающее устройство

Загрузка...

Номер патента: 1265858

Опубликовано: 23.10.1986

Автор: Протасеня

МПК: G11C 19/10

Метки: буферное, запоминающее

...и тогда переписывание информационных слов в регистрах 12 и 14будет продолжено после заднего фронта импульса с выхода формирователя18. По переднему фронту импульса записи в регистр 12 записывается кодизменившейся информации и код момента времени, когда произошло это из- З 0менение информации, а в регистр 14сдвигается информация с выхода регистра 12,По переднему фронту этого же импульса записи закрывается элементИ 22 для прохождения через него импульса опроса.Так как на входе элемента И 23 присутствует уровень логического "О", поскольку нет импульса на вы ходе формирователя 18, то этот же импульс записи через элемент 28 задержки и элемент И 23 запускаетформирователь 20, который формирует одиночный прямоугольный импульс (уро вень...

Запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 1265860

Опубликовано: 23.10.1986

Авторы: Горшков, Малецкий, Минин, Соколов

МПК: G11C 29/00

Метки: запоминающее, самоконтролем

...Двоичное кодовое слово под воздействием сигнала с выхода 28 блока 14 передается через коммутатор 5 в регистр 2. При этом в контрольный разряд регистра 2 через элемент И 11 заносится признак четности, сформированный блоком 8, Кодовая комбинация с прямых выходов регистра 2 и код нуля с выхода триггера 6 записываются в накопитель 1 по соответствующему адресу. При считывании слова, записанного вторым способом,: по сигналу на входе 20 блок 14 Формирует сигнал на выходе 25, считанный код поступает в регистр 3, а в триг 1265860гер 7 - код нуля. Код слова и признак четности с прямых выходов регистра 3 поступают в блок 9, в котором код слова контролируется на четность и результат сравнивается с 5поступившим признаком четности.При...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 1267482

Опубликовано: 30.10.1986

Авторы: Баранов, Смагин, Фролов, Шадрин

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...Б.Когда ключи 3 и 4 размыкаются,35устройство переводится в режим хранения информации. Если идеализироватьсхему, считая входные токи обоих усилителей 1 и 2 равными нулю и сопротивление утечки конденсаторов 5 и б40равным бесконечности, то они буцутсохранять заряд неограниченно долго.Вследствие этого ток через резисторы7 и 8 будетсохраняться неизменными равным О, /К 8, и на первом выходе45будет поддерживаться напряжение БВ реальной схеме конденсаторы 5и 6 будут разряжаться через сопротивления утечки между обкладками. Приравенстве сопротивлений утечки конденсаторов 5 и 6 постоянные времени50разряда будут одинаковыми и, следовательно, напряжение на обкладках кон-.денсаторов 5 и 6 будут уменьшаться 821с одинаковой скоростью, Разность ня -...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 1267483

Опубликовано: 30.10.1986

Авторы: Гуслов, Емельянов, Липин

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...на диодах 4-7, позволяют увеличить быстродействие устройства выборки и хранения, поскольку они открываются в момент, когда ток, протекающий через диоды40 5 и 4 от переключателя тока 14, равен току генераторов 8-9 токов, и поэтому их открывание происходит при малых изменениях ускоряющегосигнала. В режиме выборки переклю 45чатель тока 14 меняет свое состояние. Ключи, образованные диодами 47, закрываются, и мостовой диодныйключ 3 открывается под воздействиемтока генераторов 8-9 токов.50Применение одного переключателя14 тока вместо двух исключает требования к синхронной работе этих переключателей и приводит к.увеличениюточности устройства, а также упрощает его. Для устранения перекосов токов утечки мостового ключа 3 возможно соединение...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 1267484

Опубликовано: 30.10.1986

Автор: Башкеев

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...изменения напряжений на конденсаторах 4 и 5 распределяются обратнопропорционально их емкостям С и С 10дТ ваПВм.сС ф4 15 где 1 , - ток перезаряда; время перезаряда; С 1 и .С - емкости конденсаторов 4 и 5 20 Так как дН = Ус + гЦсв иэ выражений (3) и (4), получаемвых за( )(5)1 15 25После окончания управляющего им"пульса ключ 2 замыкается и конденсатор 5 разряжается до нуля. Выходноенапряжение при этом изменяется и будет определяться только изменениемнапряжения конденсатора 4, т.е. дП выхПсд(б) Отношение приращений напряжений на35 выходе и входе равно СвПвых С + Свх(8)с;Таким образом, приращение выход 45 ного напряжения не зависит ни оттока, ни от времени перезаряда, аопределяется только соотношениемвеличин конденсаторов С и Св,Для...

Электрооптическое запоминающее устройство (варианты)

Загрузка...

Номер патента: 1095831

Опубликовано: 07.11.1986

Авторы: Беловолов, Головин, Головина, Дианов, Карпов, Крюков, Кузнецов, Прохоров

МПК: G11C 13/04

Метки: варианты, запоминающее, электрооптическое

...входу второго упранляемого генератора и выходной шине, а также тем, что в электрооптическое запоминающее устройство, содержащее волоконный снетовод, группу приемных блоков, каждый из которых состоит из фотоприемника и первого управляемого генератора импульсов напряжения, вход которого соединен с входом излучателя, введены два моцохроматора и группа элементов И-НЕ, выходы первого831 1095 50 3монохроматора оптически связаны ссоответствующими фотонриемниками,выходы второго монохроматора - с соответствующими излучателями. Первыевходы элементов И-НЕ подключены к5выходам соответствующих первых управляющих генераторов, вторые входы -к соответствующим входным шинам,.авыходы - к входам соответствующихвторых управляемых генераторов и...

Запоминающее устройство

Загрузка...

Номер патента: 1269208

Опубликовано: 07.11.1986

Авторы: Барчуков, Лавриков, Мызгин, Неклюдов, Сергеев

МПК: G11C 11/40

Метки: запоминающее

...на прямо смещенном эмит терном переходетранзисторов 24, 34и диода 23 соответственно;- потенциал базытранзистора 34 в режиме выборки.При этом по окончании процесса разряда емкости шины 41, когда потенциал на шине 41 опустился настолько, что отпирается эмиттерный переход транзистора 34, диод 23 закрывается, а транзистор 241 открывается и ток (2 отволится в транзистор 241. Таким образом ток (2, обеспечивающий ускоренный форсированный) перезаряЛ емкостей разрядных шин, протекает в них только в течсние ллительности переходного процесса в разрядных шинах, вследствие чего сокращается время считывания.Рассмотрим запись логического О В элемент 111. В исхолном состоянии элеменг 111 хранит логическую 1, а ЗУ находится в стационарном режиме выборки...

Запоминающее устройство

Загрузка...

Номер патента: 1269209

Опубликовано: 07.11.1986

Автор: Тенк

МПК: G11C 11/40

Метки: запоминающее

...потенциал, а на входах 7 в 9низкий, происходит предварительный заряд выходов адресных усилителей через транзисторы 10, шин 28 строк -- через транзисторы 15 дешифратора 2 строк и емкостей 30 связичерез транзисторы 15 дешифратора 2 и ключ 27.11 осле поступления кода адреса на затворы ключевых транзисторов2 адресных усилителей устанавл ивается высокий потенциал на управляющем входе 7, отпираются соответствующие ключи 5, истоки которых соединены с шиной 6 нулевого потенциала, и разряжаются соответствующие выходы адресных усилителей 1. Одновременно с началом работы адресных усилителей 1 нрскран.еСгся 11 рсдзе)ря,1 нин 28 с 1 рк нако 1 ите.1 заканчивается и Зну.1 ьс и;.,зоде 13 д нифратора 2) емкостей 30 связи. Сигнал ( управляющего входа 7...

Буферное запоминающее устройство

Загрузка...

Номер патента: 1272357

Опубликовано: 23.11.1986

Автор: Протасеня

МПК: G11C 19/00

Метки: буферное, запоминающее

...повторяет на своем втором выходе код номера информационного слова и номера входа 5, поступающие по входу 39, а на первом выходе - значение разряда маркера занятости, поступающее на вход этого регистра 26 через одноименный элемент 28 задержки с входа 40.Соответствующий формирователь 33 формирует прямоугольный импульс считывания (уровень логической единицы), передний фронт которого задержан относительнопереднего фронта импульса сигнала на входе 1 на время блокировки всех регистров 26, а задний фронт которого совпадает по времени с задним фронтом этого же импульса. После блокировки всех регистров 26по импульсу с выхода формирователя 33 в каждом элементе 27 сравнения в одноименной входу 1 группы сравнивается код номера информационного слова...

Запоминающее устройство с самоконтролем его варианты

Загрузка...

Номер патента: 1272358

Опубликовано: 23.11.1986

Авторы: Бородин, Иванов, Столяров

МПК: G11C 29/00

Метки: варианты, запоминающее, самоконтролем

...26. Другой управляющий вход каждого из дешифратора (их всего6) подключается к соответствуюгцему выходу дешифратора 19. Информационные входы коммутатора подключаются к выходу блока 18. После задержки в коммутаторе 17 сигнал одноразрядной ошибки поступает в блок коррекции ошибок, который, может быть реализован на элементах ИСКЛЮЧАЮЩЕЕ ИЛИ. Вследствие этого значение ошибочного разряда инвертируется. что и обеспечивает поступление на выходы 16 исправленного числа. Общая задержка до выдачи исправленного числа без учета времени считывания из накопителя 1 составляет около 140 нс при реализации на указанных элементах.В ряде случаев целесообразно выходы блока 18 через элемент ИЛИ подать на выход (например, в составе группы выходов 20), что...

Запоминающее устройство на цилиндрических магнитных доменах

Загрузка...

Номер патента: 1273999

Опубликовано: 30.11.1986

Авторы: Захарян, Красовский, Кузнецов, Раев

МПК: G11C 11/14

Метки: доменах, запоминающее, магнитных, цилиндрических

...микропрограммы считывается из накопителя 7 и поступает через блок 8 считывания информации в блок 2 обнаружения и коррекции ошибок, затем по внутренней шине 4 вывода данных через буферный регистр 21 в микропроцессор 17 и далее через регистр 20 чтения на системную шину.В случае обнаружения ашибок.в инйормационнам блоке на соответствую., щем выходе блока 2 обнаружения и коррекции ошибок появляется Флаг КО или НКО.Через элемент ИЛИ 9 эти сигналы передаются на вход счетчика Оошибок и увеличивают на единицу егосодержимое. Кроме того, флаги КОи НКО поступают на соответствующиеинформационные входы блока 11 памятии записываются по текущему адресу, 5хранимому в регистре 22 текущего адреса.После чтения информационного блока из накопителя 7...

Ассоциативное запоминающее устройство

Загрузка...

Номер патента: 1274002

Опубликовано: 30.11.1986

Авторы: Акушский, Сасковец

МПК: G11C 15/00

Метки: ассоциативное, запоминающее

...который вырабатывает импульс, производящий первый сдвигвправо в накопителе 1, при этом устанавливается счетчик 2 в состояние001 - (единица) и счетчик 3 - в состояние 100 - (четыре).При этом перенос единицы, хранящейся в первомсправа разряде накопителя (число"1"), в первый слева разряд накопителя 1 образует импульс, разрешающий перезапись содержимого счетчика2 в регистр 4, в который записывается число 011 (три). Четвертый импульс от элемента И 23 производит четвертый сдвиг вправо в накопителе 1,устанавливает счетчик 2 в состояние100 (четыре) и счетчик 3 в состояние001 - (единица), При переносе единицы, хранящейся в четвертом разряденакопителя 1, (обозначающей числочетыре), в первый (левый) разряд образуется импульс, разрешающий...

Запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 1274003

Опубликовано: 30.11.1986

Авторы: Бородин, Егорова

МПК: G11C 29/00

Метки: запоминающее, самоконтролем

...микрокоманды повторится аналогично данному. 30Если конечный адрес достигнут, то свыхода элемента И 21 идет опрос элементов И 22, 23, что означает: равна или не равна сумма в сумматоре 15контрольному числу для данного участ-З 5ка (контрольное число вырабатываетсяблоком 17). Если равна, то импульсчерез элемент И 22 поступает на четвертый вход блока 7, что обеспечивает переход счетчика 29 в следующее 40состояние (следующий участок будетпроверяться), а следовательно, преобразователи 28 и 17 выработают новые коды начального, конечного адресов следующего участка и его кон- . 45трольной суммы, а также установкисумматора 15 в нулевое состояние,ав счетчик 30 записывается первый адрес следующего участка накопителя 8.Затем процедура...

Запоминающее устройство с автономным контролем

Загрузка...

Номер патента: 1274004

Опубликовано: 30.11.1986

Автор: Бородин

МПК: G11C 29/00

Метки: автономным, запоминающее, контролем

...с выходов формирователей 13, 22 поступают на входы блока 10 10 1 О 01 01 01 00 10 00. 01 01 10 00 10 Значения контрольного кода Для пяти, -шестираэрядных модулей памяти Значения контрольного кода74004 О 15 ной группы соединены с числовыми20 входами накопителя, первые входы 25 30 35 1,Запоминающее устройство с авто номным контролем, содержащее накопитель, группы Формирователей сигналон четности, группы формирователей контрольных сигналов по модулю три, формирователи сигналов четности и блок 45 сравнения, выход которого является, контрольным выходом устройства, причем выходы формирователей сигналов четности первой группы соединены с входами первого формирователя сигна лов четности, выход которого подключен к первому контрольному входу...

Постоянное запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 1274005

Опубликовано: 30.11.1986

Авторы: Княжицын, Марголин

МПК: G11C 29/00

Метки: запоминающее, постоянное, самоконтролем

...выходы коммутатора 1 О в отключенное состояние, навход 15 - потенциал, разрешающийпрохождение кода информации черезкоммутатор 5 на блок 9 и устанавливающий на выходе 27 блока 7 уровень"0", На входы сумматора 24 поступаютрезультаты снертки с выходов блоков7, 8 и через сумматор 22 и элементНЕ 27 с блока 9, Таким образом, счи"тынание информации также сопровождается выдачей с выхода 20 контрольного разряда,Режим работы устройства, связанный с увеличением количества словили адресной разрядности устройства.Дополнительный разряд адреса иего инверсию подают соответственнона входы выборки накопителей 1 и 2,входы 17 и на один из внешних входовблока 6, При подаче кода адреса навход 11 и входы выборки 1 и 2 накопителей информационный код...

Запоминающее устройство с обнаружением и исправлением ошибок

Загрузка...

Номер патента: 1274006

Опубликовано: 30.11.1986

Автор: Скубко

МПК: G11C 29/00

Метки: запоминающее, исправлением, обнаружением, ошибок

...обработке информаци. емкостью 16 х 4 Кбит,независимо от варианта распределения двоичных знаков в массиве,Вариант распределения (при среднем положении перемычек 59) определяется информацией регистра 9, которая при управляющем сигнале на соответствуюцем входе 20 и по синхрони 45н 11зирующей команде Запись на соответствующем выходе блока 1 заносится в регистр 9 со счетчика 8, который считает однобитовые ошибки по50синхронизирующей команде пЧтение"на соответствующем выходе блока 1.При снятии потенциала "лог.Опс входа 19 на выходе элемента 2 ИИЛИ-НЕ 26 будет потенциал "лог.1",контроль битов информации будет осуществляться только на четность нако 55пителем 12. Управляющий потенциал"Коррекция" на соответствующем выходе распределителя 11 и...

Запоминающее устройство с сохранением информации при отключении питания

Загрузка...

Номер патента: 1275543

Опубликовано: 07.12.1986

Авторы: Курочкин, Николаев, Шабанов

МПК: G11C 11/34, G11C 14/00

Метки: запоминающее, информации, отключении, питания, сохранением

...выходу стабилизатора 3 тока и через третий разделительный элемент 7 и регулятор 15 тока разряда - к входу питания накопите 40 ля 1, который через первый разделительный элемент 5 соединен с шиной 11 питания устройства. Один иэ выходов блока 2 сопряжения соединен с входом стабилизатора 3 тока, другие вы" ходы через элементы 8 гальванической развязки подключены к входам накопи-ф теля 1, которые через нагрузочные элементы 9 соединены с входом питания накопителя 1. Устройство работает следующим образом.В нормальном режиме напряжение с основного источника питания подается по шине 11 на стабилизатор 3 тока, на И блок 2 сопряжения, через первый разделительный элемент 5 - на накопитель 1 и на элементы 8 гальванической 543 гразвязки - через...