Патенты с меткой «запоминающее»
Запоминающее устройство
Номер патента: 1295456
Опубликовано: 07.03.1987
Автор: Урбанович
МПК: G11C 29/00
Метки: запоминающее
...23 по модулю два. Если сравнение дает "1", а о том, что в этой ячейке накопителяранее уже возник отказ, свидетельствует единичный сигнал на выходе элемента ИЛИ 39, то все разряды слова, записанного в регистр 7, инвертируются, на основании чего шифратор 6 вырабатывает проверочные символы. После этого на шину 9 подается сигнал разрешения записи в накопитель 1 кодового слова по входам 2 и 3 накопителя. На этом цикл записи закончен. Факт хранения слова в инверсном виде означает единичный символ К-го разряда кодового слова.В цикле считывания кодовое слово записывается в регистр 15, кроме того К информационных символов поступают в блок 17 коррекции ошибок через его входы 4. Блоком 30 вычисляется признак ошибки. Если в считанном...
Постоянное запоминающее устройство с самоконтролем
Номер патента: 1295457
Опубликовано: 07.03.1987
Авторы: Кудрявцев, Кудрявцева
МПК: G11C 29/00
Метки: запоминающее, постоянное, самоконтролем
...ин -вертированный элементом НЕ 5, Информационная часть слова формируется навтором выходе устройства.Таким образом, на вьгходах устрой. твя формируется скорректированнаяинформация, считанная из контрольнойячейки блока 1, Сигнал )Ошибка" натретьем выходе устройства не формируется, так как элемент И 11 згк.рыт инвертированным сигналом (черезэлемент НЕ б) с выхода блока 7, аэлемент И 15 закрыт инвертированнымЬсигналом через элемент НЕ 7) с выхогда элемента ИЛИ 8.Выходной сигнал блока 17 модифицирует состояние счетчика 1 б, таккак у него на входе в это ке времяприсутствует единичный уровень с выхода элемента ИЛИ 8, что говорит овыбранном адресе контрольной ячейкипамяти в блоке 1,При возникновении ошибки в информации, считанной из...
Запоминающее устройство
Номер патента: 613651
Опубликовано: 15.03.1987
Авторы: Баксанский, Гусев, Кренгель, Курамшин, Михайлов, Сорокин, Ярмухаметов
МПК: G11C 11/00
Метки: запоминающее
...триггер 15.Входы дополнительных дешифраторов14 подключены к одним из выходов второго блока 10 памяти, а выходы -к входам блока 9 диагностики. Другиевыходы блока 10 соединены с первыми6136входами элементов И-НЕ 12 и 13, вторые входы которых подключены к выходу первого триггера 15, Выходы элементов И-НЕ 12 подсоединены к входампервого блока 2 управления, выходыэлементов И-НЕ 13 - к первым входамэлементов ИЛИ-НЕ 7, вторые входы которых связаны с выходом второго триггера 6, а выходы - с другими входамидешифраторов 3. Входы триггеров 15 1 Ои б подключены соответственно к выходам блока 9 диагностики и выходутретьего блока 4 управления.Устройство работает следующим образом, 15Выполнение операций процессоромпроизводится путем выборки...
Буферное запоминающее устройство
Номер патента: 1297115
Опубликовано: 15.03.1987
Авторы: Веселовский, Гриц, Маслеников, Светников
МПК: G11C 19/00
Метки: буферное, запоминающее
...накопителя 1. В то же время выходной сигнал 63 триггера 73 операций блока 4 разрешает поступление на адресные входы всех накопителей 11., кода адреса записи с выходов счетчика 6 адреса записи и младших разрядов адреса записи со вторых информационных выходов 45 первого блока 10 формирования номеров накопителей. В конце цикла записи блок 4 управления формирует сигнал 42 Модификация текущего номера накопителя при записи, поступающий на трегий 42 и четвертый 43 управляющие входы первого блока 10 формирования номеров накопителей. В результате этого следующий элемент строки записывается в следующий накопитель 1 по адресу, отличающемуся от предыдущего на величину объема зоны канала, равную восьми для случая, когда строка содержит 4096...
Оперативное запоминающее устройство с обнаружением ошибок
Номер патента: 1297117
Опубликовано: 15.03.1987
Авторы: Бобров, Кулик, Попов, Унтилов
МПК: G11C 29/00
Метки: запоминающее, обнаружением, оперативное, ошибок
...3 и задним фронтом запускает его. При этом на первом выходе блока 3 вырабатывается сигнал Запись 1, с помощью которого в блоки 7 происходит запись инверсного числа 010, гак как элементы И в И 6 оказываются открытыми для прохождения сигналов с инверсных выходов триггеров 12 регистра 8что легко проследить по чертежу, при этом на регистре 1 сохраняется код первого адреса).После прохождения сигнала Запись 1 на втором выходе блока 3 вырабатывается сигнал Считывание 1, с помощью которо 1 О 1 с 2 ц 25 0 го происходит считывание из блоков 7 в регистр 9 инверсного числа 010,аким образом в регистрах 8 и 9 записываются соответственно числа 10.1 и 010, которые поступают на входы блока 10, в котором производится сложение по модулю два этих...
Запоминающее устройство с самоконтролем
Номер патента: 1297119
Опубликовано: 15.03.1987
Авторы: Габсалямов, Лашевский, Шейдин
МПК: G11C 29/00
Метки: запоминающее, самоконтролем
...от состояния накопителя 1. Таблица 1 получена в предположении наличия только одного дефекта по двум разрядам одноименных адресов.При считывании информации на входы устройства поступает код адреса по входу 28, сигнал Пуск на вход 30, сигнал Считывание на вход 32, Первый триггер3 через второй элемент ИЛИ 16 устанавливается в состояние, соответствующее первой половине накопителя 1. Второй триггер 14 через пятый элемент ИЛИ 19 устанавливается в положение Считывание. Запись информации в регистр адреса происходит по переднему фронту сигнала Пуск. На втором 1 О управляющем входе накопителя 1 появляется сигнал Пуск накопителя через интервал времени, определяемый третьим элементом задержки 22 и третьим элементом ИЛИ 17.Информация из...
Запоминающее устройство с исправлением ошибок
Номер патента: 1297120
Опубликовано: 15.03.1987
Автор: Урбанович
МПК: G11C 29/00
Метки: запоминающее, исправлением, ошибок
...разноименных разрядах разных БИС (в обоих случаях общее число ошибок не больше Ь), то на выходе элемента ИЛИ 17 появляется единичный сигнал, который через элемент И 15 устанавливает на управляющем входе коммутатора 5 сигнал, который устанавливает на входах 3 накопителя 1 инверсное по отношению к считанному кодовое слово, которое записывается в те же ячейки накопителя. Затем производится контрольное считывание инверсного кодового слова, которое в блоке 8 сравнивается со считанным ранее (прямым кодовым словом). Состояние регистра 7 не кзменяется, На выходах 21 блока 8, соответствующих отказавшим разрядам, будут единичные сигналы, поскольку даже при записи в отказавшую ячейку инверсного сигнала ее логическое состояние не изменится. Если...
Запоминающее устройство
Номер патента: 1298800
Опубликовано: 23.03.1987
Авторы: Бостанджян, Жигалов, Перельмутер
МПК: G11C 11/00
Метки: запоминающее
...информация с выходов 48 и 49 выходного регистра 40 поступает на выходы запоминаюцего устройства без коррекции, гго позволяет, в случае необходимости, сравнивать в процессоре, который использует предлагаемое запоминающее устройство, зписывасхую и транслируемую информацию, что дает возможгость проверять информационные цепи.Сигнал с отвода 111 элемента 107 задержки через выход 5 блокауправления поступает ца вход 75 формирователя 74 и далее ца вход 99 элемента 2 И 98, но ца выход этого элемента оц не проходит, так как на входе 100 элемента 2 И 98 присутствует заирецающий уровень, поступивший туда с второго выхода 69 регистра 66 команд через вход 76 формирователя 74. В режиме -(тонне на входы 2 - 24 регистра 20 адреса поступает код адреса,...
Полупроводниковое запоминающее устройство
Номер патента: 1298803
Опубликовано: 23.03.1987
Авторы: Алексеев, Барановская, Ковалев, Кугутов, Петропавловский, Росницкий, Савельев, Степанян
МПК: G11C 17/00
Метки: запоминающее, полупроводниковое
...сигнал блокировки записи корректирующего кода. В этом случае с выхода элемента НЕ 5подается сигнал на пятые входы блоковпамяти, разрешающий запись в них корректирующего кола, Это обеспечивает возможность контроля тех частей блоков 1 памяти, где хранятся коды коррекции за счеттого, что появляется возможность сохранить код коррекции в накопителях от предыдущей записи, изменяя при этом кодчисла последующей записи, а затем, анализируя результат коррекции нового кодачисла, определить правильность их функционирования, Таким образом организован аппаратный контроль корректирующего кода,расширена возможность контроля накопителей,Надежность функционирования полупроводникового запоминаюгцего устройства повышена и за счет особой организации...
Программируемое постоянное запоминающее устройство
Номер патента: 1300563
Опубликовано: 30.03.1987
Авторы: Гладштейн, Комаров, Тверецкий
МПК: G11C 17/00
Метки: запоминающее, постоянное, программируемое
...о том, что испробованы все варизцтц коррекции и, слс- ЛОВаТЕЛЬНО,;53 ПИСЬ ЛЗ ИНОГО ЧдСИВс 1 В Лдцное ПГ 1 ЗУ 8 невозможна. В эточ случае исполняется про раях)3 3 блок 51, в хогс котОРОГО В РсГистР 1 с) Вы Воля ВыволитсЯ слово, обеспсчивдюпс свече 1 ис ицлик 1 т)р 1 Бряк в грхппс элсмсГСОВ 16 инлик;псин. В эточ случае 1111 ЗУ 8 признагЯ бр;1 кО- ванным и лолжцо быть з 11)ццс) лругич.Если же корректируюцсс сг)си)с) цс р;1 вно 111, то проверены ц Все Взризцтц коррекции и нсобхолимо перейти и Глук)- 1 цемм. ДЛ 53 ЭТОГО ВЫПОГ 1 Н яТС 51 ПрОГрс с М ИЬ 1 И блок 37, в холе которого инкрхсцтирут - ся текупгсе зцдчсцис коррсктирук)цгс ГО с 1)- ва. Далее управлецис передастся прО рзмчи)- лу блоку 33, цс)еле чего микрО-ЭВМ 91, 3 На 10 ГИЧНО РДССХ...
Программируемое постоянное запоминающее устройство
Номер патента: 1300564
Опубликовано: 30.03.1987
Авторы: Гецко, Гусейнов, Исмаилов, Мамедов
МПК: G11C 17/00
Метки: запоминающее, постоянное, программируемое
...18 программирования .и вход 19 разрешения программирования устройства.В работе устройства можно выделитьтри режима: режим нормального функционирования, режим коррекции и режим функционированияя после коррекции. Первый и третий режимы являются рабочими режимами,в которых устройство выполняет возложенные на него функции. Второй режим является промежуточным режимом, в которомосуществляется программирование дополнительного модуля 2 памяти, т. е. пережигание перемычки по адресу, который равенадресу восстановленной перемычки в одномиз модулей 1 памяти,В режиме нормального функционирования устройство работает следующим образом.В этом режиме входы питания и выборки дополнительного модуля 2 памяти черезнормально замкнутые контакты 9 и 10...
Постоянное запоминающее устройство
Номер патента: 1300565
Опубликовано: 30.03.1987
МПК: G11C 17/00
Метки: запоминающее, постоянное
...напряжение на горизонтальной шине и соответствующего коду ноль. Все транзисторы связи накопителя 2 имеют нормальное значение порогового напряжения,При достижении на выбранной горизонтальной шине значения порогового напряжения начинается разряд вертикальных шин второй группы Р и Р., связанных с выбранной вертикальной шиной Е первой группы матричного накопителя, если соответствующие транзисторы связи имеют нормальное значение порогового напряжения, и второй вертикальной шиной дополнительного накопителял я.При этом изменяется потенциал на вторых входах дифференциальных усилителей и на выходах последних устанавливается значение единицы (если соответствующие транзисторы связи имели нормальное значение порогового напряжения)....
Аналоговое запоминающее устройство
Номер патента: 1300567
Опубликовано: 30.03.1987
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...поясняюгцие работу устройства. 10Предлагаемое устройство содержит компаратор 1, накопительные элементы на конденсаторах 2 и 3, повторители 4 и 5 напряжения, вычитатель 6, элемент 7 развязки, ключ 8, ограничитель 9 напряжения, шину 10 управления и шину 11 нулевого потенциала. 15Устройство работает следующим образом.В момент замыкания ключа 8 напряжение на конденсаторах 3 и 4 начинает возрастать с постоянщ)й времени т, стремясь к напряжепик) на выходе компаратора 1. До момента времени достижения напряжения ца конденсаторе 4 величины ограничения двустороннего ограничителя 9, напряженияс выходов повторителей 4 и 5 взаимно компенсируются в вычитателе 6. Затем напряжение ца выходе устройства начинает воз растать пропорционально...
Запоминающее устройство с исправлением многократных ошибок
Номер патента: 1300568
Опубликовано: 30.03.1987
Авторы: Орлов, Смирнова, Шетько
МПК: G11C 29/00
Метки: запоминающее, исправлением, многократных, ошибок
...2. Эти сигналы появляются на входа 18 и 15 блока 7 г, и элемент 2 И-ЗИЛИ 11 блока 7 г открывается, в результате на выходе элемента И 12 также появляется единичный потенциал, Ошибочный разряд складывается с единичным потенциалом с выхода элемента И 12, т.е. инвертируется, проходит через элемент ИЛИ 13 г и на сле дующем такте считывания, уже исправленный, записывается в регистр 5 г, Ни в одном другом блоке 7, 7 -7не возникает ситуации совпадения сигналов Х, У, Е и информация с выходов соответствующих регистров 5 проходит на их входы без изменения (Нерез элементы И 12 , ИЛИ 13 г) . Аналогичное положение характерно и для остальных блоков 1 -1 , так как ни в одном из них не возникает единичных сигналов Х и У. В случае возникновения двойной...
Оперативное запоминающее устройство с самоконтролем
Номер патента: 1300569
Опубликовано: 30.03.1987
Авторы: Березин, Еремин, Кимарский, Кузовлев, Онищенко, Сушко, Черняк
МПК: G11C 29/00
Метки: запоминающее, оперативное, самоконтролем
...что означает полное использование резервных столбцов первого дополнительного адресного накопителя 2.Тактовым сигналом сдвигового регистра 20, на входе которого постоянно поддерживается состояние1 является сигнал с выхода блока 2 1 сравнения уровня " 1", означающий несовпадение считанной информации с ранее записанной.После установки на втором выходе сдвигового регистра 20 (выход (К+1)-го разряда, если К - число резервных столбцов) состояния " 1 для всех обнаруживаемых дефектнь:х элементов памяти производится их строчная замена. Появление состояния " 1" на первом выходе 28 сдвигового регистра 20 означает превышение числа дефектных элементов памяти над воэможностями их замены, что приводит к отбраковке устройства,Формула из...
Последовательное буферное запоминающее устройство с самоконтролем
Номер патента: 1302321
Опубликовано: 07.04.1987
Авторы: Галкин, Квашенников
МПК: G11C 19/00, G11C 29/00
Метки: буферное, запоминающее, последовательное, самоконтролем
...с входа 6 поступает на блок 5 формирования сигналов считывания и далее - на блок 14 управления. Информация из блока 1 памяти по адресу, определяемому счетчиком 2, считывается в регистр 3, а затем начинается процедура тестирования ячейки памяти блока 1, аналогичная той, которая осуществляется в режиме записи. При этом в качестве проверочной информации используется информация с выхода регистра 3, проходящая через мультиплексор 15. В случае, если ячейка памяти исправна, блок 5 формирования сигналов считывания формирует сигнал, поступающий на выход 9, указывая тем самым, что информация на выходах регистра 3 истинная. Если при тестировании ячейки памяти блока 1 памяти блок 10 сравнения вырабатывает сигнал ошибки, то блок 5 формирования...
Запоминающее устройство с самоконтролем
Номер патента: 1302324
Опубликовано: 07.04.1987
Авторы: Дубовский, Криворот, Морозов
МПК: G11C 29/00
Метки: запоминающее, самоконтролем
...1 и 2 поступает верная информация, то на выход 16 поступает нулевой сигнал при контроле на четность.При наличии неисправности одного из блоков 1 на вход 14 подается сигнал, который открывает элементы И 12 и с входов 13 через элементы И 12 подается код на единичные входы регистра 11, причем в коде нуди соответствуют исправным блокам 1, а единица - неисправному. В результате этого все разряды регистра 11 остаются в нулевом состоянии, кроме разряда, соответствующего неисправному блоку 1. Затем сигнал снимается с входа 14 и элементы И 12 закрываются. Записанная в соответствующий разряд регистра 11 единица приводит к подаче на соответствующий вход 5 нулевого сигнала, который запрещает прохождение информации с выхода соответствующего блока 1...
Запоминающее устройство с самоконтролем
Номер патента: 1302326
Опубликовано: 07.04.1987
Автор: Бородин
МПК: G11C 29/00
Метки: запоминающее, самоконтролем
...группы, содержащие одинаковое количество единиц в коде. Известно, что при таком разбиении векторы, содержащие одинаковое количество единиц, не могут перейти друг в друга при отказах при однонаправленных ошибках, поэтому они могут иметь одинаковый контрольный код, который и указан в таблице. Формирователи 16 образуют четыре контрольных разряда, которые и заносятся в блок 1 по входам 29(фиг. 4). Затем подается по входу 5 сигнал обращения длительностью, достаточной для записи контрольных и информационных разрядов. В режиме считывания информации на входы 3 поступает адрес ячейки, из которой необходимо считать информацию, на вход 4 подается сигнал считывания, например лог. 1. На вход 5 поступает сигнал обращения. Из значений считанного по...
Запоминающее устройство с исправлением модульных ошибок
Номер патента: 1302327
Опубликовано: 07.04.1987
Автор: Бородин
МПК: G11C 29/00
Метки: запоминающее, исправлением, модульных, ошибок
...24 - 26 сравниваются с соответствующими группами контрольных сигналов, считанных по выходам 11 - 13 из блока 1.При этом выполняется сравнение контрольных кодов по нечетному модулю, на пример семь, Таблица истинности работы,например, блока 25 при сравнении кодов по модулю семь приведена в табл. 1.Таблица 11302327 Продолжение табл. 1 Вычет значений Таблица истинности работы блока 25 при вычете значений считанного информационного числа (с выходов блока 17) записанногоинформационногочисла, считанныйиз блока 1 (выходы 12) О 1 2 3 4 5 6 7 5 6 4 5 Таблица 2 Номер отказавшего модуля при количестве ошибок в модуле 2, в (от блока 24) Значение кодана выходахблока 25 6 2 3 4 э В зависимости от результатов сравнения возможны следующие варианты...
Запоминающее устройство с обнаружением модульных ошибок
Номер патента: 1302328
Опубликовано: 07.04.1987
МПК: G11C 29/00
Метки: запоминающее, модульных, обнаружением, ошибок
...записью, например лог. О, а на вход 4 - сигнал обращения, длительность которого должна превосходить задержки в блоках 1, 4, 16, 18 и 20. В блоках 14, 16, 18 и 20 образуются три группы контрольных разрядов, которые записываются в соответствуюгцие контрольные разряды каждой ячейки памяти.Реим считывания. В режиме считывания на адресные входы устройства подают адрес ячейки. На вход 3 подают сигнал считывания, например лог.1, а на вход 4 сигнал обращения, например лог.1, длительность которого должна быть больше задержек в блоке 1 памяти и блоках декодирования. Считанная информация появляется на выходах 10 (информационные разряды) и выходах 11 - 13 (контрольные разряды). Как и при записи в блоках 15, 17, 19 и 21 образуются три группы...
Запоминающее устройство с самоконтролем
Номер патента: 1302329
Опубликовано: 07.04.1987
МПК: G11C 29/00
Метки: запоминающее, самоконтролем
...работы устройства;На выходах всех блоков 22, 23 и 26 нули, что означает, что ошибок нет и информацию с выходов 34 можно использовать. На выходе 36 элемента ИЛИ 32 будет присутствовать лог.О.На выходе одного или нескольких блоков 22, 23 и 26 имеются единичные сигналы-индикаторы наличия ошибок. В этом случае на выходе 36 будет единичный сигнал, который свидетельствует о том, что считанную информацию использовать нельзя, пока не будет выяснен характер ошибок.Если имеются единичные сигналы на выходе всех блоков 22, 23 и 26, это означает отказ в информационных разрядах, и через некоторое время на выходе блоков 27 и 28 будет выработан номер отказавшего модуля 2 памяти. После этого на выходе элемента 37 появится единичный сигнал, что...
Стековое запоминающее устройство
Номер патента: 1304078
Опубликовано: 15.04.1987
Авторы: Афанасьев, Имамутдинов, Кисленко, Кокаев, Тарасов
МПК: G11C 15/00, G11C 19/00
Метки: запоминающее, стековое
...ИЛИ 51 на вход установки в нуль триггера 38, на инверсном выходе которого устанавливается высокий уровень сигнала, разрешающий запись информации в ЗУ.Запись в основание списка. При подаче на входы 1 и 4 устройства сигналов Запись и Основание (или сигнала Запись на вход 1, если режим Основание уже уста новлен) на третьем выходе блока 9 появляется сигнал, который поступает на входы коммутаторов 1, 20 23 записи всех разрялов. Если, например, в реверсивном счетчике 11 хранится кол 000, то на выходной шине 2 дешифратора 16 - высокий уровень, 45 разрешающий запись в ячейку памяти, к которой подключен выход 2 дешифратора 16. При появлении сигнала на третьем выходе блока 9 слово с входов 7 через коммутаторы 23 записывается в ячейки 24 памяти....
Буферное запоминающее устройство
Номер патента: 1304079
Опубликовано: 15.04.1987
Авторы: Беляков, Гайдуков, Олеринский, Пресняков
МПК: G11C 19/00, H03K 5/06
Метки: буферное, запоминающее
...такт функционирования устройства кончается. Обозначив символами А - состояние младших разрядов, В - старших разрядов счетчика 1, С - содержимое регистра 12, Д - состояние регистра 5 сдвига, последовательность действий устройства выражается как (В + Д) хС+ А.Такт 2 начинается с момента появления на выходе элемента И 3 второго тактового импульса, в результате чего в накопитель 11 по адресу 0,.01) + (ООЬ)х хС + (ат а ) записывается второе измерение с регистра 4 сдвига. Сигналом с выхода элемента 7 задержки производится групповой сдвиг в регистре 4 сдвига (и на той его части, которая сопрягается с накопителем 11, фиксируется третье измерение) и сдвиг в регистре 5 сдвига, который принимает состояние Д = 0010. Однако, спустя время 1, -1...
Запоминающее устройство с обнаружением и исправлением модульных ошибок
Номер патента: 1304080
Опубликовано: 15.04.1987
Автор: Бородин
МПК: G11C 29/00
Метки: запоминающее, исправлением, модульных, обнаружением, ошибок
...на выходы 15. Одновременно в блоках 19, 17, 21, 22 образук)тся из считанного числа три группы контрольных сигналов, которые в блоках 24 - 26 поразрядно сравниваются с соответствующими группами контрольных сигналов, поступающих из блока 1 по выходам 11 - 13.В зависимости от результатов сравнения возможны следующие варианты дальнейшей работььНа выходе блоков 24 - 26 нули. Это означает отсутствие ошибок и на выходах 35 будут нули, вследствие чего информация на выходах 15 может быть использована.На выходах одного из блоков 24 - 26 имеется одна или несколько единицпредполагается пуансоновский поток отказов). На соответствующем выходе 35 будет единичный сигнал, означающий, что произошел отказ в одной из групп контрольных разрядов блока 1....
Запоминающее устройство
Номер патента: 1305772
Опубликовано: 23.04.1987
Автор: Протасеня
МПК: G11C 11/00
Метки: запоминающее
...первого импульса с выхода формирователя 15 проходящему через одноименный элемент 32 задержки, в счетчике 17, прибавляется единица к содержащемуся в нем числу, и полученный, таким образом, новый код адреса ячейки памяти блока 11 поступает на его второй адресный вход и на первый информационный вход формирователя 16 который сравнивает код с выхода счетчика 17, с кодом на выходе счетчика 18. При совпадении этих кодов на выходе формирователя 16 появляется сигнал, который сбрасывает в нуль триггер 14, (через элемент ИЛИ 26) и счетчик 17, (через элемент ИЛИ 27, ), а в блоке 10, - сбрасывает в нуль триггер 41, При этом прекращается работа формирователя 15(который формирует только один импульс), а на выходе 8 выставляется разрешающий сигнал...
Запоминающее устройство
Номер патента: 1305774
Опубликовано: 23.04.1987
Авторы: Барчуков, Лавриков, Миндеева, Мызгин, Неклюдов, Сергеев
МПК: G11C 11/40
Метки: запоминающее
...В исходном состоянии из выхода7 вытекает ток, а на шине 2 поддерживается низкий потенциал. На входе 21низкий потенциал и транзисторы 18-20и 31 выключены. При этом диоды 25 и26 и транзистор 27 закрыты. Потенциалы на шинах 3 и 4,равны и поддерживаются на высоком уровне транзистором15. При выборке элемента 1 памяти токиэ входа 7 выключается, через эмиттерный повторитель на транзисторе 5на шину 2 поступает положительныйимпульс напряжения, а в результате 35 подачи импульса напряжения на вход21, в шины 3 и 4 через транзисторы 18и 19 поступают разрядные токи 1приблизительно равные токам, задаваемыми источниками 22 и 23, Одновременно включается: транзистор 20 и егоколлекторный ток, протекающий черезрезистор 16, приводит к снижению...
Постоянное запоминающее устройство
Номер патента: 1305775
Опубликовано: 23.04.1987
Авторы: Львович, Приходько, Щетинин
МПК: G11C 17/00
Метки: запоминающее, постоянное
...шине, в режиме программированиявсе переходы база - эмиттер транзис торов, подключенных к невыбраннымсловарным шинам, находятся под обратным смещением, а тиристор 6 дешифратора слов 2 оказывается выключенным, так как потенциал на его базе,определяемый формирователем 11 напряжения контроля ниже потенциала накатоде тиристора 6, определяемогоуровнем напряжения внешнего формирователя напряжения. В результате, если есть утечка одного из переходовбаза - эмиттер транзисторов накопителя 1, то он легко может быть измеренподключением измерительного прибора между выходом 20 контроля и внешним формирователем напряжения У, Диоды13-15, р-и-р транзистор 16 определяют уровень напряжения, вырабатываемый формирователем 11 напряженияконтроля. Этот...
Запоминающее устройство с последовательной записью и считыванием
Номер патента: 1305776
Опубликовано: 23.04.1987
Авторы: Боронило, Данилин, Мелешко, Нуров, Черный
МПК: G11C 19/00
Метки: записью, запоминающее, последовательной, считыванием
...разрешению прохождения сигналов через элементы И 2 и 4. Информация с входа . 15 через элемент И 2 и элемент ИЛИ 5 поступает на вход регистра 7Тактовый сигнал с входа 13 через элемент И 4 и элемент ИЛИ Ь поступает на вход регистра 7 и производится запись информации в первую ячейку 10, а также сдвиг ранее записанной информации вправо на одну ячейку 10, При этом тактовый сигнал с выхода элемента И 4 поступает на вход счетчика 1 и увеличивает его содержимое на единицу. Состояние счетчика 1 указывает на число ячеек 10, заполненных информацией. Мультиплексор 8 в соответствии с содержимым счетчика 1 подключает выход первой заполненной ячейки 10 к входу элемента И 11. Далее процесс повторяется в указанном порядке.В режиме чтения информации...
Аналоговое запоминающее устройство
Номер патента: 1305777
Опубликовано: 23.04.1987
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...(фиг.2), Запишем операторныевыражения, описывающие переходнойпроцесс в устройстве в интервале временймежду моментами переключения компаратора 4, Напряжения на выходе интегратора е , (р) и на выходе дифференцирующего блока е, (р) описываются следующими выражениями; 40е(р)х -- (3)1+ рт;Компаратор 4 переключается при достижении входным напряжением е (й) напряжений порога е, + д и -е" + д, где а - напряжение смещения нуля компаратора 4 (фиг.2), Тогда напряжение на конденсаторе в дифференцирующем блоке 3 в момент переключения компаратора 4 можно записать (для идеального операционного усилителя в составе дифференцирующего блока) Б,з (О)= Б (О) + е" + д для момента переключения С, и Б, (О) = Б о (О) - е" +д для момента переключения...
Аналоговое запоминающее устройство
Номер патента: 1305778
Опубликовано: 23.04.1987
Автор: Пранович
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...первому временному интервалу,следующему за опорным импульсом.Процесс выделения старт- и стопимпульсов осуществляется следующимобразом. гНа этом этапе записи (цикл О) первый импульс, предназначенный для записипроходя через открытый элементИ 5, запускает одновибратор 4, который формирует импульс с длительностьюТТ. Этот импульс запрещает прохождение информационных импульсов черезэлемент И 5. Опорный импульс с выходаэлемент И 5 запускает также селекторб, который выделяет первую пару импульсов из хранимого временного потока, соответствующую началу и концупервого временного интервала, следующего за опорным импульсом. К началуследующего периода рециркуляции одновибратор 4 открывает элемент И 5,следующий (первый в следующем...