Патенты с меткой «запоминающее»
Оперативное запоминающее устройство
Номер патента: 595790
Опубликовано: 28.02.1978
Авторы: Карый, Савинов, Севериновский, Швайко
МПК: G11C 11/00
Метки: запоминающее, оперативное
...9, 11 считывания через элемент 17 коррекции и па шины 13 Питание усилителей 10, 12 считывания через элемент 18 коррскцш, Таким образом, усилители 9, 11 и 10, 12 находятся в нерабочем состоянии и потрсбляОт лишь часть своего номинального тока, а напряжение па шпнах 13 этих усилителей считывания равно лишь части номинального напряжсния питания Е усилителей считывания.С поступлением в ОЗУ импульса по шине 1 Обращение к устройству проводится считывание информационных сигналов с фсрриговых сердечников. Предположим, что в соответствии с кодом адрсса информационныс :игпалы ипдуцпруются в первых секциях 5, 7, которые подключены к усилителям 9, 11 считывания. Здесь надо отметить, что информационные сигналы с ферритовых сердечников формируются за...
Запоминающее устройство с самоконтролем
Номер патента: 595795
Опубликовано: 28.02.1978
Авторы: Городний, Зверев, Корнейчук, Марковский, Миргородская, Небукин
МПК: G11C 29/00
Метки: запоминающее, самоконтролем
...и дальше па блокОпар " жени нПоое 8. ;ОС 11 ОшООК 11 ст, с 1 исЛО СР 23 с ПСРСД 2 СТСЯ 12 БЫХОДПОй РЕГИСТР 9;З 5 в случае пал).:ч 5 Ошибк 1, число поступает навыходноЙ рс.гистр 9:ср)3 блок коррекцииошибок 10 дс ош.ба усрапястся.;1,я того, чтобы при последующих обраще 1:5 х к от(.завшси ячейке, сч тывасмое чис.Д),О нс содс)жа.О ОНН 100, нсооходи)О Оосспечитзапись -:ого числа в ичеОщисся псправЫс резерв ыс ра: ряды.ДЛ 51 ОО 2)Ч)ПЯ ОКс 132 ЬШНХ Раз)ЯДОВ ИЗрегистра 5 ьт"2 авпчуо ячейку накопитсля 1записываетсябрГПьш код считаш оо ч 1 сласить,засгс 5; 1:,а .от ж 1 регистр 5, иа региС) 1)С .1:Бхо.1,Г 5: 3 ЭО БРС 15 ПР 51 МОИ 1(ОД СЧИТс,1:1 ОЧ) 1.,) 2. С. Л".,12 Об)иар)Спи. ОТ 232 В:)1 х раКд. СОБпадсни 0 содержи.10 ГОод 01:)с Ых разрядов...
Буферное запоминающее устройство с самоконтролем
Номер патента: 595796
Опубликовано: 28.02.1978
МПК: G11C 29/00
Метки: буферное, запоминающее, самоконтролем
...воздсиствисм потенциала прямого выхода этогожс триггс 1 эа, В соответствии с этим потенциалс прямого выхода Ю-риггсра 2, подается навход элемента 11 10, следующий сигнал записи по входии Н 1 ш е след) ющсго разрядапост 1 наст на Ь-вход Ю-триггера 2. ЕслиЮ-трпГср 2. нс исправен, т. е, нс переходитсдш;ич:шс состояние, то ири отс тствииэлементов И 6 - -9, элсмсна, задержки, допол;штелиного Я 5-триггеры 11, буферное запоминающее устройство выходит из строя, таккык НОд 212 О 1;редОГО снг;11 па и;1 Я 5-триГгср2 з второго разряда возмож;1 а лишь тогда, когда ЯЬ-трпГср 2 находится в единичном состоянии.Второй сш;1 ал записи во 2-и разряде регистра 1 через элемент 3 задержки попадает навход элемента И о, который открыт за счетгОтоицпала, поступ...
Запоминающее устройство
Номер патента: 597006
Опубликовано: 05.03.1978
Авторы: Мартынюк, Самофалов, Харламов
МПК: G11C 11/22
Метки: запоминающее
...Э. ЕКТГ)ИЕСКОГО ПОЛЯ, СОЗД 2)НОГО между экраццруюц,ц;,; электродом 8 и каждым цз ва)хо.51 ых эл;Родов 1 О выбРанной Ячейки памяти 3. )кды й 3 эдеме)1 тов памяти ПЛаСТИЦЫ," 1:О)151 РИЗУЕТСЯ В СООТВЕТСТВУЮЩЕМ направлении. Прц этом ложная запись или разрушение "рацц:;ой ип)ормации в цевыбранных ячейках памяти 5 накопителя 1 не происходит. Посл Нерезанно) информации съемный модуль зо 15 2 б 75 ЗО Зб 40 4 5 О 55 60 накопителя 1 возвращают в запоминающее устройство.В режиме хранения информации накопитель принципиально це потребляет электрическую энергию и сохрацность записанной в цем информацц ЦЕ ЗаВИСИГ ОТ ВРЕМЕНИ И ВЫКЛЮЧЕНИЯ питания. В режиме считывания информации устройство допускает выборку хранимой информации с произвольным доступом...
Постоянное запоминающее устройство
Номер патента: 597009
Опубликовано: 05.03.1978
Авторы: Вълков, Городний, Кириченко, Корнейчук
МПК: G11C 17/00
Метки: запоминающее, постоянное
...использовать только матрицы накопителей, в которых есть о 0только отказы кратности К.Белью изобретения является повышениенадежности устройства,Эта цепь достигается тем, что устройство содержит вычитатель и третий накопи тель, ко входам которого подключены выходы дещифратора адреса, Одни выходы пер. яого и третьего накопителей через сумматор по модулю дм, а другие непосредствен но подключены к соответствукхпим входам вычитатепя,На чертеже дана структурная схема предлагаемого устройстм.Устройство содержит дешифратор адреса 1, первый 2, второй 3 и третий 4 накопители, двухвходовой сумматор по модулю дм 5, вычитатепь 6 и дешифратор коррекции 7Устройство работает следуюшим образомТираж 717 . Подписноественного комитета Совета Министров...
Запоминающее устройство
Номер патента: 598117
Опубликовано: 15.03.1978
Авторы: Александров, Литуев, Мазанов, Маслов
МПК: G11C 11/00
Метки: запоминающее
...набору адресас дефектными ячейками.Например, при выборе ячейки И 002 код фОадреса соответствует 00000010 - состоянию регистра адреса 4. Для получения единицы нв выходе соответствующего цементаИ 5, необходимо входы последнего подсоединить к нулевым выходам регистра вдресв ф4 во всех разрядах, кроме второго, которыйследует соединить с единичным выходомвторого разряда регистра адреса. Подобнымобразом дажны быть установлены остальные четыре элемента И 5 ( в соответствии фс адресами 017, 02 Э, 098, 229). Далеевыходы апементов И 5 должны быть подключены через элементы ИЛИ 6 к входам техразрядов в блоке 2, которые соответствуютдефектным рвзрядвм интегрального блока фпамяти 1, В нашем примере опичествоеаамеигов ИЛИ 6 равно шести с...
Запоминающее устройство
Номер патента: 598118
Опубликовано: 15.03.1978
Авторы: Конопелько, Лосев
МПК: G11C 11/00
Метки: запоминающее
...лва, выхол которого яв, яется выходом устройства; кроме того, устройство содержит элементы ИЛИ 31.При записи информации на соответствующие шины 15 и 17 устройства подаются сиг. налы записи и управлеция. При этом в со ответствиии с кодом адреса, подаваемым на входы дешифраторов 3 и 12, происходит возбуждение одной из числовых шин 2 накопителя 1 и одной из выходных шин дешифрато" ра 12. Возбужденная числовая шина 2 отпирает разрядные шины 18 и 27 элементов памяти опрашиваемой строки накопителя 1 и подключает выходные шины 4 к сумматорам по модулю два блока 6 контроля, сигцаль с выходов которого поступают ца первые входы сумматоров 9 по модулю два блока 8 коррек ции. Блок 6 вычисляет контрольные соотношения кода Хемминга. Результатом...
Полупроводниковое запоминающее устройство
Номер патента: 598120
Опубликовано: 15.03.1978
МПК: G11C 11/40
Метки: запоминающее, полупроводниковое
...входы 14которых соединены с информационной шиной15.Устройство работает следующим образом.ВО время действия импульса импульсного питания первой фазы осуществляетсяприем адреса регистром адреса и прем команды запись-считывание. После окончанияимпульса первой фазы входы бпоков памятиОткпючаются и в одном из блоков с помощью )овнутреннего дешифратора определяется ячейка памяти, в которой в зависимости от ре-.жима происходит запись ипи считывщиеИНфОРМЕЦИИ,Таким образом, поспе запуска выбранного генератора 8 импульсовстроки по импупьсу первой фазы происходит прием адресаи команды запись-считывание, а в режимезаписи - прием записываемого слова.После окончания импульса выбранная строка ЗОоткпючается от адресйых, информационных...
Полупостоянное оптоэлектронное запоминающее устройство
Номер патента: 598121
Опубликовано: 15.03.1978
Авторы: Осинский, Чайковский
МПК: G11C 11/42
Метки: запоминающее, оптоэлектронное, полупостоянное
...масок, проекционных линз ифотоприемников, При включении одного иэсветодиодов световой Ноток проходит через информационную маску, и соответствующая ей проекционная пинэаформирует изображение информационной маски в ппаскости, перпечдикупярной к ее гпавной оптической оси.Однако известное ПОЗУ характеризуетсяспожностью расчета и изготовпения корректирующей пинзы,; трудоемкостью процессаюстировки оптической системы, низкой надежностью работы при вибрациокиых и ударных воздействиях, эначитепьными световымипотерями в оптической системе. 15Цепью изобретения явпяется повышениенадежности, В описываемом устройстве этодостигается тем,что в нем источники изпучения, информационные маски, проекционные линзы и фотоприемники распогожены в...
Запоминающее устройство
Номер патента: 598126
Опубликовано: 15.03.1978
Авторы: Годнев, Дерденков, Суслов
МПК: G11C 19/00
Метки: запоминающее
...с поступающими импульсами от генератора 7 преобразуется в последовательность дискретных отсчетов, взятых чспсз равноотстоящие промежутки времени и598126 Источники информации,35 принятые во внимание при экспертизе1. Реферативный журнал Метролгия и измерительная техника, 1972,8, рсф, 8,32.123,с. 18.2. Модель 7502, Каталог фирма Брюль и40 Кьер предлагает приборы для анализа звука,вибраций и обработки данных, 1975/76. Ья. М 350 аж 7 Подпис аказ 3 пр. Сапунова, 2 ипография представленных в двоичном кодс. Отсчеты в цифровом виде поступают в основной регистр сдвига 2, который осуществляет с помощью генератора тактовых импульсов 7 и блока синхронизации 8 их задержку во времени. Задержанная последовательность цифровых отсчетов поступает на вход...
Аналоговое запоминающее устройство
Номер патента: 598127
Опубликовано: 15.03.1978
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...= О, К моменту приУстройство содержит блок памяти 1, сдвиго- хода второго импульса генератора с выхода вый регистр 2, распределитель импульсов 3, блока вычитания 16 на блок памяти 1 будет формирователи 4 - 8 импульсов записи, форми- подаваться приращение значения функции рователи 9 - 13 импульсов считывания, выпря-= 1 (1) в момент 1 = 1 по отношению к митель 4, фильтр 15 низких частот, блок 16 значению той же функции в момент= О, С вычитания, блок коммутации 7, собранный на приходом второго импульса генератора на расуправляемых ключах и переключателях, триг- пределитель срабатывает формирователь 6 и гер 18 признака записи, элементы И 1922, это приращение запишется в соответствующую генератор 23 импульсов, элементы 24 и 25 за- ячейку...
Аналоговое запоминающее устройство
Номер патента: 598128
Опубликовано: 15.03.1978
Авторы: Бабогло, Демченко, Зубович, Полуянов
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...В, ФроловРедактор С, Хейфиц Техред Э. Чужнк. Корректор И. Гоксич Заказ 1248/43 Тираж 717 Подписное ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий 113035, Москва, Ж, Раушская наб., д, 4/5филиал ППП "Патент",г. Ужгород, ул. Проектная, 4 цепь изобретения - повышение надежности устройства.Это достигаетса тем, что в предлагаемомустройстве выход блока вычитаниями,подключен через накопительный эпемент к входу ананогоцифрового преобразователя.Блок-схема описываемого устройства показана на чертеже.Устройство содержит накопительный элемент 1, к входу кОторого подключен блок 10вычитания 2, к выходу накопительного элемента 1 последовательно присоединены аналого-цифровой преобразователь 3...
Аналоговое динамическое запоминающее устройство
Номер патента: 598129
Опубликовано: 15.03.1978
Авторы: Андренко, Иванов, Малевич
МПК: G11C 27/00
Метки: аналоговое, динамическое, запоминающее
...запоминанию, поступает с выхода информационного канала на вход 12 устройства через ключ 7 и запоминается на элементе 8. Сигнал Хранение, поступающий на вход 13 устройства, закрывает ключ 7, изолируя тем самым элемент 8 от информационного канала, и запускает генератор 2 линейно-изменяющегося напряжения, в связи с чем линейно нарастаюгцее напряжение с выхода генератора 2 поступает на вход компаратоа 3. сравнивается с уровнем напряжения нараэлементе 8, поступающего на второй входкомпаратора 3. В момент равенства напряжений на входах компаратора 3 на его выходе формируется импульсный сигнал, поступаюгций на запускающий вход порогового формирова 35тсля 4.Уровень порога срабатывания формирователя 4, опредсляемый источником 9 опорного...
Буферное запоминающее устройство для адаптивных систем телеметрии
Номер патента: 598262
Опубликовано: 15.03.1978
Авторы: Морозов, Своеступов
МПК: H04L 11/08
Метки: адаптивных, буферное, запоминающее, систем, телеметрии
...параметров и записываютсяв блоке 9 программных приоритетов для всехканалов адаптивной РТС в виде сигналов двоичного кода (например, 11 - для параметров сприоритетом 1-го класса, 10 - для параметров с приоритетом 2-го класса и т.д.):Текущие приоритеты формируются с помо-щью блока 11 текущих (динамических) приоритетов в виде сигналов двоичного кода, значение которых пропорционально величине отклонения измеряемого:параметра от программныхзначений или зон нормальных установок,На основе программных и динамических приоритетов в блоке О суммарных приоритетовформируются суммарные приоритеты для маркировки поступающих отсчетов.Размеченные таким образом отсчеты подаютея как на вход основного буферного запоминающего блока 3, так и в...
Аналоговое запоминающее устройство
Номер патента: 599283
Опубликовано: 25.03.1978
Авторы: Козловский, Юшкин
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...изобретения - повышение точности устройства.3попненный нв транзисторе 6, истоковыйповторитель, выполненный на транзисторе 7,накопительный элемент, например конпенсатор 8, входную 9, выходную 10 и уйравпения 11 шины, 5В цепь отрицательной обратной связиоперационного усилителя 5 включен резистор 2, Резистор 1 обеспечивает постоянство входного сопротивления и включен междувходной шиной 9 и инвертируюшим входом 10ОУ 5. Резистор 3, необходимый для нормальной работы ОУвкпючен между неинвертируюшим входом ОУ и шиной нулевогопотенциала. Конденсатор 8 включен междуинвертируюшим входом ОУ 5 и входом истокового повторителя, ключа, выполненногона транзисторе 6, электроды проводящегоканала которого включены между выходомОУ и входом истокового...
Полупроводниковое запоминающее устройство
Номер патента: 600611
Опубликовано: 30.03.1978
МПК: G11C 11/40
Метки: запоминающее, полупроводниковое
...усилители 4, стробируемые по шине 5 дешифратором 2,Работает устройствоДешифраторы столбцшивают одновременноматричного накопителяреса т-й строки и 1-го сциент объединения элна чертеже не показано).С выходов 7, 8, и 9 на входы 10 и 11 усилителей 4 подаются сигналы, соответствующие хранимой информации.На одни входы поступают сигналы 1 или О с выбранного по обеим координатам 1 и 1 элемента 6 памяти, на другие - помехи с полувыбранного, т. е. опрошенного только по одной из координат.На первые входы 10 усилителей 4 попадает информация с элементов памяти нечетных строкна вторые входы 11 - с четных. Помехи с полувыбранных элементов памяти, равные пьедисталу сигналов 1 и О с вы600611 В, ФроловРыбкина Состави Техред орректоры: Н. Федорова и...
Оптическое долговременное запоминающее устройство
Номер патента: 600612
Опубликовано: 30.03.1978
Автор: Хвингия
МПК: G11C 11/42
Метки: долговременное, запоминающее, оптическое
...достигается тем, что в устройство введен блок светофильтров, расположенный между носителем информации и выходным блоком.5 ю 15 20 25 30 35 40 микродискретных кадров, сколько дискретных спектров оптического излучения обеспечивает источник 2 света.К носителю 5 подключен блок 10 светофильтров с помощью пластины 11 из отдельных световодов 12 (одножильных), которые соединены со светофильтрами 13. Все светофильтры разделены на группы 14, каждая группа светофильтров посредством многожильных стекловолоконных жгутов 15 подключена к одному фотоэлектронному каналу 16 считывания выходного блока 17, Выходы групп каналов 16 считывания подключены к одной информационной области носителя, объединены и образуют соответствующие информационным...
Аналоговое запоминающее устройство
Номер патента: 600617
Опубликовано: 30.03.1978
Авторы: Белоносов, Подольный, Ямный
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...разрядного блока 6, с входом выходного повторителя 7 напряжения, с накопительным элементом, выполненным на конденсаторе 8. Выход компаратора 1 подключен к управляющему входу генератора 4 тока и управляющему входу компаратора 2, выход компаратора 2 - к управляющему входу дополнительного генератора 5 тока и входу блока 9 угравления, выход которого соединен с управляющим входом компаратора 1, а вто 600617рой вход - с шиной 10 управления. Вход компаратора 1 соединен с входной шиной 11,На фиг, 2 приведены временные диаграммы.Устройство работает следующим образом.В исходном состоянии конденсатор 8 разряжен разрядным блоком, а компаратор 1 блокирован схемой 9 управления.Г 1 ри поступлении импульса разрешения на шину 10 управления блок 9...
Запоминающее устройство с самоконтролем
Номер патента: 600618
Опубликовано: 30.03.1978
Авторы: Бандуровская, Городний, Корнейчук, Сосновчик
МПК: G11C 29/00
Метки: запоминающее, самоконтролем
...подается на входы дешифратора 3, на выходе которого вырабатываетсясигнал, по которому производится обращениек запрашиваемой ячейке накопителя 5.Содержимое запрашиваемой ячейки (кодО, если ячейка пустая, или какой-либо другой, хранящийся в накопителе 5 код) по сигналу с блока 12 управления через .регистр 7слова поступает на блок 8 обнаружения ианализа неисправностей накопителя. Затем свыхода регистра слова через блок 10 кодирования - декодирования, элементы ИЛИ 11считанное содержимое ячейки накопителя 5перезаписывается в ту же ячейку накопителяи вновь считывается через регистр 7 слова наблок 8 обнаружения и анализа неисправностей накопителя. В блоке 8 происходит определение, в каких разрядах запрашиваемойячейки накопителя имеет место...
Оперативное запоминающее устройство
Номер патента: 601757
Опубликовано: 05.04.1978
МПК: G11C 21/02
Метки: запоминающее, оперативное
...этом триггер 9 переключается таким образом, что подает разрешающий потенциална элемент И 10, подключая тем самым устройство для выделения Стартового,импульса к выходу магнитострикционного элементазадержки 1.На выходе триггера 9 появляется потенциал, запирающий элемент И 7, с выхода которого прекращается поступление импульсовгенератора тактовых импульсов б на входсчетчика тактовых импульсов 8. Однсвременно импульс Конец цикла,сбрасывает счетчик тактовых импульсов 8,в исходное состояние.Устройство находится,в состоянии ожидания Стартового импульса с выхода магнитострикционного элемента задержки 1, приэтом счетчик тактовых импульсов 8 выключен и находиться в,исходном состоянии, а генератор тактовых импульсов продолжает работать,и в...
Адаптивное запоминающее устройство
Номер патента: 601758
Опубликовано: 05.04.1978
Автор: Искренко
МПК: G11C 27/00
Метки: адаптивное, запоминающее
...сигнала, пропускаемого через установленную на магнитожвстком сердечнике обмотку.В предложенном устройспве анод можетбыть выполнен состоящим,из двух и большегоколичества изолированных друг от друга электропроводящих свюций, Соединеннем селекцийанода в группы по сложному закону распределения их границ,по координатам поверхности анода обеспечивается возможность использования предложенного устройства в качестве линейного и нелинейного решающихустройс пв, осущвспвляющих математическиедействия сумиирования, вычитания, умножения,и деления, возведения в степвнь, извлечения корней, логарифмирования, интегрированияпреобразования функций, дифференцирования в частных производных и другие.Пренмущеспвами предложенного устройства являются:-...
Аналоговое запоминающее устройство
Номер патента: 601759
Опубликовано: 05.04.1978
Авторы: Брякин, Вашкевич, Говоров
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...2, а врежим слежения при его выключении,Устройство работает следующим 9 бразом.При подаче на вход 19 изменяющегоаналогового напряженки входной дифференциальный каскад 1 усиливает его и черезвключенные транзисторы 13, 14 по сигналу с входа 20 напряжение подается наделитель напряжения. Выходное напряжениес делителя подается на накопительный элемент 4 и на выходной каскад 3, которыйпроизводит соглааование уровней напряженияделителя напряжения и выходного сигнала,оПри этом напряжение на элементе 4 изменяетса вслед за изменением входного сигнала.При режиме слежения за входным сиг.налом можно отметить два этапа работыустройства. Для первого этапа, когда входной сигнал изменяется с небольшой скоростью или постоянный, характерным является...
Аналоговое запоминающее устройство
Номер патента: 601760
Опубликовано: 05.04.1978
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...формы (в данноьм случае - синусопдальной) через повторитель 1 поступает на вход сумматора 2, где в течение,времени хранения информации суммируется с сигналом, поступающим с щного из выходов генератора 8. Результирующий сипнал запирает коммутатор 3, разрывая цепь: коммутатор 3, блок управления 4. В тот же момент (хранения информации) с другого,выхода генератора 8 противофазный сипнал разрывает цепь: генератор 8, блок управления 4. Таким образом, напряжение на накопительном элементе 7 остается неизменным на время хранения информации. Напряжение с элемента 7 через повторитель 5 подается на выходную шину устройства. Точную привязку по времени момента фиксации и хранения сигнала обеспечивает формирователь стробпрующих импульсов 9.Составитель...
Запоминающее устройство
Номер патента: 602995
Опубликовано: 15.04.1978
Авторы: Конопелько, Лосев
МПК: G11C 29/00
Метки: запоминающее
...с выходом вспомогательного триггера. Выход элемета И 26 соединен с первыми входами двух45 элементов И 28, Вторые входы элементов И 28 соединены с шиной управления, Вторые входы сумматоров по модулю два соеодинены с выходами триггеров. Сигнальные гходы триггеров и элементов И соединены50 с третьими числовыми шинами 29 накошмтеля (контрольных строк и столбца); третьи разрядные шины 30 соединены со вторым блоком коррекции.В режиме записи информации на устройст . во подаются сигналы по шинам 10 и 12. При этом происходит возбуждение вторых числовых шин 2 и первых разрядных шин 5 в соответствии с кодами адресов, поступивших на входы дешифраторов 3 и 6, Вторые разрядные шины 13 опрашиваемой строки накопителя 1 передают информацию в блок14...
Запоминающее устройство
Номер патента: 604032
Опубликовано: 25.04.1978
Авторы: Борухович, Кимарский, Петухов, Раисов
МПК: G11C 11/34, G11C 11/39
Метки: запоминающее
...тиристоров 27 и резисторов 28 и 29. Аноды тиристоров 27 через резистор 28 соединены с адресной шиной 5, первые катоды через резистор 29 соединены с виной питания, а вторые катоды тиристоров 27 соединены с соответствующими разрядными шинами 1 и 12. Х и Р базы тиристоров 27 соединены перекрестными связями. В ЗУ могут применяться и другие известные запоминающие элементы, например триггеры, выполненные на двухэмиттерных транзисторах.ЗУ работает следующим образом.В режиме хранения информации запоминаю 5 30 Ток 1, выбирают приблизитмьно на порядок меньше рабочего выходного тока блока считывания 13, коэффициент передачи К также приблизительно на порядок меньше Ф. ПоэтоЭ 5 му ток 1;на два порядка меньше рабочеговыходного тока блока считывания...
Ассоциативное запоминающее устройство
Номер патента: 604033
Опубликовано: 25.04.1978
Авторы: Виталиев, Гвинепадзе, Смирнов, Софийский
МПК: G11C 15/00
Метки: ассоциативное, запоминающее
...0 на пересечении 2-й и 4-й разлы 17, 18, 19 блоков 1 каждого столбца матрицы подключены к соответству 1 ощим выходам дешифрцтора 13. Входы дешифратора 3 подсоединены к выходам соответствующих триггеров 11 регистра 12.Работу устройства проиллюстрирусм на примере выполнения логических операций в группе, составленной из двух запоминающих блоков 1.1 и 1.2 с восемью адресными шинами 2 и четырьмя выходными разрядными шинами 3 (на чертеже этот вариант не показан).Рассмотрим, например, последовательность действий при выполнении операции инвертирования массива чисел, хранящихся в блоке 1.1. Все запоминающие элементы блока 1.2 предварительно устанавливаются в состояние 1. В блоке 1,1 хранятся четыре числа 011, 010, 001, 000, записанные на четырех...
Резервное запоминающее устройство
Номер патента: 604036
Опубликовано: 25.04.1978
Авторы: Корнейчук, Небукин, Слипченко, Ульрих
МПК: G11C 29/00
Метки: запоминающее, резервное
...работы одинаков при обрагцении клюбому из накопителей 6.Итак, при обращении к накопителю 6 содержимое регистра 2 поступает на регистр 7 ина регистр 5 накопителя 6, а на регистр 16поступает слово с регистра 18 через элемен 25 тц ИЛИ 17 (при записи) или ничего не поступает (при чтении). При обращении к накопителю 6 всегда производится предварительноечтение, а затем запись любого нового слова,либо считанного слова (для восстановления).Предварительно чтение производится для определения того, является ли ячейка исправнойили отказавшей. Блок 12 в регистре 11 анализирует специальный индикаторный разряд(или группу разрядов), указывающих на наличие или отсутствие отказов в ячейке, и вы 35 дает соответствующий сигнал в блок 30. Установка...
Запоминающее устройство
Номер патента: 607276
Опубликовано: 15.05.1978
Авторы: Городилова, Деревянченко, Кривоносов, Мерзляков
МПК: G11C 11/00
Метки: запоминающее
...шине 23. 25 Вхолы элсмшпа И 7 соединены с выходами 14 триггеров 6. Устройство имеет также элементы И 24 пятой гр пцы, вцхолы которых цодклкчецы к вхсл:м 5 триггеров 6, первые входык вхсла) 9, а втО 1)ые вхолык управляюпей шине 26.Устройство работает следующим образом.В исходном сост 05 ггни цри Отсуствии сицала на шине 26 элементы И 24 закрьпытриггеры 6 регцстра 5 установлены в нулсвос сос(и Имлсдвдх выходах 14 - высокий гго- З 5о тсцццал, а ца е,шццчнцх вьходах 19 - низкии), элемсцтц И 15, 17 закрыты, а элементы И 8, 11 открыты и пропускак)т сигналы с вхолсв 9 ца входы 10 блоков 1, с выходов 12 блоков 1 ца выходы 13. Высокий цс)енциал ца нулевых40 вцхслах 14 триггеров б регистра 5 включает элеменг И 7. который открывает...
Запоминающее устройство
Номер патента: 607277
Опубликовано: 15.05.1978
МПК: G11C 11/00
Метки: запоминающее
...адреса и входного ре истра соединены с соответствующими выходами блока управления. Вход 6 предназначен для приема числа во входной регистр 4 и является входом запоминающего устройства.Запоминающее устройство работает следу. юшим образом,Режим записи.Записываемое число поступает с.входа 6 в регистр 4. Часть этого числа (признак) или все слово с выхода регистра поступает на вход блока формирования адреса 3, вычисляющего функцию расстановки Й( 1), где т.г - код признака, ) - параметр=1,2). Функция К 1;,1) каждому слову ы ставит в соответсвие некоторый адрес блока памяти 1, ко;орый с выхода блока формирован ря адреса 3 поступает на вход адреса блока памяти (вначале вычисляется адрес К (",1), Далее производится чтение слова по...
Запоминающее устройство типа 2, 5 д
Номер патента: 607278
Опубликовано: 15.05.1978
Авторы: Агошков, Андреев, Васин, Грабаров
МПК: G11C 11/00
Метки: запоминающее, типа
...записывается в первый и второй. разряд каждой пары-разря. дов последовательно, т. е, те же адресные 40 шины 4. и б; которые возбуждалнсьпри счи. тывании одновременно, при записи возбуждают; . ся последовательно со сдвигом во времени на величину длительности импульса тока записи,.например, сначала подаегся адресный ток эа писи в шину 4, а затем в щину б, Соответственно, также поспедовательно со сдвигомподается информация первого и второго разряда каждой пары разрядов от регистра информации 1 через логическую схему ИЛИ 16 накоммутаторы 14, 15. В шины 8, 10 последовательно подается ток записи в случае, наличия1 в разрядах регистра информации, и неподается ток записи при О информации,Время выборки информации в ЗУ не изменяется по сравнению...