Патенты с меткой «запоминающее»

Страница 90

Динамическое запоминающее устройство

Загрузка...

Номер патента: 1474739

Опубликовано: 23.04.1989

Автор: Четвериков

МПК: G11C 11/40

Метки: динамическое, запоминающее

...адреса записи с адресных входов устройства, Указанная совокупность сигналов вызывает одновременно в накопителях 3 и 5 запись информации с информационных входов устройства.При этом цикл записи определяется задержкой в элементе И 38 и элементе 20 задержки, причем последний по мере распространения сигнала в нем сбрасывает регистр 37 и устанавливает логическую единицу в триггер 36, которая указывает на окончание цикла записи и разрешает проведение регенера - ции и последующих обращений процессора.При обращении к устройству по считыванию обращение с входа 18 устройства поступает на стробирующий вход регистра 37, в котором сразу же формируется сигнал. выборки строк, в элементе 39 или 40 задержки - сигнал выборки столбцов соответственно первого...

Буферное запоминающее устройство

Загрузка...

Номер патента: 1474742

Опубликовано: 23.04.1989

Автор: Протасеня

МПК: G11C 19/00

Метки: буферное, запоминающее

...нитной ленте (ИП) или Магнитном дис-задержек (фиг. 3), которое выбираетке (МД) (на фиг. 1 не показаны). Пе- . ся оптимальным исходя из допустимой резапись пакетов информации по выхо- скорости передачи информации через дам 13 из устройства в каждый внешний устройство,накопитель на ИЛ или МД производится Если на всех входах элемента И 17 самостоятельно из одноименного блока появились передние фронты сигналов 15 независимо от состояния других логической единицы со всех блоков 15 блоков 15. Считывание пакета информа- с разбросом в заранее заданном допуции из каждого блока 15 осуществля-стимом пределе, то передний фронт ется при наличии уровня логической сигнала логической единицы с выхода единицы на выходе 11. В этом случае элемента И 17...

Запоминающее устройство с автономным контролем

Загрузка...

Номер патента: 1474746

Опубликовано: 23.04.1989

Авторы: Корженевский, Рябуха

МПК: G11C 29/00

Метки: автономным, запоминающее, контролем

...сигналы четности С 1-С 1 б, записанные в контрольных разрядах У-У равны нулю. Тогда в соответствии с Н-матрицей кода(табл. 1) формирователи 12-14 формируют следующие сигналы контрольного слова: К, = К, - К - К 4 - 1 К-0 ф К з К 1 О11 40 К 1= 1 ф К 1 г= э К 1 т= 1 э КГб= Оф В блоках 15-17 эти сигналы сравниваются с сигнапами С,-Си в результате получаются следующие значения сигналов сравнения (несравнения) Б ,1- 4.1; ЯР = 0; Б в- = О; Я 1 - 1, Б=1;Б=1;Б=1;Б=О, На выходах блока 18 сигналы Х, 4 = 1 В блоке 41 производится сравнение сигналов Хи Б Х и Я Х и55Я 14 Х 4 и Б 1 значения этих сигналовв рассматриваемом примере совпадают и на выходе блока 41 формируется сигнап, указыва 1 щий, что ошибка произонла в блоке 1 памяти. Этот сигнал...

Буферное запоминающее устройство

Загрузка...

Номер патента: 1476476

Опубликовано: 30.04.1989

Автор: Лупиков

МПК: G06F 13/00

Метки: буферное, запоминающее

...сдвигаются, занимая место данных предыдущего канала. Запись же данных в блок 1 памяти производится при этом аналогично описанному.Таким образом, если одно из разрядных сечений блока 1 памяти отказывает, то сечение это проходит через данные нескольких каналов, упакованных в одно слово, а не через данные одного канала. Тем самым потери информации распределяются между несколькими каналами.При чтении информации из блока 1 памяти производится восстановление исходного формата данных. Для осуществления этого используется мультиплексор 3. При выполнении операции чтения, которая производится при низком уровне сигнала на входе 8, считанная из блока 1 памяти по адресу, сформированному на счетчике 15, ин.", формация поступает на соответствую...

Буферное запоминающее устройство

Загрузка...

Номер патента: 1476533

Опубликовано: 30.04.1989

Авторы: Савчук, Тарбаев

МПК: G11C 19/00

Метки: буферное, запоминающее

...блоке 15 управленияпод воздействием сигналов тактовойчастоты записи, тактовой частотычтения и высокой частоты., Как показано на Фиг 2 а-е, еслив установившихся условиях работы76533 6 5 10 15 20 25 30 35 40 45 50 55 5 14 выбрана буферная зона Р 1, то в тот момент времени, когда происходит запись в ячейку памяти с адресом О, чтение выполняется из ячейки, адрес которой приблизительно равен М+М/2, т,е. эта ячейка находится в середине буферной зоны. Задержка информационного выходного сигнала относительно входного равнапримерно,И+М/2. Эта задержка может изменяться в реальных условиях из-за колебаний тактовых частот, но потерь информации в выходном информационном сигнале не происходит и структура его цикла не нарушается.Переходные процессы в...

Ассоциативное запоминающее устройство

Загрузка...

Номер патента: 1478255

Опубликовано: 07.05.1989

Авторы: Галаган, Ершов, Рабинович, Соломатин

МПК: G11C 15/00

Метки: ассоциативное, запоминающее

...произведенную запись, идентифицируя ее как полностью совпадающую с ранее произведенной. Для выявления ситуации 11 необходимо наличие .активности при внутренней коммутации и отсутствие активности при внешней коммутации. В этом случае необходимо произвести перестройку связей в ПС, которая осуществляется следующим образом. Блок 1 управления выполняет поразрядно операцию ИСКЛЮЧАЮЩЕЕ ИЛИ над содержимым активных строк, Результат операции перезаписывается в строку, которая была введена последней. Необходимо дополнительно скорректировать разряд этой строки (записать 1"), находящийся на пересечении со столб" цом, соответствующим элементу, с выходом которого должна быть установлена активная связь, т.е. элементом, функция активности которого...

Многоканальное буферное запоминающее устройство

Загрузка...

Номер патента: 1478257

Опубликовано: 07.05.1989

Авторы: Аронин, Бородин, Иванов, Павлюк, Смирнов

МПК: G11C 19/00

Метки: буферное, запоминающее, многоканальное

...устанавливает триггер 23 в "1" (фиг. 3). По этому сигналу и сигналу ЗП 1 - прямой выход элемента 27 (фиг. 4), счетчики 32-34 адреса 1 памяти переводятся в рабочее состояние, На выходе счетчиков 32-34 к моменту записи в блок 1 памяти находится нулевой адрес. Наличие синхросигнала 11, инФормационного сигнала 6 и сигнала записи (выход элемента 26) разрешает работу накопителя 31 (фиг. 5). По окончании записи блока информации в блоке 1 формируется сигнал готовности (выход элемента 41). При формировании сигнала готовности по всем каналам элемент И 2 выдает сигнал ГОТ 1, который устанавливает триггер 23 в нулевое состояние. Запись в блок 1 памяти окончена. Одновременно сигнал ГОТ 1 подается на блок 3 задания режима (фиг, 4). По этому...

Буферное запоминающее устройство

Загрузка...

Номер патента: 1479954

Опубликовано: 15.05.1989

Автор: Мельник

МПК: G06F 7/08, G11C 11/00

Метки: буферное, запоминающее

...запись нуля свхода 5 в триггер, 15 узла 13, сравнения;запись адреса второго числа нового массива в регистр 16 узла 13сравнения и самого второго числа вячейку 2 памяти сигналом с выходаэлемента И 14 узла 13, если адресвторого числа меньше адреса первогочисла, или запись адресов первогои второго чисел в регистры 16 соответственно узлов 13 и 13, и записьпервого и второго чисел соответственно в ячейки 2 и 2 памяти, еслиадрес второго числа больше адресапервого числа.После прихода (и)-го импульсапо входу 7 поступает и-е число нового массива, по входу 6 - его адрес, а по входу 5 - ноль. На элементах 17 сравнения узлов 13 д ( = 1,2,и) адрес и-го числа сравнивается с адресами 1-го, 2-го(и)-го чисел, хранящимися в регистрах 16 узлов 13,...

Буферное запоминающее устройство

Загрузка...

Номер патента: 1481852

Опубликовано: 23.05.1989

Авторы: Жила, Лукашкова, Пудзенков, Шилов

МПК: G11C 11/00

Метки: буферное, запоминающее

...ее. Зто необходимо длясогласования канала по максимальномубыстродействию и требуемой емкости.В режиме хранения код не содержитинформацию об абоненте, являющемсяприемником, поэтому на этапе вывода 40введенный массив из БЗУ не выводится. В дешифраторе 11 вырабатываютсясигналы, управляющие работой блока 12постоянной памяти, хранящего программу перестройки распределителя 13 на 45данный цикл работы. При этом программой .учитывается, что часть секцийможет быть занята хранением информации, полученной в предыдущих циклахобмена. Выбранная из блока 12 постоянной памяти программа поступает враспределитель. Затем начинается собственно ввод информации в БЗУ, который синхронизируется сигналами, поступающими на первую группу входов.блока...

Динамическое запоминающее устройство

Загрузка...

Номер патента: 1481854

Опубликовано: 23.05.1989

Авторы: Алексеев, Кессельман, Ковалев, Косов, Росницкий, Савельев, Чумакова

МПК: G11C 11/00

Метки: динамическое, запоминающее

...и в нем хранится очередной адресрегенерации. Работа по младшему приоритету аналогична, но в ней участвуют триггеры 19 и 22. По окончании считывания или записи информации в блок 1 памяти по тому или другому приорите 148 1854ту триггер 6 сбрасывается в состояние "0", подключая цепь регенерации к блоку 1 памяти и мультиплексору 2.Таким образом, в данном устройстве 5 надежность сохранения информации в накопителе обеспечивается тем, что отсутствуют одновременно режим регенерации и режим обращения, причем регенерация осуществляется с часто той генератора, величина которой в расчетное число раз выше частоты возможных обращений, В нем также обеспечены приоритетные режимы обслуживания каналов (их можно увеличить ана логичным образом, как...

Постоянное запоминающее устройство

Загрузка...

Номер патента: 1481858

Опубликовано: 23.05.1989

Авторы: Колобов, Олендский, Рудый

МПК: G11C 17/00

Метки: запоминающее, постоянное

...3 3 УРСВсНЬ КО 13а 3 гее 3,э ЭТОГО уцрав с 3 БЕГ(1 С 33 Г 13 Ххс 1 ргЭ(рЕГ 3 ЕЗП(я ЭЗПИСИ, 3 ОСТУПа 3 ЕГО ЦЯ ГЕГН 3:" ВХОД элемента Ии сигнал. а выходе элемента ИК 9 (,4 и(г,2), активна 31 уровень которого Формируется в ответ Ца ГГРанцс 13 Ц(Я( К 1 Д аДРЕСа ПОСТОЯННОГО запоминау 1 пхего устройства, выэывает Формирование 33 з выходе элемента И 0 и соответственно цз выхоссе селектораномера порта вынода цчтул ьса, уровень котсрого соотнетствует потенциалу логического цу;1 я, а длительность равна длительности управляк 33 хего сигнала записи элемента вывода (Ф 33 г.5 в). По заднему нараста 3333 ему Фронту этого импульса проиэводцтся Фиксация кода даних и выбор номера матрицы памяти 3;Ф 33 г.5 д(е н блоке 3 управления паня; 3 э. а (том ге 3 и...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 1481860

Опубликовано: 23.05.1989

Автор: Дворсон

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...Изобретение относится к вычислительной технике, а именно к запоминающим устройствам, может быть использовано в устройствах приема,обработки и преобразования информационных аналоговых сигналов в качестве аналогового запоминающего устройства и является усовершенствованием основного изобретения по авт.св. М 1309086.Целью изобретения является повышение помехоустойчивости устройства.На чертеже приведена функциональная схема предложенного устройстваУстройство содержит формирователь1 входных сигналов, ключи 2 и 3, цифроаналоговые преобразователи 4 и 5,регистр 6 памяти, шины 7 и 8 питания,реверсивный счетчик 9, генератор 10 20импульсов и задатчик 11 кода и имеетвход 12 выборки, информационный вход13 и выход 14.Аналоговое запоминающее устройство...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 1481861

Опубликовано: 23.05.1989

Автор: Дворсон

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...за уровнем абсолютной, величины входного аналогового сигнала информация о его знаке безвозвратно теряется (из-за преобразования входного аналогового сигнала блоком 11 вьделения модуля напряжения, наличие которого необходимо для упрощения организации процесса слежения),то для ее восстановления в состав устройства введен блок 12,сравнения, формирующий на своем выходе логические "0" или "1" в зависимости от полярности входного аналогового сигнала.При подаче управляющего синхроимпульса код с выхода счетчика 5 совместно со знаковым битом с выхода блока 12 сравнения записывается в регистр 8 памяти, после чего эквивалентно преобразуется из цифровой формы снова в аналоговую. Это преобразование осуществляется в две ступени, 1481861...

Запоминающее устройство с коррекцией групповых ошибок

Загрузка...

Номер патента: 1481863

Опубликовано: 23.05.1989

Авторы: Абрамов, Воловник, Савинова

МПК: G11C 29/00

Метки: групповых, запоминающее, коррекцией, ошибок

...помощьюблоков 138-141, а контрольные разрядыс 1-с 4 (координата С) - с помощьюблоков 142-145.На входе 100 блока 8 присутствуетлогический нуль (низкий уровень напряжения), а на входе 99 - логическая единица (высокий уровень напряжения). В результате элементы И 146157 и 214-216 остаются закрытыми, ииа их выходах находятся логическиенули, а элементы И 211-213 открываются, пропуская на входы блоков 134145 исправленные значения трех контрольных разрядов 8 , я 8 . Одной Эвременно открываются блоки 158-169 исформированные значения контрольныхразрядов (координаты А, В, С трехмерного кода) поступают с их выходов навходы 63-74 блока 8 и на входы блоков5-7.С появлением сигнала на выходе 77блока 9 задержки производится записькодового слова в блоки...

Запоминающее устройство

Загрузка...

Номер патента: 1481865

Опубликовано: 23.05.1989

Авторы: Белалов, Бочков, Рудаков, Саламатов

МПК: G11C 29/00

Метки: запоминающее

...генераторформирует последовательность импульсов, которая устанавливает триггер41 запроса регенерации, На элементах36 и 40 выполняется выбор режима:"Работа" или "Регенерация", Регистр42 формирует временную диаграммурегенерации,Адрес регенерации задается счетчиком, встроенным в микросхемы пами, но при этом передаются не блокиданных, а отдельные слова,Сигнал "Блок" используется в качестве признака обращения к регистБлок 1 управления вырабатываетсигнал "Запись в регистр"1481865 Разряды регистра 10 05 6,7Таблица10 5 Контроллер 3 шины вырабатывает сигнал "Разрешение", а блок 6 обеспечивает прием адреса и данных на внутреннюю общую шину,Данные заносятся на регистр 8,Формат регистра 8 приведен в табл. 1, Т а б л и ц а...

Запоминающее устройство

Загрузка...

Номер патента: 1483492

Опубликовано: 30.05.1989

Авторы: Калужникова, Конов

МПК: G11C 11/00

Метки: запоминающее

...на второйуправля 0 цй вход 8 устройства. Затемпо входу 9 устройстьа первый коммутатор 2 подключает информационные входыпервой группы к соответствующим адресным входам указанных накопителей3, и прием адреса в накопители 3 производится по сигналу строба адресастолбца, поступающему на первый вход7 обращения устройства. Считываниеслова данных на отображение осуществляется с информационных выходов 15устройства. В режиме считывания навход 10 задания режима устройствасигнал разрешения записи не подается(неактивное состояние). В режиме считывания на отображение производитсяпоследовательный перебор адресов погрулам к 1Л рЛ р+1э т Лтпри этом регенерация накопителей осуществляется за время выдачи однойстроки растра изображения,Режим...

Оперативное запоминающее устройство

Загрузка...

Номер патента: 1483493

Опубликовано: 30.05.1989

Авторы: Высочина, Дедикова, Копытов, Сидоренко, Солод, Хоменко

МПК: G11C 11/40

Метки: запоминающее, оперативное

...отключаются от разрядных шин накопителя 1, регистрируя перекос напряжений на разрядных шинах накопителя 1, которые могут перезаряжаться, и готовятся к следующему циклу записи- считывания, Высокий уровень сигнала, 1483493поступающий на управляющий вход усилителя записи-считывания блока 8, защелкивает усилитель записи-считывания, так как на его входах-выходах имеется перекос напряжений, и информация с входов-выходов усилителя записи-считывания поступает на выход устройства. При записи информации в устройство на выходах блока 9 фарк- руются сигналы, поступающие на входы- выходы усилителей записи-считывания блока 8. По высокому уровню сигнала на выходах элементов И 12 через открытые транзисторы блока 13 сигналыс входов-выходов усилителей...

Запоминающее устройство с обнаружением ошибок

Загрузка...

Номер патента: 1483494

Опубликовано: 30.05.1989

Авторы: Вилесов, Коневцова

МПК: G11C 29/00

Метки: запоминающее, обнаружением, ошибок

...четности.В режиме считывания массива информации в каждом такте обращения число, соответствующее коду адреса, извлекается из накопителя 1, Информационные разряды при этом через выходной регистр 4 поступают на выход устройства. Одновременно бит че.ности считанного слова поступает на четвертый сумматор 11 по модулю два и код адреса и код считанного слова подаются соответственно на первый сумматор 8 по модулю два и через элементы ИЛИ группы 5 на второй сумматор 6 по модулю два, которые как и при записивырабатывают биты четности адреса исчитываемого слова, объединяемыетретьим сумматором 7 по модулю двав результирующий бит. При считыва 20 нии информации на вход 13 поступает 25 30 35 40 45 50 55 единичный сигнал. Результирующийбит через...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 1494042

Опубликовано: 15.07.1989

Авторы: Андреев, Бохонко, Диденко, Калынюк

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...При этомразность напряжений ца ицвертцрующеми цецннертцрующем входах устройства,усиленная в соответствии с кодом навходах а . а , запоминается цаконденсаторе Э. Причем, как и в прототипе, эа счет подачи ца один иэнецнвертирующих входов усилителя 1напряжения ошибки с пцвертирующеговхода усшштеля 2 данная составляющая погрешности может быть скомпенсироваца. В режиме хранения ключ 8замкиот, а ключ 7 ц все ключи вкоммутаторе 5 разомкнуты, Запомненное на конденсаторе 3 напряжение15передается ца выход устройства,Введение в предложенное устройство коммутатора 5 и блока 9 синхронизации позволяет цс только изменятькоэффициент усиления устройства всоответствии с кодом ца входах аая, но и повысить точность запоминания за счет исключения...

Запоминающее устройство

Загрузка...

Номер патента: 1495849

Опубликовано: 23.07.1989

Авторы: Булан, Истрати

МПК: G11C 11/00

Метки: запоминающее

...входу триггера 31, меняется, вызывая переключение последнего, Инкрементирование второго регистра 33 адреса микро- команд осуществляется по переполне 1495849нию счетчика 32 циклов. Такая организация позволяет отрабатывать длительные временные диаграмм. Сигнал,поступающий из регистра 22 состоя- ф5ний на вход старшего разряда адресаУПЗУ 2 34, определяет область адресовмикропрограммы стирания, После установки триггера 34 холостого ходасигналы, поступающие из регистра 22 10состояния на группу входов УПЗУ 1 29,определяют область адресов с холостыми микрокомандами, т,е. на выходепервого регистра 30 микрокоманд управляющие сигналы отсутствуют. 15С выхода второго регистра 35 микрокоманд на блок 1 памяти через блок23 сопряжения...

Буферное запоминающее устройство

Загрузка...

Номер патента: 1495851

Опубликовано: 23.07.1989

Авторы: Зинин, Маслеников, Юдин

МПК: G11C 19/00

Метки: буферное, запоминающее

...И 10 и ИЛИ 9, воздействует навход управления блока 2 элементов1И-ИЛИ, подключая к адресным входамнакопителя 1 выходы счетчика 3 адреса записи. Высокий уровень сигналас выхода элемента ИЛИ 9, воздействуяна вход режима накопителя 1, переводит его в режим записи. После записи временной информации в накопитель 1 содержимое счетчика 3 не модифицируется, Следующее значение времени записывается в ту же ячейкунакопителя 1.Если код идентификатора входного 40слова соответствует измерительнойинформации, а перед этим в даннойгруппе фиксируется сбой, то сигнална входе 12 не проходит ни черезэлемент И 8, закрытый при сбое, ни 45через схему И 10, закрытую при идентификаторе измерительной информации.Таким образом, при возникновениивнутри группы...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 1495853

Опубликовано: 23.07.1989

Авторы: Крылов, Сафронов

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...1 -- 08 - - " Цц+(1+ - + - )х К 5КбКб К 5 пв,-3 Пся +Пи+ (предыдущий этап) 1К 8 11 К 1 Г - величина сопротивления,образованного путем параллельного включения элементов 8 и 10,Напряжение смещения нуля усилителя 11 и повторителей 16 и 17 аналогового запоминающего устройства оказывается скомпенсированным,При размыкании ключа 13 устройство переходит в режим хранения Бь,=%В Пв вРассмотренные напряжения смещения нуля повторителей 16 и 17 и усилителя 11 есть текущие напряжения смещения нуля данных усилителей, включающие как постоянные составляющие этих напряжений, так и их временной и температурный дрейф.Устройство позволяет также компенсировать коммутационные погрешности ключей 12 и 13 полностью или час" тично. Если коммутационная погрешность...

Запоминающее устройство с коррекцией ошибок

Загрузка...

Номер патента: 1495855

Опубликовано: 23.07.1989

Автор: Карпищук

МПК: G11C 29/00

Метки: запоминающее, коррекцией, ошибок

...на сбрасывающий вход триггера 11, разрешает переключение 20 триггера 11 при поступлении на его установочный вход уровня "0", который может поступать во время шестого импульса при совмещенном режиме работы или после окончания полного 25икла работы устройства при обычном режиме работы. Наличие свободногоестого выхода регистра 13 сдвига необходимо для увеличения времениобработки информации формирователем 7 кода ошибок.Поступающий на вход синхронизации устройства седьмой импульс приводит к появлению уровня "1" на седьмом выходе регистра 3 сдвига и уровня 0 на его четвертом выходе 1 135 и сохраняет уровни "1" на его пятом и шестом выходах. С седьмого выхода регистра 13 сдвига уровень "1" поступает на первый вход третьего эле мента И 17 и в...

Запоминающее устройство с параллельным произвольным доступом к строкам и окнам данных

Загрузка...

Номер патента: 1499355

Опубликовано: 07.08.1989

Авторы: Каверзнев, Метлицкий

МПК: G06F 12/00

Метки: данных, доступом, запоминающее, окнам, параллельным, произвольным, строкам

...14 - Фрагмент устройства, содержащий схемы блока деления 45на группы, первого и второго блоковмультиплексоров и блока памяти.Устройство содержит блок 1 памяти, блок 2 входных данных, блок 3выходных данных, блок 4 управлен, 50блок 5 модийикации адреса, блок 6 деления на группы, первый 7 и второй 8блоки мультиплексоров.Блок 6 деления на группы содержит (фиг. 2) первый преобразователь 9кодов, первый узел 10 мультиплексоров, второй преобразователь 11 кодов,второй узел 12 мультиплексоров и третий узел 13 мультиплексоров. 4Блок 4 управления содержит (фиг.3).первый преобразователь 14 кодов,группу сумматоров 15 по модулю два,второй преобразователь 16 кодов иузел 17 мультиплексоров.Блок 5 модификации адреса содержит(фиг. 13) с первого по...

Динамическое оперативное запоминающее устройство

Загрузка...

Номер патента: 1499401

Опубликовано: 07.08.1989

Автор: Клышбаев

МПК: G11C 11/40

Метки: динамическое, запоминающее, оперативное

...41 и триггер42. По очередному отрицательному срезу сигнала системного генераторана входе 46 установится триггер 42,который открывает элемент И 44,и при 30последующих сигналах системного генератора счетчик 41 начинает перебирать адреса блока 39, на выходах которого формируются управляющие сигналы, Содержание управляющих сигналовопределяется по состоянию входов 33 и21.Выбор блока 1 осуществляется путемвозбуждения одной из шин ВАЗ 1 2 и,по крайней мере, одной из шин САБ 1. 40Выбор одной из шин ВАЯ 1,2 определяет состояние входа 49, по которомуна вход блока 39 постоянной памятипоступает сигнал младшего разряда регистра б. 45Выбор одного из выходов 20 (сигнал САБ) осуществляется посредствомдешифрации состояний входов 50-52 ивыхода триггера...

Голографическое запоминающее устройство

Загрузка...

Номер патента: 1499403

Опубликовано: 07.08.1989

Авторы: Кузнецова, Ложников

МПК: G11C 11/42

Метки: голографическое, запоминающее

...четвертым выходом блока 6 управления, по сигналу "1" с этого выхода включается блок 5 накачки, связанный со сканирующим излучателем 1, и начинается засветка голограммы. На матричный фотоприемньп блок 4 проецируется восстановленное изображение с голограммы и опознавательный знак.Длительность засветки определяется автоматически прп помощи центрального электрода, работающего в режиме плавающего затвора и обеспечивающего считывание суммарного заряда по строке. Этот сигнал с второго выхода фотоприемного блока 4 поступает в блок 6 управления Ьход 1) и обнуляется триггер 8, что ьызывает выключение блока 5 накаокп, запускается ждущий генератор 9 и связанный с нимраспределитель 10 синхроимпульсов, сигнал с второго выхода блока 6 управления...

Оперативное запоминающее устройство

Загрузка...

Номер патента: 1501161

Опубликовано: 15.08.1989

Авторы: Березин, Гарицын, Королев, Кузовлев, Черняк, Шальнов

МПК: G11C 11/40

Метки: запоминающее, оперативное

...под прямым смещением. Однако наличие ограничительных диодов 5 и б не позволяет достигнуть этому прямому смещению величины Ч, обеспечивая высокое быстродействие ЭП.Так как номинал резисторов 7 и 8 мал, то падение напряжения на них в режиме выборки (0,15-0,2 В) не оказывает существенного влияния на быстродействие ЭП из-за увеличения степени насьпцения открытого транзистора.При кратковременном воздействии на микросхему памяти ДФ обращение к ней запрещается, т.е. все ЭП находятся в режиме хранения. Воздействие ДФ вызывает генерацию заряда в р - ппереходах транзисторов и, следовательно, возникновение фототоков, которые отражены генераторами 15 и 16Величина этих токов может быть значительно больше величины тока хранения:ЭП (более чем в 2...

Оперативное запоминающее устройство

Загрузка...

Номер патента: 1501162

Опубликовано: 15.08.1989

Авторы: Березин, Гарицын, Королев, Кузовлев, Черняк, Шальнов

МПК: G11C 11/40

Метки: запоминающее, оперативное

...под прямым смещением, Однаконаличие ограничительных диодов 5 и 6не позволяет доСтигнуть этому прямому смещению величины Ч, обеспечиваявысокое быстродействие ЭП. Так какноминал резисторов 7 и 8 мал, то падение напряжения на них в режимевыборки 0,15-0,2 В не оказывает существенного влияния на быстродействие ЭП из-за увеличения степени насыщения открытого транзистора.При кратковременном воздействиина микросхему памяти ЛФ обращениек ней запрещается, т.е. все ЭП находятся в режиме хранения. Воздействие ДФ вызывает генерацию заряда в р - п-переходах транзисторов и,следовательно, возникновение фототоков, которые отражены генераторами 15 и 16, Величина этих токов может быть значительно больше величины тока хранения ЭП более чем в 2 раза....

Ассоциативное запоминающее устройство

Загрузка...

Номер патента: 1501163

Опубликовано: 15.08.1989

Авторы: Болгов, Кильдюшев, Токмаков, Швыдков

МПК: G11C 15/00

Метки: ассоциативное, запоминающее

...и с блока 2 считывается содержимое "нулевой" ячейки, которая не используется под хранение элементов последовательностей (фиг, 2 в), триггеры 7 и 8 находятся в "1" и "0" состояниях соответственно, что запрещает выработку импульсов сравнения элементом И 10 и подачу их на компаратор 5, Такое состояние устройства сохраняется до тех пор, пока с блока 2 не считывается код конца последовательности, в результате чего срабаты,вает элемент И 6, что вызывает сброс , счетчика 3 и переключение триггера 63.67 в состояние "О", что в свою очередь переключает триггер 8 в состояние " 1" (фиг . Зб) .В результате имеем следующее состояние устройства: счетчик 3 установлен на "нулевую" ячейку блока 1, где записан последний элемент аР признаковой...

Ассоциативное запоминающее устройство

Загрузка...

Номер патента: 1501164

Опубликовано: 15.08.1989

Авторы: Кильдюшев, Токмаков

МПК: G11C 15/00

Метки: ассоциативное, запоминающее

...блока 2 происходитследующим образом.При сравнении первых элементов по Вследовательностей, начинающемся вследующем такте после считывания признака С с блока 2, в 1-ом полутактеочередного такта на вход счетчика 5 64 бс выхода У 10 олока 8 поступает импульс, вызывая адресацию очередной ячейки блока 2, с которой считывается ц-ый элемент а последовательности А. С блока Ч перед началом сравнения также считывается о-ый элемент а ключевой последовательности А. Во втором полутакте этого такта на вход компаратора 3 с выхода У 9 блока 8 подается импульс сравнения и элемент ключевой последовательности и элемент с признаком А последовательности блока 2 сравниваются в компараторе 3. В случае совпадения сравниваемьк элементов с выхода...