Патенты с меткой «запоминающее»
Запоминающее устройство
Номер патента: 1674255
Опубликовано: 30.08.1991
Авторы: Кирилюк, Мещанинов, Романов, Филимонов
МПК: G11C 11/00
Метки: запоминающее
...ИЗ образуется единичный сигнал, по которому осуществляется выдача найденного числа 10001 из пяти старших разрядов сдвигового регистра 20 на сумматор 25. Этот же сигнал с элемента И 3 через элемент 14 задержки устанавливает триггер 12 в единичное состояние, Этим самым дается разрешение на возврат сжатой последовательности в регистре 20 сдвига в исходное состояние. Для этой цели служат элементы И 4,5, инвертор 19, схема 21 сравнения и триггер 13. Триггер 13 указывает направление сдвига сжатой последовательности для возвращения ее в исходное состояние кратчайшим путем, В частности, если триггер 13 в нулевом состоянии, то ТИ проходят через элемент И 5 и сдвиг выполняется слева направо по кольцу; если триггер 13 в единичном состоянии, то...
Полупроводниковое запоминающее устройство
Номер патента: 1674261
Опубликовано: 30.08.1991
МПК: G11C 11/40
Метки: запоминающее, полупроводниковое
...заряжаются шины 18 и 19 вывода до напряжения высокого логического уровня.После разряда одной из шин 18 или 19 вывода до нуля на выходе формирователя 10 появляется сигнал с высоким логическим уровнем.Транзисторы формирователя 10 и транзисторы усилителя 2 считывания образуют тактируемый триггер, который удерживает состояние шин 18 и 19 вывода, установившееся после считывания информации из выбранной ячейки памяти, вплоть до нового обращения к ЗУ.Сигнал с высоким логическим уровнем с выхода формирователя 10 поступает на входы сброса формирователя 8 и формирователя 11, при этом сигналы на их выходах переходят в состояние логического нуля,выключаются усилитель 2 и дешифраторы 3 и 4 строк и столбцов и на их выходах устанавливаются уровни...
Аналого-динамическое запоминающее устройство
Номер патента: 1674265
Опубликовано: 30.08.1991
Авторы: Белогорцев, Кондратюк, Лутковский, Скоморощенко
МПК: G11C 21/00
Метки: аналого-динамическое, запоминающее
...10 -10,2 3 Компенсация различия задержек при срабатывании туннельных диодов достигается подстройкой длительности задержки в элементах 25 задержки в каждом из элементов 7 - 9 памяти, В результате взаимодействия циркулирующего в замкнутом контуре элемента памяти импульса с порогом туннельного диода, промодули рова нным СВЧ-сигналом, происходит "подтягивание" импульса к одной из двух устойчивых фаз СВЧ-сигнала. На фиг. 2 это фазы 1 и 2, с которыми совмещается 1-й импульс входного потока, если он поступил на информационный вход элемента памяти в пределах периода АВ синхронизирующего сигнала. Если входной импульс во всех трех элементах памяти поступил в пределах грети (фиг.2) периода 11, то он установится в фазе 1 в каждом иэ трех...
Аналоговое запоминающее устройство
Номер патента: 1674266
Опубликовано: 30.08.1991
Авторы: Андреев, Бохонко, Демьянюк, Калынюк
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...101 Изобретение относится к автоматике ивычислительной технике и может быть использовано для предварительной дискретизации аналоговых сигналов прианалого-цифровом и реобразовании. 5Целью изобретения является повышение точности устройства,На чертеже приведена функциональнаясхема устройства.Устройство содержит резистивный делитель 1 напряжения, ключи 2-5, операционный усилитель 6, накопительный элементна первом конденсаторе 7 и корректирующий элемент на втором конденсаторе 8.Устройство работает следующим абразом.В режиме выборки замкнуты ключи 3-5,а ключ 2 разомкнут. Операционный усилитель (ОУ) 6 работает в режиме инвертирующего усилителя, коэффициент усиления 20которого определяется отношением сопротивлений Кос/Квх у резисторов делителя...
Запоминающее устройство с контролем информации
Номер патента: 1674267
Опубликовано: 30.08.1991
Авторы: Галкин, Квашенников
МПК: G11C 29/00
Метки: запоминающее, информации, контролем
...записанной в50 блок 1 памяти и считанной информации. Вблоке 4 импульс неисправности через второй элемент ИЛИ 26 поступает на Я-входвторого триггера 28, запрещая формирования сигналов на выходах 16 разрешения55 считывания и 17 сопровождения считывания.В случае положительного исхода циклаконтроля импульс конца проверки с выходаодновибратора 22 поступает на вход первого элемента И 29 и - при отсутствии навтором инверсном входе сигнала с входа 33 задания режима - далее на В-вход триггера 28, Отрицательный сигнал с выхода этого триггера поступает на выход 16, разрешая считывание информации, С второго О-триггера 21 снимается сигнал установки. Этот триггер служит для привязки момента начала считывания к импульсам считывания(при...
Оперативное запоминающее устройство с исправлением ошибок
Номер патента: 1674269
Опубликовано: 30.08.1991
Авторы: Галка, Крамской, Хоменко, Черкасов
МПК: G11C 29/00
Метки: запоминающее, исправлением, оперативное, ошибок
...аналогична записи в первом режиме. При чтении информация, считываемая из дополнительного накопителя 4, которая представляет собой контрольный код ранее записанной в ОЗУ информации при условии, что запись выполнялась в четвертом режиме, через регистр 10 контрольных разрядов, мультиплексор 8 и формирователь 2 выходных сигналов передается на информационнук) магистраль,Таким образом, в четвертом режиме имеется возможность проверки формирователя 5 контрольного кода путем проверки правильности считываемых из ОЗУ контрольных кодов, соответствующих ранее записанной информации, Поскольку информация, хранимая в основном накопителе 3, не влияет на считываемую из ОЗУ информацию, состояние выходов 13 и 16. регистра 6 режима значения не...
Запоминающее устройство с сохранением информации при отключении питания
Номер патента: 1674271
Опубликовано: 30.08.1991
МПК: G11C 29/00
Метки: запоминающее, информации, отключении, питания, сохранением
...27 и резисторе 28.Устройство работает следующим образом.При пропадании основного питания от резервного источника (конденсатор 27) запитываются элемент 24 памяти и формирователь 25, к входу которого через резистор 13 подан уровень "1", который после двойного инвертирования поступает на входы выборки элементов 24 памяти, переводя их в третье состояние, т.е, в режим наименьшего потребления.Цепь задержки, выполненная на резисторе 15 и конденсаторе 14, обеспечивает зэщитуустройства отдействия помех, Диод 23 защищает устройство от кратковременных просадок напряжения питания,Разряд конденсатора 27 резервного источника питания происходит за счет токов,протекающих по цепям питания элементов24 и формирователя 25 и по входной цепи5 резистор 13...
Запоминающее устройство на цилиндрических магнитных доменах
Номер патента: 1675949
Опубликовано: 07.09.1991
Авторы: Ковалев, Косов, Росницкий, Савельев, Торотенков
МПК: G11C 11/14
Метки: доменах, запоминающее, магнитных, цилиндрических
...И первой группы 5, кроме второго элемента группы, поскольку на его вход не поступил сигнал сопровождения с второго блока группы 3. При этом сигналы сопровождения в разное время, поступающие на элемент ИЛИ 7, запускают одновибратор 9, длительность управляющего импульса с выхода которого достаточна для подачи необходимого количества импульсов с многофазного генератора 1 для увеличения соответствующих значений адреса в адресных регистрах группы 10, кроме второго, на единицу. При этом код счетчика 8 уменьшится на и - 1, Таким образом, по адресу, хранящемуся во втором из группы регистров 10, не будет передано слово данных по группе входов-выходов 14, В том случае, если в следующей серии тактовых импульсов будет сформировано слово во...
Аналоговое запоминающее устройство
Номер патента: 1535232
Опубликовано: 07.09.1991
Авторы: Бушнин, Макаров, Пунжин, Токарчук
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...низкую стоимость канала изме рений аналоговых сигналов, высокую плотность компоновки блоков измерений, сокращение аналого-цифровых преобразователей при тех же разрешающей способности и динамическом диапазоне измерений значений амплитуд аналоговых сигналов в цифре.Формула и з о б р е т е и и я1, Аналоговое запоминающее устройство, содержащее матричный накопитель, информационные входы столбцов которого являются информационными входами устройства, преобразователь уровня сигналов, выходы которого соединены с тактирующими входамн матричного накопителя, первый сдвиговый регистр, первый выход которого соединен с входом преобразователя уровня сигналов, первый и второй элементы И, первые входы которых соединеньг с выходом генератора...
Оптическое запоминающее устройство
Номер патента: 1679553
Опубликовано: 23.09.1991
Автор: Жмудь
МПК: G11C 11/42
Метки: запоминающее, оптическое
...фотоприемников 8 преобразует падающий на нее световой сигнал в электрический, который поступает в блок 9 управления, Блок управления передает информационные сигналы на выход устройства и управляет работой модулятора тока лазера 1. Привод 10 перемещения запоминающей среды 7 обеспечивает изменение положения запоминающей среды во времени, что позволяет в различные промежутки времени считывать различные строки информации, записанной на запоминающей среде 7.Если размеры элементарной ячейки памяти меньше светового пятна на запоминающей среде, формируемого цилиндрической линзой, то количество информации, считываемое из одной строки при помощи одного фотоэлемента, определяется остротой Я используемого интерферометра. В частности количество...
Ассоциативное запоминающее устройство
Номер патента: 1679554
Опубликовано: 23.09.1991
Автор: Токмаков
МПК: G11C 15/00
Метки: ассоциативное, запоминающее
...с символом, записанным в поле символов ячейки, на которую указывает счетчик адрес, то этот символ в памяти не записывается, а счетчик адрес увеличивается на единицу, указывая при этом на первую ячейку блока, относящегося к данному символу.Затем вводится второй символ второй последовательности, и описанный процесс полностью повторяется, так как вторые символы первой и второй последовательности также совпадают. Далее вводится третий символ и после его сравнения с содержимым поля символом соответствующей ячейки результатом будет несовпадение. В этом случае поле признаков данной ячейки проверяется на предмет наличия в нем признака конца блока, Если данный признак имеет место, то он стирается, затем счетчик адреса и счетчик приращений...
Постоянное запоминающее устройство
Номер патента: 1679555
Опубликовано: 23.09.1991
МПК: G11C 17/00
Метки: запоминающее, постоянное
...транзистора 30 соединен черезрезистор 31 с источником 9, эмиттер в . сбазой транзистора 30 и через резистор 32 -с эмиттером транзистора 29, являющегосявходом установки опорного напряжения,который соединен с первым выходом первого источника питания, коллектор транзистора 29 является выходом элемента 12, базатранзистора 29 является управляющим входом элемента 12,Блок 13, элемент 15 могут быть выполнены на диодах, включенных соответствующим образом (фиг.2),Схема 14 содержит транзисторы 33 и 34,резисторы 35-39, конденсатор 40 и выполнена по известной схеме дифференциального усилителя с отрицательной обратнойсвязью по высоким частотам.Запоминающие модули могут быть выполнены на микросхемах памяти 556 РТ 7 (допускающих объединение по...
Динамическое запоминающее устройство
Номер патента: 1679557
Опубликовано: 23.09.1991
Авторы: Давыдов, Линов, Трикоз, Шейкин
МПК: G11C 27/02
Метки: динамическое, запоминающее
...начальном состоянии регистры 48 блоков 1-4 регистров и триггеры 28 и 29 обнулены (если нет процесса отображения информации).Устройство работает следующим образом.На вход 11 устройства (фиг.1) поступает (в параллельном коде) информация Ь 1,Ьг,Ьг,у 1,уг уг, где г - число гармоник в разложении функции(т) в ряд Фурье, Поступление этой информации сопровождается импульсом по входу 12. При этсм осуществляется запись Ь 1,ЬгЬг в блок 1 регистров, у 1 угу - в бгок 2 регистров,Сигналом (фиг.З) по входу 12 триггер 28 устанавливается в единичное состояние иобнуляется триггер 29, который по входу 19 (фиг,1) закрывает элемент И 9 и запрещает выдачу по выходу 16,После срабатывания одновибрэторэ 33 единичный импульс по выходу 18 перепи шет из...
Запоминающее устройство с сохранением информации при отключении питания ранением
Номер патента: 1681337
Опубликовано: 30.09.1991
Авторы: Климкович, Пеньков, Целуйко
МПК: G11C 29/00
Метки: запоминающее, информации, отключении, питания, ранением, сохранением
...опорный элемент 5, вход питания блока 3 сопряжения и первый разделительный элемент 4, Входное напряжение преобразователя 2 подается на вход балластного элемента 18, Величина напряжения на выходе балластного элемента 18 выше напряжения, поступающего на вход 1 устройства с основного источника питания, на величину падения напряжения на опорном элементе 5. Величина напряжения на питающем входе накопителя 10 меньше величины напряжения на выходе балластного элемента 18 на величину падения напряжения на втором разделительном элементе 13. При использовании опорного элемента 5 и второго разделительного элемента 13 одного типа величины падений напряжений на них равны, вследствие чего напряжение на питающем входе накопителя 10 в штатном режиме...
Динамическое запоминающее устройство
Номер патента: 1683073
Опубликовано: 07.10.1991
Автор: Пранович
МПК: G11C 21/00
Метки: динамическое, запоминающее
...в контуре циркуляции с периодом 2 Т (второй полупериод является инверсией первого полупериода), На фиг, 2 з представлен сигнал на выходе формирователя 6, предназна ченного для стандартизации хранимых перепадов после элемента 7 задержки,Считывание записанного потока перепадов осуществляется следующим образом.На этапе записи сигналом одновибратора 3 (фиг, 2 в) устанавливаются одновибраторы 9и 11 и первый перепад (момент то, фиг, 2 ж) с выхода контура циркуляции, пройдя через открытый элемент И 10, запустит одновиб 10 раторы 9 и 11 (это происходит всегда, так каквремя прохождения этого перепада по цепи элементы ИЛИ - НЕ 4 и 14 и элемент И 10приводит к тому, что он поступает на одновибраторы 9 и 11 после снятия с них сигнала...
Оперативное запоминающее устройство циркуляционного типа
Номер патента: 1684811
Опубликовано: 15.10.1991
Авторы: Визнер, Есьман, Пилипович
МПК: G11C 13/04
Метки: запоминающее, оперативное, типа, циркуляционного
...будет соответствовать фазовый сдвиг, вносимый данным модулятором Г= л, символу "0" - фазовый сдвиг Г=О.Первый модулятор 11 воздействует на импульсы первого излучателя 9, внося фазовый сдвиг Г= ггпри появлении на его входе символа "1". Импульсы второго излучателя 10 последовательно проходят через второй модулятор 12 и третий модулятор 13, каждый из которых вносит фазовый сдвиг Г=О или Г= л в зависимости от информационного символа на его электрическом входе, Фазовый сдвиг в оптическом луче на выходе третьего модулятора 13 равен сумме фазовых сдвигов, вносимых вторым модулятором 12 и третьим модулятором 13, Второй модулятор 12 управляется информационной последовательностью, задержанной на два символа, что обеспечивается элементом 14...
Ассоциативное запоминающее устройство с многоформатным доступом к данным
Номер патента: 1684812
Опубликовано: 15.10.1991
Автор: Кашкаров
МПК: G11C 15/00
Метки: ассоциативное, данным, доступом, запоминающее, многоформатным
...входов блока формирователей адресов строк 4, первый вход распределителя импульсов 7 является тактовым входом 10 устройства, второй вход распре 16848125 10 15 20 25 30 35 40 45 50 55 делителя импульсов соединен с входом задания режима формирователя кода циклического сдвига 5 и является входом записи/чтения 11 устройства, выходы распределителя импульсов 7 соединены соответственно с входом задания режима блока памяти 2, первым управляющим входом блока циклического сдвига 6 и управляющим входом регистра данных 3, входы-выходы первой группы которого являются информационными входами-выходами данных устройства 12, выход формирователя кода циклического сдвига 5 соединен со вторым управляющим входом блока циклического сдвига 6, входы-выходы...
Динамическое запоминающее устройство с восстановлением информации
Номер патента: 1689990
Опубликовано: 07.11.1991
Автор: Четвериков
МПК: G11C 11/41, G11C 29/00
Метки: восстановлением, динамическое, запоминающее, информации
...Длительность цикла считывания определяется задержкой в элементе И 50 и в элементе 51 задержки, при этом последний по мере распространения сигнала в нем через элемент И-ИЛИ 37 сбрасывает регистр 36 и триггер 42, что соответствует окончанию цикла считывания. Выходной мультиплексор 4 передает считанную информацию с накопителя,10 15 25 30 50 55 в котором произошло считывание, в соо; - ветствии с состоянием выхода элемента ИИЛИ 41, которое определяется состоянием первого выхода регистра 36,При обращении к устройству для восстановления информации, определяющееся тем, что на входе 18 устройства устанавливается состояние логического нуля на время, необходимое для просмотра всего объема памяти и исправления ошибок, В этом случае с входа 18...
Буферное запоминающее устройство
Номер патента: 1689991
Опубликовано: 07.11.1991
Авторы: Вешняков, Гавриленко, Кардащук, Мороз-Подворчан
МПК: G11C 19/28
Метки: буферное, запоминающее
...7 1-го разряда формируется отрицательный импульс (диаграмма О), которым переключаются в "1" 1-й триггер, и возвращается в "О" (1-1)-й, при этом дисды Шоттки, имеющие низкое напряжение прямого смещения (обычно 0,35-0,45 В), позволяют отвести заряд из баз п-р-и-транзисторов и препятствуют протеканию перекрестных токов в тиристорном триггере, что необходимо для достижения на выходе выключенного тиристора полного напряжения +5 В,Затем потенциал 1-й управляющей шины понижается, и с небольшой задержкойотключения возвращается в исходное состояние элемент 7 1-го разряда. Длительность формируемых импульсов ти вуправляющей и токовой шинах определяется, главным образом, величиной тзЕсли (+1)-й триггер установлен в "0", то после переключения...
Аналоговое запоминающее устройство
Номер патента: 1689992
Опубликовано: 07.11.1991
Автор: Семенов
МПК: G11C 27/00, G11C 27/02
Метки: аналоговое, запоминающее
...СИГвяла ,35) СуММарНЫИ СИ;- НЗЛ х 7,вДИСКЭВТИЗИвРОВвэнных СИГНЯЛОВ 25 И 6 на Входе фильтра 8; Восстановленный аналоговый сигнал 28 нз выходе фильтра 8 Гпоступзюций нз информационные ВхОды ,-влемецтов 2 и 3, причем при отсутствии сигнала Выборки на Входе 13 устройства элев веих 2 ээкрцт, 3 элемент 3 Открыт и сиГнал поступает ня ВГО Виход сиГнзл 29 ВыбОрки Длительностью Т на Входе 13 устройства роступзющий нз упрявлякзщие входы эле- ментОВ 2 и Э, заксывзя элемент 3 и открывая элемент 2); Восстановленная выборка 30 Входного аналогового сигнала 18 нз Выходе Эх 18 Менвта, З СЛЕДОВЗтЕЛЬНО, И На ВЫХОДЕ 15 ;стрсйстеа (при наличии сигнала Выборки 9 на входе 13 устройствэ),: стрвзйстео работает следующим Обоа,.в вМг 3 ои Говвяче схвгнялвя...
Голографическое постоянное запоминающее устройство со сменным носителем голограмм
Номер патента: 1691889
Опубликовано: 15.11.1991
Авторы: Свотин, Федякина, Хабаров, Ховрин
МПК: G11C 11/42
Метки: голограмм, голографическое, запоминающее, носителем, постоянное, сменным
...ИЛИ 48), Через элемент ИЛИ 48 сигнал проходит на формирователь 4 импульсов стирания. По этому сигналу через некоторое время задержки, требуемое для записи бита информации в блок 13 оперативной памяти и сравнения его с битом, выбранным иэ блока 16 памяти, производится стирание и подключение следующей пары ячеек фотоматрицы 3 к блоку 6 формирователей импульсов опроса и к первому и второму входам блока 11 регулирования времени накопления, После этого начинается преобразование восстанавливаемых с голограммы А оптических сигналов, соответствующих второму биту информации, запись второго бита информации в блок 13 оперативной памяти и сравнение его с соответствующим битом, выбранным из блока 16 памяти, и т.д. вплоть до последнего К-го бита...
Буферное запоминающее устройство
Номер патента: 1691891
Опубликовано: 15.11.1991
Авторы: Несвоваль, Осипов, Полтавский, Серегин, Швец
МПК: G11C 19/00
Метки: буферное, запоминающее
...выходы которого являются соответствующими входами устройства, первый и второй адресные входы блока памяти подключены соответственно к выходам счетчиков адреса записи и считывания, вход счетчика адреса записи соединен с входом реверсивного счетчика, о т л и ч а ю щ е ес я тем, что, с целью увеличения информационной емкости и повышения надежности устройства, в него введены три элемента задержки, селектор, счетчик, мультивибратор, блок элементов И, формирователь импульсов, регистр, блок сравнения, первый вход которого соединен с выходом реверсивного счетчика, второй вход подключен к выходу регистра, а выход блока сравнения является выходом "Начало считывания" устройства, вход управления записью блока памяти соединен с входом счетчика адреса...
Буферное запоминающее устройство
Номер патента: 1691892
Опубликовано: 15.11.1991
Авторы: Исаев, Константиновский, Мурафетов
МПК: G11C 19/00
Метки: буферное, запоминающее
...33 и далее сброс счетчика 20 нулевым выходом элемента И-НЕ 15.При поступлении следующего сигнала записи на вход 29 запись пакета информации в соответствии с состоянием триггера 3 будет проводиться аналогично описанному, но в первый блок памяти.Пусть темп записи будет. меньше, чем темп считывания, и за время одного запроса на запись возникает несколько запросов на считывание (фиг. 4), расположенных относительно записи произвольно. Рассмотрим этот режим.По сигналу записи на входе 29 и импульсу на входе 33 переключается триггер 9, разрешая запись в первый блок памяти. В момент прихода первого сигнала считывания на вход 30 переключается элемент И 7 и далее по сигналу с выхода элемента НЕ 8 - триггер 12, разрешая считывание "старой"...
Аналоговое запоминающее устройство
Номер патента: 1691895
Опубликовано: 15.11.1991
Авторы: Голубев, Рафалюк, Стейскал
МПК: G11C 27/00, G11C 27/02
Метки: аналоговое, запоминающее
...довольно малыми погрешностями запоминания,Известнц также аналоговые запоминающие устройства разомкнутого типа, Однако такие устройства, обладая хорошим быстродействием, имеют относительно большие погрешности. Объясняется это отсутствием общей отрицательной связи (погрешности ключевого элемента непосредственно передаются на выход схемы), а также необходимостью формировать для управления мостовым диодным ключом сигналы большой амплитуды (превышающей диапазон входных напряжений). Последнее неизбежно приводит к увеличению апертурных погрешностей. Аналогичная ситуация будет и при использовании полевых транзисторов в качестве коммутатора, Причем в этом случае придется для минимизации погрешностей "пролезания" существенно увеличивать номинал...
Оперативное запоминающее устройство
Номер патента: 1695380
Опубликовано: 30.11.1991
Автор: Сендульский
МПК: G11C 11/00
Метки: запоминающее, оперативное
...в накопитель 15,а затем с задержкой, обеспечиваемой5 элементом 12 задержки, информационноеслово, поступающее через шинный формирователь 1, записывается в накопитель 13.В режиме "Считывание многораэрядно 10 го слова" на входы устройства подаются следующие сигналы (фиг,5):1) адресные Ао-АЕ;2) выборки 03 п=1; 031-0;3) выборки режима ВИВ = О.15 Считываемое слово с информационныхвыходов накопителя 13 через шинный формирователь 1 поступает на информационные шины Оо-Оп устройства. При этомна информационный вход одноразрядного20 накопителя с выхода мультиплексора 11поступает сигнал лог, "0", поданный на информационный вход мультиплексора 11. Подвоздействием подаваемого аинхроимпульса Сп сигнал лог. "0" записывается в одно 25 разрядный...
Запоминающее устройство
Номер патента: 1695381
Опубликовано: 30.11.1991
Автор: Диденко
МПК: G11C 11/00
Метки: запоминающее
...13 информационными выходами устройства,Запоминающее, устройство работаетследующим образом.Для выполнения конвейерной обработки данных необходимо во время каждоготакта его работы извлечь из запоминающего устройства два операнда для текущейоперации и записать в него результат обработки по предыдущей операции. Для этого 40На адресный вход 8 устройства подают адрес А 1 чтения первого операнда, на адресный вход 9 - адрес А 2 чтения второгооперанда, а на адресный вход 10 - адрес АЗзаписи результата предыдущей операции. 45Записываемая информация Овх поступает операндов, а операционный блок начинает вырабатывать на основе считанных операндов новый результат, который поступает на информационный вход 7 устройства и записывается в следующем...
Запоминающее устройство
Номер патента: 1695382
Опубликовано: 30.11.1991
Авторы: Овраменко, Погорелов, Торошанко
МПК: G11C 11/40
Метки: запоминающее
...В момент времени 12 по положительному фронту прямого сигнала синхронизации (фиг.З, а) на прямом выходе триггера 19 сформируется высокий потенциал (фиг.З, г, интервал времени 12 втакой же длительности сигнал высокого уровня формируется и на выходе элемента ИЛИ 20. Сигнал с прямого выхода триггера 19 в виде сигнала "Под-: тверждение захвата" поступает через выход 14 на соответствующий вход контроллера ПДП и разрешает его работу. При этом инверсный сигнал от сигнала "Подтверждение захвата" (с инверсного выхода триггера 19) поступает на вход выборки дешифратора 7 и открывает его выходы, Выходы регистра 5 в данный интервал времени находятся в высокоимпедансном состоянии, Контроллер ПДП на адресные разряды локальной шины 10 выставляет...
Репрограммируемое постоянное запоминающее устройство
Номер патента: 1695384
Опубликовано: 30.11.1991
Авторы: Коляда, Корнейчук, Легейда, Сидоренко, Юхименко
МПК: G11C 17/00
Метки: запоминающее, постоянное, репрограммируемое
...подачи на вход элемента И 19 "0"; сообщение внешнему устройству о регенерации, для5 10 15 20 25 30 исходном сос-о.нни. т,е. на выходах 10 и 12блока 9 управления регенерацией находит чего выход старшего разряда счетчика подключен к управляющей шине 12; г) форми,рование на элементе И 33 импульса запуска для регенерации каждой последующей строки до полного восстановления накопителя; д) при комбинации сигналов 011 на выходе счетчика 31 адреса, т.е. при восстановлении последней строки, завершение регенерации накопителя и возвращение счетчика 31 адреса в исходное состоянии 11,1 путем подачи на входы установки его счетных триггеров сигнала "1" с выхода схемы И 37,Импульс С 1, поступающий на вход элемента И ЗЗ, необходим для...
Буферное динамическое оперативное запоминающее устройство
Номер патента: 1695388
Опубликовано: 30.11.1991
Авторы: Акимов, Виноградов, Галла, Макарова, Медведев
МПК: G11C 19/00
Метки: буферное, динамическое, запоминающее, оперативное
...памяти накопителя 5 формируются от Е. ГТИ, расположенного в блоке управления, а не от тактовой скорости Г информационных сигналов. Стробирование данных в первом блоке буферных регистров 4 производится, как и в верхнем диапазоне, т.е. один раз за время К/Е = К Т 1, где К = 6040 или 30); Т - тактовый интервал,Активизация выходов блока 4 буферных регистров производится только после стробирования данных, а период активизации равен одному периоду следования сигнала 34, Стробирование данных блоком 4 буферных регистров и активизация его выходов синхронизируется формирователем, расположенным в блоке.7 управления. Для чтения данных из накопителя 5 необходимо на адресные входы 30 устройства подать 14-разрядный адрес, после чего на вход 48...
Аналоговое запоминающее устройство
Номер патента: 1695392
Опубликовано: 30.11.1991
Авторы: Андреев, Березовский, Бохонко, Демьянюк
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...на несколько порядков величины по отношению.к режиму выборки. Врезультате напряжение на выходе усилителя 8 в режиме хранения близко к нулю и,следовательно, близка к нулю погрешностьпрохождения входного сигнала на выходустройства. В предлагаемом устройстве так же, как и в прототипе, близка к нулю коммутационная погрешность устройства из-за того, что напряжения на входах и выходах ключей 3 и 4 не зависят от входного напряжения уст 20 25 30 35 40 50 55 ройства и близки к нулю. В то же время предлагаемое устройство позволяет достичь более высокого быстродействия,что можно объяснить, рассмотрев его передаточную функцию в режиме выборки: где тт - постоянная времени, соответствующая частоте единичного усиления ОУ 6 ий 1 о - сопротивление...