Патенты с меткой «запоминающее»
Запоминающее устройство с коррекцией информации
Номер патента: 1392596
Опубликовано: 30.04.1988
Авторы: Кибалов, Мхатришвили, Фокин
МПК: G11C 29/00
Метки: запоминающее, информации, коррекцией
...присчитывании о том, что следующий адрес, хотя код этого адреса и не набран в блоке 1 начальных адресов,должен быть скорректирован. При поступлении на адресный вход 13 устройства адреса, совпадающего с однимиэ набранных начальных адресов массивов, аналогично коррекции одиночного слова, происходит считывание изППЗУ 5, При этом сигнал "Корр.2" дей.ствует так же, как и сигнал "Корр,",за исключением того, что код адресаца ППЗУ 5 поступает с шины 13 адреса,11 11 в дополнительном разряде к ор р ектир ов а нных чисел массива должна бытьзаписана столько р а э , каковобъем корректируемого массива , впоследнем слове массива допол нительный разряд ПП ЗУ 5 содержит "0 " . По сле окончания сигнала " Корр . 2 " последующая выборка п рои...
Логическое запоминающее устройство
Номер патента: 1394239
Опубликовано: 07.05.1988
Авторы: Балашов, Владимиров, Давыдова, Куприянов
МПК: G11C 15/00
Метки: запоминающее, логическое
...11 управления.В режиме хранения информации устройство производит запись входнойинформации: запись первого операндав прямом коде, запись первого операнда в обратном коде, запись второгооперанда в прямом коде, запись второго операнда в обратном коде; запись выходной информации в прямом коде и в обратном коде; считывание информации.При записи информация поступаетна первый 4 и второй 5 входные регистры, затем по управляющему сигналуиз блока 11 управления, иэ первого 4или второго 5 входных регистров через блок ИЛИ 9 на регистр 10, в котором может произойти преобразованиепрямого кода числа в обратный в зависимости от режима, установленногоуправляющими сигналами из блока 11управления. С выхода регистра 10 информация поступает через...
Буферное запоминающее устройство
Номер патента: 1396158
Опубликовано: 15.05.1988
Автор: Лупиков
МПК: G11C 19/00
Метки: буферное, запоминающее
...на вход управления мультиплексора 4, подключает к адресным входам блока 1 памяти выходные сигналы регистра 10,При поступлении по входу 17 управления чтением запроса на чтение данных к адресным входам блока 1 памяти подключаются выходы счетчика 7 (на входах управления мультиплексора 4 - низкие уровни сигналов), который является формирователем текущего адреса чтения данных. Сигнал по входу 17 разрешает прохождение считанных из блока 1 памяти данных на группу 3 информационных выходов. Задним фронтом сигнала на входе 17 производится модификация содержимого счетчика 7 (добавляется единица) и счетчика 9 (вычитается единица). Чтение последующих информационных слов производится аналогично.Реверсивный счетчик 9 имеет разрядность, на единицу...
Аналоговое запоминающее устройство
Номер патента: 1396159
Опубликовано: 15.05.1988
Авторы: Андреев, Бохонко, Калынюк, Корытный
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...ООС а по неинвертирующему входу - положительной обратнойсвязью (НОС), Поскольку по инвертиру 35ющему входу усилитель 3 охвачен сопроцентной ООС, а по неинвертирующему входу сигнал ПОС сслабляется делителем 8, то глубина ООС превышаетглубину ПОС и на выходе усилителя 3отслеживается текущее значение входного сигнала,При изменении состояния элементов 5, 6 на противоположное устройство переходит в режим хранения напряжения, присутствующего на входе схемы в момент переключения. На. выходеустройства устанавливается напряжение, близкое к зафиксированному наэлементе 4, Поскольку сопротивлениевходов усилителей 1 и 3 весьма вели 50ко, то выходной ток источника 10 тока мал и им можно пренебречь. Условия нулевого выходного тока в источнике тока...
Запоминающее устройство с тестовым самоконтролем
Номер патента: 1396160
Опубликовано: 15.05.1988
Авторы: Введенский, Исаев
МПК: G11C 29/00
Метки: запоминающее, самоконтролем, тестовым
...По переполне10 15 20 25 ции. 3 139 нию счетчика адреса 29 (нулевой сигнал 41) формируется строб 25 приема в регистр сигнатуры 8 и импульс обнуления блока 7 формирования сигнатуры.Во втором цикле работы устройства аналогично подсчитывается сигнатура ЗУ, и по импульсу переполнения 41 формируется строб 26 триггера 10.Время подачи строба 26 выбирается достаточным для приема последнего считанного из ЗУ слова в блок 7 формирования сигнатуры и сравнения полученной сигнатуры с записанной в регистре 8. В случае несравнения блок 9 формирует сигнал логической единицы, и по сигналу 26 триггер 10 устанавливается в единицу, фиксируя ошибку.При правильном формировании эта- лонной сигнатуры осуществляется переход собственно к тестированию ЗУ,...
Буферное запоминающее устройство
Номер патента: 1397968
Опубликовано: 23.05.1988
Авторы: Бондаренко, Околотенко, Петренко, Шульгина
МПК: G11C 19/00
Метки: буферное, запоминающее
...второй блок 6 сравнения сигналом высокого логического уровня со своего выхода разрешит прохождение синхрЬимпульса записи через первый элемент И 8 на узль устройства, одновременно,с этим разрешив прохож 1397968дение синхроимпульса записи на счетный вход счетчика 7, поскольку второй элемент И 8 дбудет открыт сигналом высокого логического уровня, поступающим на его второй вход с выхода элемента И-НЕ 14, Под воздействием этого синхроимпульса содержимое счетчика 7 увеличивается на единицу, С выхода первого элемента И 8 синхроимпульс записи через элемент .ШИ 9 поступает на счетный вход счетчика адреса, где сформируется адрес для записи повторяющейся кодовой комбинации. Кроме этого, через некоторое время, определяемое первым элементом13,...
Ассоциативное оперативное запоминающее устройство
Номер патента: 1399818
Опубликовано: 30.05.1988
Авторы: Корнейчук, Марковский, Сидоренко, Чернов
МПК: G11C 15/00
Метки: ассоциативное, запоминающее, оперативное
...из одних нулей, то нулевой сигнал на выходе элемента ИЛИ 26, поступая на вход 45 блока 29, инициирует выполнение третьего такта, в продолжение которого сигналом с выхода 33 обнуляется соответ" ствующий разряд регистра 10,Помимо записи и исключения одного слова возможна также и множественная .апись и исключение, реализуемые с помощью маскирования разрядов записываемого (исключаемого) слова. При5 13 этом, если осуществляется маскирование младших разрядов, то время записи (исключения) не изменяется по сравнению со временем, потребным для записи (исключения) одного числа. Если осушестнляется маскирование старших раэрядон, то время записи (исключения) увеличивается, а сама запись осуществляется последовательно, путем поочередной...
Запоминающее устройство с диагональной адресацией
Номер патента: 1399819
Опубликовано: 30.05.1988
Авторы: Дрозд, Лацин, Минченко, Полин, Шабадаш
МПК: G11C 15/00
Метки: адресацией, диагональной, запоминающее
...6, Далее после поступления сигнала "Запись" 8 происходитэтап записи, и информация из сдвигового регистра 4 заносится в соответствующие ячейки блоков памяти 3.Процедура считывания горизонтального слова.На входы задания кода начала разрядного столбца 5 поступает код111-11. На адресные входы устройства6 поступает код адреса считываемогослова. Далее после поступления сигнала "Чтение" 9 происходит этап считывания и информация из выбранных ячеек блоков памяти 3 по сигналу "Прием внутренний" 13 заносится в сдвиговыйрегистр ввода-вывода 4. Для восстановления первоначального порядка элементов слово по сигналу Сдвиг вверхна е разрядов циклически сдвигаетсявверх, аналогично сдвигу при процедуре записи,Процедура считывания разрядногостолбца.На...
Постоянное запоминающее устройство
Номер патента: 1399820
Опубликовано: 30.05.1988
Авторы: Крупский, Кулибаба, Николайчук
МПК: G11C 17/00
Метки: запоминающее, постоянное
...входамиблоков 2, 5, старшие разряды шины сое динены с входами дешифратора адреса4, где они дешифрируются и в видепозиционного кода подаются на соответствующие входы выборки блока памяти данных 2, при этом на его выхо-, 30дах появляется соответствующий выбраиному адресу код, который поступа-ет на информационные входы трехста"бильного формирователя данных 3, Вблоке памяти признака 5 по адресам,начиная с произвольного адреса ипроизвольной длины, соответствующимпрограмме в блоке памяти 2, записывается признак информации в разряд,соответствующий адресу блока памяти 405 и выбранному старшими разрядамиадреса входу мультиплексора 6, приэтом "О" в блоке памяти 5 - признакинформации, а "1" - признак отсутствия информации, Признак информации 45с...
Буферное запоминающее устройство
Номер патента: 1399821
Опубликовано: 30.05.1988
Авторы: Александров, Антонов
МПК: G11C 19/00
Метки: буферное, запоминающее
...9 импульсов и отпирает его, Формирователь 9 импульсов представляет собой самовозбуждаюший генератор с управляющим входом,Непрерывная последовательность импульсов с выхода формирователя 9 поступает на счетный вход счетчика 6, который считает до тех пор, пока к коммутатору 2 не окажется подключен регистр 1, имеющий "1" в маркерном разряде, а формирователь 9 не окажется запертым, Если информация записана в несколько регистров, то с приходом импульса считывания на выходе формирователя 9 успеет появиться только один импульс, посредством которогЬ к выходу информации будет подключен следующий по порядку адресов регистр 1 с неиспользованной информацией, Если же в регистрах 1 нет ни одного неиспользованного числа, т,е, во все...
Запоминающее устройство с самоконтролем
Номер патента: 1399823
Опубликовано: 30.05.1988
Авторы: Горшков, Заяц, Коцовский, Терехов
МПК: G11C 29/00
Метки: запоминающее, самоконтролем
...импульсы, а на выходах651 в ,65 66 - 66 Формируется код 3410100101, который уцрднляетсдвигом в регистре 2, В этом случаепод воздействием сформирондцногоуправляющего кода цд выходах 65-66информация с прямых выходов регистра2 через регистр 9 и коммутатор 7 записывается н накопитель 1, Причемпервые дна разряда информации передаются без изменений, а разряды стретьего цо п сдвигаются вправо наодин разряд в регистре 9, Тем самымосуществляется обход отказавшего разряда ячейки накопителя 1, При этомзначение и-го разряда теряется, т,е,точность записанного информационногокодл ухудшается на 2 " (для чисел сФиксированной запятой), Импульс с вы: ода 62 элемента40 также поступает через элемент ИПИ 34 на вход триггера 27, перключает его н...
Буферное запоминающее устройство для нумерации вершин графа
Номер патента: 1401466
Опубликовано: 07.06.1988
Авторы: Козорезов, Митрев, Осинский, Рец, Тоценко
МПК: G06F 12/00
Метки: буферное, вершин, графа, запоминающее, нумерации
...А.Мишин Редактор Н.Лазаренко Техред М.Ходанич Корректор Л.ПилипенкоЗаказ 2786/48 Тираж 704 Подписное ВНИИПИ Государственного комитета СССР по делам изобретений и открытий1 13035, Москва, Ж, Раушская наб д. 4/5 Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4 Изобретение относится к вычислительной технике и может быть использовано в качестве буферного запоминающего устройства при решении задачна графах.Целью изобретения является расширение функциональных воэможностейустройства за счет определения номеров чисел входной последовательностибеэ пропусков и повторений.На чертеже показана блок-схемапредлагаемого устройства.Устройство содержит дешифратор1, группу из Р триггеров 2, где Р - 15количество различных...
Ассоциативное запоминающее устройство
Номер патента: 1401518
Опубликовано: 07.06.1988
Авторы: Алексеенко, Корнейчук, Марковский
МПК: G11C 15/00
Метки: ассоциативное, запоминающее
...Например, если на входы 11 подается код 01101011 (в приведенной записи младший разряд находится справа, п=8, гп=3), то на выходах 16 - 16, формируется код 01101100 (отмечены инвертируемые разряды).Рассмотренное преобразование осуществляется следующим образом. Сигнал на входе 11; преобразователя 17; инвертируется элементом НЕРАВНОЗНАЧНОСТЬ 43 если имеются единичные сигналы на входах 13; или 19;. В частности, поскольку на вход 13 поступает единичный сигнал с младшего разряда регистра 14, то на выходе 16 формируется сигнал, инверсный поданному на вход 11 ь На выходе элемента НЕРАВНОЗНАЧНОСТЬ 38; сигнал единичного уровня формируется в том случае, если на вход 11; подается нуль при поиске ближайшего большего (на вход 35 при этом подается...
Буферное запоминающее устройство
Номер патента: 1405090
Опубликовано: 23.06.1988
Авторы: Никитин, Овчинников
МПК: G11C 19/00, H03K 5/06
Метки: буферное, запоминающее
...поступают сигналы с выходов разрядов регистра 2, свидетельствующие о наличии единиц в регистре 2, а следовательно, кодограмм в регистрах 1 -- 1 сь при наличии которых на выход 12 поступает сигнал Готов к выдаче очередной кодограммы и сигнал на вход опроса бло.ка 3. Блок 3 опроса регистра адреса представляет собой схемно набор ключей, на которые выводится информация (поразряд 5 10 15 20 25 30 2но) о наличии единиц в регистре 2 адреса, и опрос осуществляется до первой найденной единицы справа налево, после чего при нахождении этой единицы сигнал об этом поступает на соответствующий вход управления коммутатора 4, переключающегося на выход числа с соответствующих входов числа коммутатора 4 на выходы 11 устройства. При поступлении на...
Постоянное запоминающее устройство
Номер патента: 1406637
Опубликовано: 30.06.1988
Автор: Иванов
МПК: G11C 17/00
Метки: запоминающее, постоянное
...первыи 33 ол элсл(ептд И 10, разрешая прохождение синхрцсигндлцв, Енктупзннпи. цд второй Вхцл эл(чсц(д 51 10, Выхц;(нц сигцс. э.(е 1 ее(113 И 1 О пост пает на с цтныи 40 вхцл счетчика 11, изл(еняя си сктояцие Еш 1. 11 О;(13 35 циНе(,ь( счетчика 1 1 пос) л - 3)дют нд ле(пифратор 6, с выялцн кцтцрцгц сигналы прихцлят ца блок 5. В результдтс с каждым и чпенис м состояния с етчике 1 вц 6 у жлж гся сццтветст Вун) п(и й вы я)л 6 л 0- 45 к(3 5, цц(.31(.111 В(1 Я Ч ИТ 1 ЕВ; 3 Ие 131(форм (31(И и и 1 накопителя 4 из тех э Еечентцв пачяти, кцгцрые вьираны пц кццрдиндХе Л Си(ндлы сцитдн(цй инфцрчдции пц 3 упдют цд Вял регис(р; ( и с приялцч каждого ичпульс;С,(вигд с выход;3 элечентд И 10 кцд счит;нццй ицфцрчации слвигдется В к Гистр 8. х;к Елько...
Запоминающее устройство с контролем
Номер патента: 1406638
Опубликовано: 30.06.1988
МПК: G11C 29/00
Метки: запоминающее, контролем
...фРс)ТО) 31)бО)с( бдОКОВ ИДМЯТИ, ВХОЛ 3 КО 10 ЯВ,)Я)0 СЯ с)ЛССЬ)Х 3 ВХО,с 1 МИ МС 1- (011)33 1310)0 ( ц ц ь), Вы хОЛ)30 и с 3(ст, Вы х,1 ь) к(ОРИ О ЯВ.151 кс 51 и)3(ОРхс )110- ).) 1 И и ХО.с) М 3 )(ОЙ"Гвс, 07.иЧ(Ю.с(, 1 О, с се) ьн) ц ОВ ь 1 с)и Я ц д Лежи)сти хсроис)3, 3 )и 0 3 е,с цы ком 1;торы, с)с: ц;)ТУРые дцс), 1 ;)ОРЬ, сс мец гы 31, 11, блйк срсцц,ц)я, и.)ь)лскс 0) 3 кОГ)3 1 еВОЙ (, ИС 1С.1 Вгс), )1)И)С) ЦС)(ВЬ)С ВХО,Ь , )С- )ЕЦТ)В с 1 В 5)(Г 5)О(51 ВХОЛОМ с)СС Г У( РО)- СГВ, 30(ЬС В)0,Ь ВОЛКК)ЕИЬ) К С 001- )и (с)(у)0)13 л Выхолдм .сц)3 фрс)тор;) )(ь)бю)(3 О.10 К 013 ИсМ 5(Г)1, Д 1(Ь)ХОЛЫ К ВХОЛ;1 М Об)с).31( ция б.окс 3 цдмя 1 с ц) гГс Ву к)их с гОК МсГРИПЫ, 3)фОРХД 13)ОЦЦЬ)Е )ХО.Ы КОЧМмт- торов соеЛцены с выхОЛдми соотест)(ун 1 Х...
Резервированное запоминающее устройство
Номер патента: 1406639
Опубликовано: 30.06.1988
МПК: G11C 29/00
Метки: запоминающее, резервированное
...р 3)црцн 11 1,1, Гри )с рц цзс.1 гс в С,1 И 13 ИНОС) СОС 10 П П(, И П 1) ОЛО, 3 сЕ ГСя Про.3(есс Б)и(,)си )3,)рс 33(и 3 ) 651)кБи;ч3, сц Ор(3. Ингл (п)с н;1 в 1(сцлц 22 15 сг.11;)с:1 п(,п 3(и ОИ)бнк в цлццч и )бг)кцв13,11 13, Л)511 ) И И)Орч(13(и 1)с,31 х 11 нс( БУ к 31 с 3 ( кс 1131г ОР 11,1 ) ),П1:1 сБ 3 3 1:С 1 3 ИЗ С 1 ВЫЛЛС3(я Блс, с ( и3; 1, 1 3с к ()3 ),( н-п )сБс кнп)(и );)и (1 3и )п 16 пс;нК, Пц 11 ГС 511 С БЦ(. с ЦС 1 5(исЛ,Бци СИ).3, 1 с и 1 с О, 1; 3 р 33 1 с р;31,5 и, и 133(.1с 1 с 51Грс)1 с(, и )с 1 3 Г 1) 7, Ь и,иС И 1 БС 1 Б(13( Б и (УГ)г (1 Ч 10 ИР 01(С.сцди 1 и(с)с 1 к чие кзц)Г 1 3 сре,1 з)и .1 Б 13пь к с Б 1 )к 1; Иии(цр 3 Б 3 0 611 цк 1 1,1.1и;3 с 1 Г), ч( 311,(с).1 6 ик; 4 ч),)15)Ги 11,3, 1. 31 пс,1(Б("с 1 и 1 )( И1...
Оперативное запоминающее устройство с самоконтролем
Номер патента: 1406640
Опубликовано: 30.06.1988
Авторы: Алексеев, Андрианов, Гринштейн
МПК: G11C 29/00
Метки: запоминающее, оперативное, самоконтролем
...переводе устройства из5 1 О 15 20 25 30 35 формула изобретенан 40 45 50 55 3режима Работа в режим Контроль. Элемент индикации (например, световод) служит для отображения результатов проверки.При подаче питания импульс с блока 15 сброса устанавливает счетчик 6 в О и триггер 14 в 1. Последнее вызывает сброс триггера 7 и формирование индикации Исправно. Дальнейшая работа устройства определяется сигналом на входе 13 Контроль/ /работа. В режиме Работа логическая единица на входе 13 блокирует генератор 12 и определяет работу счетчика 6 в режиме асинхронной установки по входам данных. Таким образом, сигналы РВ, ЧТ/ЗП, адреса и данные поступают с входов счетчика 6 на соответствующие его выходы, что обеспечивает работу блока 1 оперативной...
Запоминающее устройство с сохранением информации при отключении питания
Номер патента: 1408458
Опубликовано: 07.07.1988
Авторы: Белоусов, Константинов, Милькевич, Рубанов
МПК: G11C 29/00
Метки: запоминающее, информации, отключении, питания, сохранением
...Б выбирается из условияЩугде ( - -)эд - заданная скоростьизменения Цух выбираемая из усло-, вия, что переходный процесс приблизился к своему установив шемуся значению настолько, что его можно считать заверше иным.В конечном итоге на выходе поро гового элемента 13 поддерживается уровень "1" при выполнении условия ц х, с 1 ц(2) На выходе порогового элемента 12поддерживается сигнал высокого уров-ня "1" при выполнении условия25ц с ц (3) где Ц - номинальное напряжениейомосновного источника питания. 30Таким образом, на выходе элемента И 14 присутствует уровень "1" при одновременном выполнении условий (1), (2) и (3)Наличие же уровня "1" на управляющих входах переключателей 2 и 3 соответствует коммутации на управляющие входы накопителя 1...
Запоминающее устройство с последовательным вводом информации
Номер патента: 1410100
Опубликовано: 15.07.1988
Автор: Мягков
МПК: G11C 11/34
Метки: вводом, запоминающее, информации, последовательным
...вырабатываемый в блоке 10., На выходах блока 11 появляются группыимпульсов (последовательный код), со ответствующие параллельному двоичноМу коду на входах 15.1-15,1. Последовательный код через адресные входы запоминающего устройства 1 поступает на входы блока 9, который считает импульсы последовательного кода, и на его выходах появляется параллельный код, соответствующий последовательному коду на входах.Информация с выходов блока 9 записывается в регистр 5После этого на входы 16.1 и 16.ш устройства подается код адреса столбца, по приходе сигнала разрешения выборки столбца на вход 13 блока 7 устройство работает, как и при записи кода адреса строки. Код адреса записывается в регистр 6. С выходов регистров 5 и 6 код адреса поступает на...
Постоянное запоминающее устройство
Номер патента: 1410101
Опубликовано: 15.07.1988
МПК: G11C 11/40
Метки: запоминающее, постоянное
...1 О выделения единиц представляет собой схему, позволяющую выделить последовательно любую из единиц (начинаяС первой) из информационного кода на входе блока 10, и может быть реализован какрегистр сдвига,Схема контроля информации, входящаяв блок 9, формирует на своем выходе сигнал ошибки в том случае, если в группе 50Выходов накопителя не пришел единичныйсигнал или пришло два и больше единичныхсигналов. В этом случае на выходе 13 блокавыделения ошибки фиксируется сигналошибки. Блок синхронизации производитанализ информации о наличии ошибки на 55выходе 13. При наличии ошибок в нескольких группах на запрос устройства по входу 16 блока синхронизации на контрольном выходе 15 устройства начинается выдача номеров групп выходов накопителя, в...
Оперативное запоминающее устройство с коррекцией ошибок по методу мажоритарного декодирования
Номер патента: 1410105
Опубликовано: 15.07.1988
Авторы: Березин, Кимарский, Кузовлев, Онищенко, Сушко, Черняк
МПК: G11C 29/00
Метки: декодирования, запоминающее, коррекцией, мажоритарного, методу, оперативное, ошибок
...вход 10 выбора режима, перый 11 и второй 12 блоки свертки по моду,1 ку два, мультиплексор 13 и тестовый вы Од 14. Устройство работает следующим обраОм.Устройство использует для коррекции ушибок низкоплотностной (10 - 6) код с мажоритарным декодированием.В режиме записи в блок 1 данные посту ают непосредственно с информационных Входов 7 устройства - сигналыЮ - О, а в лок 2 - с выходов блока 3 кодирования - игналы С 1 - Ся (адресные входы блоков 12 на фиг. 1 не показаны). Проверка праильности кодирования входных сигналов Основана на том свойстве кодирующей мат)ицы (фиг. 2), применяемом при мажоритарНом декодировании выходных сигналов, что сумма по модулю два контрольных разрядов Всегда должна быть равна нулю, Поэтому появление в режиме...
Запоминающее устройство на моп-транзисторах
Номер патента: 1411823
Опубликовано: 23.07.1988
Авторы: Варшавский, Гольдин, Кондратьев, Цирлин
МПК: G11C 11/40
Метки: запоминающее, моп-транзисторах
...подается на вход 23 управления записью устройства и на выходе элемента 17 появляется высокий потенциал, который открывает транзисторы 6 и 7, через которые на вход инвертора 13 поступает сигнал с информационного входа 22 устройства, а на вход инвертора 14 - его инверсия.Если информации, поступающая на вход 22 устройства, совпадает с ранее записанной в элемент 1, то изменения состояния последней не происходит и после того, как сработает один из инверторов 13 или 14 и на его выходе появится высокий потенциал, на выходе элемента 18 появится низкий потенциал, который вызовет появление высокого потенциала на выходе инвертора 15, т.е. на выходе 25 устройства, что свидетельствует о завершении переходных процессов в этой фазе работы...
Запоминающее устройство с резервированием
Номер патента: 1411824
Опубликовано: 23.07.1988
МПК: G11C 11/40
Метки: запоминающее, резервированием
...Формирователи 11 необходимы для обеспечения тока,пережигающего перемычки 17. Для определения секции, в которой находится первый неисправный элемент памяти, на адресные входы подается код его адресов, а на входы формирователей 13, кроме соответствующего данной секции, подается низкое напряжение, разрешающее пережигание. Дешифратор 9 в соответствии с адресом выбирает первый из формирователей 11, который подает на первую строку матрицы 12 высокое напряжение, В результате в первой строке сгорают все перемычки 11, кроме третьей, Аналогичным образом пережигаются перемычки 15 в остальных строках матрицы 12.314 После этого устройство готово к работе.В рабочем режиме на устройство подается номинальное напряжение питания, При таком напряжении...
Ассоциативное запоминающее устройство
Номер патента: 1411826
Опубликовано: 23.07.1988
Автор: Тани
МПК: G11C 15/00
Метки: ассоциативное, запоминающее
...последовательно. Коды ключевых символов подаются на входы 14, а коды порядкового номера символов в ключе на входы15, при этом при записи каждого символа активизируется сигнал 12 записии дается сигнал на вход 13 ("0" илиН 11 )После записи ключа в служебнойстранице стирается признак инициализированности ячейки 1 и туда записывается признак существования в ячейке ключа. Для этого на входы 15 дается адрес служебной страницы, навходы 14 код "0" ячейки блока 1, ана вход 13 значение "0" и производится запись сигналом 12Затем на входы 14 дается код наличия ключа (например, "1") и осуществляется записьединицы,Для записи следующего ключа можно начинать процедуру сначала иливыбирать следующую ячейку из числаактивизированных. Для этого...
Буферное запоминающее устройство для блоков отображения информации
Номер патента: 1411830
Опубликовано: 23.07.1988
Авторы: Веселовский, Гриц
МПК: G06F 12/00, G11C 19/00
Метки: блоков, буферное, запоминающее, информации, отображения
...И 31 - сигнал синхронизациисуммирования для сумматоров 9 и .О,Значения преобразованных коордонатХ и У на (+1)-ом шаге оцределяется в соответствии со следукюцими выражениями: ков 32 и 33 блока 2 коррекции нелинейных искажений сканирующих устройств. Сигналы выбора входов А муль-:типлексоров 7 и 8, к которым подключены выходы регистра 5 и выходы регистра 6, формируются элементом И"ИЛИ26 при условии наличия сигнала с выхода элемента И 14 и режиме работыс преобразованием поворота координатпри записи или же при наличии сигнала с выхода элемента И 15 и режимеработы с преобразованием поворота ко"ординат при чтении, Входы В мультиплексоров 7 и 8, к которым подключены выходы регистра 6 для мультиплексора 7 и вторые (инверсные) выходырегистра 5...
Аналоговое запоминающее устройство
Номер патента: 1411832
Опубликовано: 23.07.1988
Автор: Семенов
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...на информационный вход модулятора 7, на управляюй вход которого поступают импульсывыхода генератора 9. Под цействием,одулятора 7 дискретизированный анаоговый сигнал поступает на вход, усилителя 4, с выхода которого усиительный сигнал поступает на первыйформационный вход элемента 5 наход элемента 10 задержки, которыйбеспечивает задержку каждого дискретного сигнала аналоговой выборки наремя Т, необходимое для хранениявыборки аналогового сигнала. С выхода элемента 10 задержки дискретизифованнаявыборка аналогового сигна4 а поступает на информационный входдемодулятора 6, на управляющий входкоторого поступают импульсы с выхода генератора 9 через второй элемент 11 задержки, которые также зафержаны на время хранения аналоговой выборки Т...
Запоминающее устройство с самоконтролем
Номер патента: 1411834
Опубликовано: 23.07.1988
Авторы: Корженевский, Рябуха
МПК: G11C 29/00
Метки: запоминающее, самоконтролем
...из выходов 5 выдается единичный сигнал, который через элемент ИЛИ 17 поступает на вход соответствующего элемента И 18, Допустим, например, что на выходы 3 выдаются вторые разряды всех модулей 1 -11, памяти, при этом формирователь 9 сформирует единичный сигнал ошибки, который поступает на входы элементов И 18 и.разрешает выдачу в блок 20 сигналов коррекции. В качестве сигналов коррекции в данном случае используются сигналы на выходах 5 о двойных ошибках; среди которых только .один сигнал равен единице, Этот единичный сигнал складывается в блоке 20 по модулю два с соответствующим информационным разрядом. В результате на выходы 21 выдается исправленное слово. Аналогично исправляется ошибка при считывании третьих разрядов всех...
Запоминающее устройство с самоконтролем
Номер патента: 1411835
Опубликовано: 23.07.1988
МПК: G11C 29/00
Метки: запоминающее, самоконтролем
...правильной работе, например, блока б с выхода сумматора 13 на входы элементов И 15 поступает сигнал, разрешающий передачу информационного слова из блока 6 через элементы ИЛИ 1 1 в регистр 8. В противном случае с выхода сумматора 13 через элемент НЕ 17 на входы элементов И 16 поступает сигнал, разрешающий передачу информационного слова из блока 7 в регистр 8.Таким образом, при каждом обращении к устройству при наличии сбоя или отказа конкретной ячейки блока 6 на выход.10 устройства информация поступает с аналогичной ячейки блока 7, При этом при наличии сбоя или от11835 Формула изобретения Запоминающее устройство с самоконтролем, содержащее первый и второй блоки памяти, регистр слова, первый сумматор по модулю два, элементы ИЛИ, элемент И...
Запоминающее устройство с самоконтролем
Номер патента: 1411836
Опубликовано: 23.07.1988
Авторы: Габсалямов, Лашевский, Шейдин
МПК: G11C 29/00
Метки: запоминающее, самоконтролем
...блока 1. Триггер 14 находится в состоянии, соответствующем первой по- ловине блока 1.При наличии сигналов "Режим" и "Запись" выполняется только одна операция "Запись в блок памяти". Номер половины блока памяти определяется старшим разрядом регистра 2 адреса. На выходе 44 сигнал "Разрешено считывание" вырабатывается по сигналу "Конец записи" на выходе элеМента 28 задержки. Запуск элемента 28 задержки выполняется сигналами "Запись" на входе 40 устройства и "Режим" на входе 42 устройства посредством элементов ИЛИ 21 и И 23.При чтении информации на входы устройства поступает код адреса на вход 45, сигнал "Пуск" - на вход 39, сигнал "Считывание" - на вход 41. Выполняется чтение из блока 1 аналогично первому чтению при операции "Запись"....