Патенты с меткой «запоминающее»

Страница 66

Буферное запоминающее устройство

Загрузка...

Номер патента: 1084896

Опубликовано: 07.04.1984

Автор: Алюшин

МПК: G11C 19/02

Метки: буферное, запоминающее

...устройствопоступают на входы первого регистра данных, а затем переписываются в последующие регистры. Считывание информации осуществляется через блок элементов И, определяемый кодом в адресном регистре 3 ".1.Недостатком известного устройства является невозможность одновременной записи и считывания информации, так как для считывания информации по опредленному адресу необходимо дождаться, пока необходимые данные продвинутся в соответствующий регистр. Это снижает область использования устройства. Кроме того, продвижение информации от регистра к регистру снижает надежность ее хранения.Цель изобретения - расширение области применения за счет обеспечения возможности одновременного считывания и записи информации.Поставленная цель достигается...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 1084897

Опубликовано: 07.04.1984

Авторы: Андрияшин, Митусов, Мороз

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...ключа, первый вход которого соединен с входом элемента задержки, входы компаратора соединенысоответственно с выходом элементазадержки и с выходом первого усилителя,выход компаратора соединен с вторымвходрм формирователя стробирующих им- .пульсов, другая обкладка конденсатора .соединена с шиной нулевого потенциала,На чертеже изображена функциональная схема предлагаемого устройства..Устройство содержит шину 1 нулевого потенциала, элемент 2 задержки,ключ 3, накопительный элемент наконденсаторе 4, компаратор 5, первыйусилитель 6, двухполярный источник7 напряжения смещения, шину 8 управления, формирователь 9 стробирующихимпульсов, блок 10 развязки, второйусилитель 11. Блок 10 развязки содержит генераторы 12 и 13 токов,ключ, выполненный...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 1084898

Опубликовано: 07.04.1984

Авторы: Иванов, Фролов, Шумаев

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...следующимобразом,Входной аналоговый сигнал приходя на вход устройства, поступаетнепосредственно на второй вход ключа 3 и через повторитель 10 напряжения - на второй вход;.л:уча 4. Доприхода импульса выборки З,4,1 и 2разомкнуты, ключи 5 и 6 замкнуты,обкладки конденсатора 8 отключеныот источников входного сигнала.Устройство находится в режиме хранения,1084898 3Импульс выборки, поступающий нашину 12 управления, передним Фронтом п 1 оизводит замыкание ключей3,4,1 и 2 и размыкание ключей 5 и 6,причем размыкание последних происходит с некоторой задержкой во времени по отношению к времени замыкания ключей 3,4,1 и 2, котораяобеспечивается элементом 7 и равназадержке на распространение сигналов 10в ключах 1-6 ( 10-30 нс).В момент импульса...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 1084899

Опубликовано: 07.04.1984

Автор: Колокольцев

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...вторым выходом задающего генератора, делитель напряжения, вход которого является входом устройства и соединен с вторым входом первого коммутатора, второй коммутатор, входы первой группы которого соединены с выходами делителя напряжения, третий коммутатор, первый вход которого соединен с выходом второго коммутатора, введены пороговые элементы, триггеры, элементы И и элемент задержки, вход которого соединен с вторым выходом эадакнцего генератора, выход элемента задержки соединен с вторым входом третьего коммутатора, выход которого соединен с вторым взводом элемента памяти, входы пороговых элементов соединены с выходом первого коммутатора, первые входы триггеров соединены с выходом элемента сброса, вторые входы триггеров соединены с...

Полупроводниковое запоминающее устройство с побайтовой модульной организацией

Загрузка...

Номер патента: 1084900

Опубликовано: 07.04.1984

Авторы: Бородин, Егорова, Огнев, Столяров

МПК: G11C 29/00

Метки: запоминающее, модульной, организацией, побайтовой, полупроводниковое

...группа входов которого соединена с выходами второго блока формирования контрольных разрядов по вой 15, введены первый и второй блоки формирования четности, входы первого из которых соединены соответственно с первым и пятым информационными входами всех Имодулей памяти, а входы второго блока формирования четности соединены соответственно с первым и пятым информационными выходами всех Имодулей памяти, причем выход первого блока формирования четности соединен с входом дополнительного пятогс контрольного разряда И-го модуля памяти, выход которого соединен с первым дополнительным входом блока выработки сигнала ошибки, второй дополнительный вход которого соединен с выходом второго блока формирования четности.На чертеже представлена...

Постоянное запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 1084902

Опубликовано: 07.04.1984

Авторы: Озеран, Слюсарь

МПК: G11C 29/00

Метки: запоминающее, постоянное, самоконтролем

...комбинации с О-м, 255-м,256-м, 511-м, 512-м, 767-м, 768-м и1028-м адресами) и позволяет выйтина контрольные ячейки ПЗУ, соответствующие вышеуказанным адресам, чтодает возможность определить исправность ПЗУ по адресным шинами, а так"же неисправность схемы, Формирующейадрес ячейки ПЗУ.На чертеже представлена структур ная схема постоянного запоминающегоустройства с самоконтролем,Устройство содержит адресную шину 1, шину 2 управления, блок 3 постоянной 1:мяти, первый дешиФратор 4адреса, второй дешифратор 5 а;реса,элемент ИЛИ 6, блок 7 сверткг па мо.дулю два, блок элементов И 8, элементИ-НЕ 9, счетчик 10, третий дешифратор адреса 11, информационный выход12, второй контрольный выход 13, первый контрольный выход 143 1084Работу ПЗУ с...

Запоминающее устройство

Загрузка...

Номер патента: 1084903

Опубликовано: 07.04.1984

Автор: Безручко

МПК: G11C 29/00

Метки: запоминающее

...подключены к входам дешифратора,выход которого подключен к управляющему входу элемента сравнения, информационные входы которого подключенык соответствующим выходам второго итретьего счетчиков, входы которыхподключены к старшему разряду соответственно первого и второго регистров сдвига, выход элемента сравненияподключен к входу второго формирователя одиночных импульсов, к входутретьего триггера и к одному входупервого элемента ИЛИ, другой вход которого соединен с выходом второго элемента ИЛИ входы данного элемента ИЛИсоединены с выходами элементов Ивторой дополнительной группы, выходыэлементов И первой дополнительнойгруппы подключены к входам третьегоэлемента ИЛИ, вцход которого подклю чен к одному входу четвертого триггера и к одному...

Запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 1086461

Опубликовано: 15.04.1984

Авторы: Жуков, Хавкин

МПК: G11C 29/00

Метки: запоминающее, самоконтролем

...И являются контрольныьы выходами устройства.На чертеже изображена принципиальная схема предлагаемого устройства.Устройство содержит два блока 1 памяти, блоки 2 поразрядного сравнения, блоки 3 контроля, четыре элемента И 4, 42,4 , 4 , входные шины 5, управляющую шину 6, выходные шины 7, первую контрольную шину 8, инвертор 9, элемент 10 задержки,два блока 111 и 112 сравнения, вторую контрольную шину 12.Устройство работает следующим образом.На входы двух блоков 1 памяти и двух блоков 3 контроля по коду Хэмминга поступают коды адреса, числа команд по входным шинам 5 и запрос по шине 6 от арифметического устройства (на чертеже не показано) , Считанная из блоков памяти инФормация контролируется блоками 3 контроля по коду Хэмминга. В случае...

Оперативное запоминающее устройство

Загрузка...

Номер патента: 1088066

Опубликовано: 23.04.1984

Авторы: Качалов, Шишкин

МПК: G11C 9/06

Метки: запоминающее, оперативное

...элемента И и является вторым входом блока управления, второй вход третьего элемента И подключен ко вторым входамчетвертого и первого элементов И и является третьим входом блока управления,третий вход четвергого элемента И является четвертым входом блока управления,первый вход второго элемента И и третийвход третьего элеменга И являются соответственно пятым и шестым входами блока управления, третий вхоп первого.элемента И подключен ко второму входу второго элемента И и является седьмым входом блока управления.Введенные изменения позволяют обеспечить совместную работу оперативногои буферного накопителей.Это достигается тем, что в цикле работы оперативного накопителя в части времени предварительного заряда по входустроба адреса...

Многоканальное оперативное запоминающее устройство (его варианты)

Загрузка...

Номер патента: 1088067

Опубликовано: 23.04.1984

Автор: Голоборщенко

МПК: G11C 11/00

Метки: варианты, его, запоминающее, многоканальное, оперативное

...введены переключатели, а в первый входной канал - три группы элементов И, причем выходы первого и второго регистров адреса подклюцены к первым входам элементов И пер-З 0 вой и второй групп, выходы которых соединены со входамн первого .и второ" го дешифратора адреса, выходы распределителя сигналов являются четвертым выходом данного канала и подключены к первым входам элементов И третьей группы, выходы которых являются третьим выходом первого .входного канала и подключены ко второму входу первого выходного канала вто 40 рые входы элементов И подключены к третьему входу первого входного ка нала, третьи входы и четвертые выходы входных каналов подключены к одним из выводов переключателей, одноименные контакты переключателей сое 45...

Полупостоянное запоминающее устройство с электрической перезаписью информации

Загрузка...

Номер патента: 1088068

Опубликовано: 23.04.1984

Авторы: Верба, Мартынюк, Самофалов

МПК: G11C 11/00

Метки: запоминающее, информации, перезаписью, полупостоянное, электрической

...считывания и объединенные третьи вхо"О ды разрядных ключей записи, введены дополнительныеформирователи напряжения записи и элемент задержки, вход которого подключен к одному иэ управляющих входов устройства, а выход соединен со входами дополнительных 4 юрмирователей напряжения записи, выходы которых подключены соответственно к первым входам разрядных ключей записи и одним из выво- дов элементов развязки.Каждый дополнительный формирова-. тель напряжения записи содержит управляющий и коммутирующий транзисторы, резисторы с первого по третий и диод, анод которого подключен к эмиттеру коммутирующего транзистора, а катод является выходом 4 юрмирователя, входом которого является один из выводов первого резистора вто 30 рой вывод которого...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 1088072

Опубликовано: 23.04.1984

Авторы: Левочкин, Чепалов

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...диодах, анод лервого 45 диода соединен с источником отрицвтеа ного напряжения,катоа-с выходом первого управляемого гене,ратора тока,катод второ го анода соеаинвн с источником положительного напряжения, анод - с выходом вто" рого управляемого генератора тока Г 23. Недостатком известного устройства является низкая точность, обусааленнаяпрониканием на накопительный элемент 55 части перепадов напряжения, ириложенных к управляющим входам диодного мос тоэого ключа 072 2Белью изобретения является повышение точности устройства,Поставленная цель достигаетси тем,что в аналоговое заломинакацее устройство, содержащее накопительный элементна конденсаторе, одна обкладка которогосоединена с шиной нулевого потенциала,другая обкладка - с входом...

Запоминающее устройство с обнаружением ошибок

Загрузка...

Номер патента: 1088073

Опубликовано: 23.04.1984

Автор: Горшков

МПК: G11C 29/00

Метки: запоминающее, обнаружением, ошибок

...записи массива слов код адреса и код записываемого слова подаются соответственно на входы регистра 4 и, через группу элементов ИЛИ 6, на входы регистра 2, и производится запись слова в соответствующую ячейку накопителя 1. На управляющие входы 21-23 при "этом подается нулевой уровень. Одновременно код адреса и код записываемого слова подаются соответственно на сумматор 7 и, через элементы ИЛИ 5, на сумматор 8, которые вырабатывают биты четности адреса и записываемо,го слова.Биты четности объединяются сумматором 9 в результирующий битС управляющего входы 20 на вход элемента НЕ 18 при этом поступает нулевой сигнал. Следовательно, на выходе элемента НЕ 18 при этом будет единичный уровень. В случае единичного значения результирующего бита он...

Запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 1089627

Опубликовано: 30.04.1984

Авторы: Колесник, Масленников

МПК: G11C 29/00

Метки: запоминающее, самоконтролем

...одними из выходов блока сравнения,одни из входов которого подключенык выходам второго накопителя информации, а другие - к выходам блокаконтроля, входы которого соединены с выходами первого накопителя информации, введены генератор тактовых импульсов, элемент задержки, элемент И и Формирователь сигналов, выход которого подключен к управляющему входу регистра числа, а входыподключены к выходу элемента задержки и выходу элемента И, первый входкоторого соединен с выходом генератора тактовых импульсов, а второйвход - с другим выходом блокасравнения, причем входы элементазадержки и генератора тактовых импульсов объединены и являются одним из управляющих входов устройства.На чертеже изображена структурная схема запоминающего устройства с...

Оперативное запоминающее устройство с обнаружением ошибок

Загрузка...

Номер патента: 1089628

Опубликовано: 30.04.1984

Автор: Марголин

МПК: G11C 29/00

Метки: запоминающее, обнаружением, оперативное, ошибок

...коммутации устройства,контрольный выход 24 блока памяти,информационные 25 и адресные 26входы и информационные выходы 27 устройства. Устройство содержит такжесумматоры 28-33 по модулю два с первого по шестой,Логический блок содержит (см.фиг. 1) первый 34 и второй 35 элементы И, первый элемент И-НЕ 36, третий 37 и четвертый 38 элементы И ивторой элемент И-НЕ 39. Устройствосодержит также ключи 40-40 п .Во втором варианте выполнения логический блок содержит также (см. фиг. 2) третий элемент И-НЕ 4 1.Устройство работает следующим образом.В том случае, когда отсутствует необходимость в наращивании информационной емкости устройства, сумма- торы 32 и 33 (см. фиг. 1) используются для инвертирования и формирования сигнала управления ключами...

Оперативное запоминающее устройство

Загрузка...

Номер патента: 1091226

Опубликовано: 07.05.1984

Авторы: Беляков, Борискин

МПК: G11C 29/00

Метки: запоминающее, оперативное

...генератораи третьему входу накопителя, четвертый вход которого соединен с выходомпервого счетчика, информационныйвход устройства является одновременно и его выходом.На чертеже изображена схема устройства,Устройство содержит информационный вход 1, соединенный с регистром2 числа, подключенным к накопителю3, адресный вход 4, соединеный свходом регистра адреса, выход поляадреса ячеек которого соединен свходом поля адреса ячеек накогителя3, выход поля адреса запоминающихмодулей регистра 5 адреса соединен с 20,вторым входом блока б сравнения, первый вход которого соединен с выходомвторого счетчика 7, управляющийвход 8 устройства, соединенный спервым входом генератора 9, установочным входом первого счетчика 10и установочным входом второго...

Запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 1091228

Опубликовано: 07.05.1984

Авторы: Гарбузов, Ковалев, Огнев

МПК: G11C 29/00

Метки: запоминающее, самоконтролем

...выходами устройства,введены логические блоки, перьыйэлемент И и коммутатор, одни из входов которого подключены соответствен. 20но к выходам первого формирователясигналов четности и к выходам формирователя сигналов кода Хемминга, авыходы - к входам первого регистрачисла, причем одни из вхацов первогоэлемента И и логичесих блоков с первого по третий соединены соответственно с вьпсодами второго формирователя сигналов четности и с выходамиформирователя сигналов проверочного 30слова, а другие входы логических блоков и первого элемента И подключенык контрольному выходу второго регистра числа, инверсные выходы которогои выход третьегологического блокасоединены соответственно с другиивходами коммутатора, выходы логических блоков, первого...

Ассоциативное запоминающее устройство

Загрузка...

Номер патента: 1092566

Опубликовано: 15.05.1984

Автор: Трусфус

МПК: G11C 15/00

Метки: ассоциативное, запоминающее

...сокращения объема оборудования;Поставлеццая цель достигаетсятем, что в ассоциативное запоминающее устройство, содержащее регистры, блоки сравнения, блок управления и регистр опроса, выход которого соединен с первыми входами блоков сравнения, вторые входы которых подключецы к выходам регистроввходы которых и вход регистра опроса соединены с одним из выходов блока управления, другие выходы которого подключены к третьим и четвертымвходам блоков сравнения, введеныблоки выбора результата поиска иблок анализа общего условия поиска, 20 первый вход которого соединен с выходом регистра опроса, входы с второго по пятый соединены с однимицэ выходов блоков сравнения, шестой и седьмой входы - с другими выходами блока управления, а...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 1092567

Опубликовано: 15.05.1984

Авторы: Аверин, Тырнов

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...МРТ-З, Недостатком приведенных устройств является то, что при необходимостирегистрации предыстории импульса приходится применять схемы внешнего предварительного запуска разверткиили, если момент появления импульса трудно предсказуем, например, сейсмический толчок, регистрация на электронно-лучевую трубку вообще невозможна, а на магнитных, светолучевых регистраторах и перьевых самописцах требует большого расхода носителя информации (магнитофонной ленты, светочувствительной бумаги и т,п,50ройства, первый и второй триггеры,первые входы которых соединены свыходом элемента сброса, компаратор,первый элемент И и индикатор, включает элемент ИЛИ, второй и третийсчетчики, второй элемент И и цифроаналоговый преобразователь, выходкоторого...

Запоминающее устройство с коррекцией групповых ошибок

Загрузка...

Номер патента: 1092570

Опубликовано: 15.05.1984

Авторы: Бруевич, Воробьев, Вушкарник, Куликов, Оношко, Смирнов

МПК: G11C 29/00

Метки: групповых, запоминающее, коррекцией, ошибок

...И четвертой группы и одни из входов эле"мента ИЛИ соединены соответственнос выходами сумматоров по модулю двапервой группы и с выходом первогосумматора по модулю два, выходы сумматоров по модулю два второй группыи второго сумматора по модулю дваподключены ко вторым входам элементов И четвертой группы, другим входам элемента ИЛИ и другим входамкомпараторов, выходы которых соединены с третьми входами соответствующих элементов И четвертой группы ивходами элемента ИЛИ-НЕ, выход которого подключен к первому входу второго элемента И, второй вход которого соединен с выходом элемента ИЛИ,выходы элементов И четвертой группыи выход второго элемента И являютсявыходами блока,На фиг.1 представлена функциональная схема устройства с...

Запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 1094071

Опубликовано: 23.05.1984

Авторы: Барашенков, Дряпак, Коминаров

МПК: G11C 29/00

Метки: запоминающее, самоконтролем

...того, блок управления содержит регистр управляющих сигналов, регистр неисправности, группу элементов И, элементы ИЛИ, элементы НЕ и элемент задержки, вход которого и входы синхронизации регистра управляющих сигналов и регистра неисправности объединены и являются первым входом блока, вторым и треть" ии входом которого являются соответственно вход признака записисчитцвания и вход обращения регистра управляющих сигналов, установочный вход которого и установочный вход регистра неисправности объединены и являются четвертым входом блока, 094071 4 причем входы первого, второго итретьего элементов НЕ являются соответственно пять 1 м, шестым и седьмцивходами блока, первый и второй. вхо-.ды элементов И группы подключены.соответственно.к...

Оперативное запоминающее устройство

Загрузка...

Номер патента: 1095233

Опубликовано: 30.05.1984

Авторы: Кузнецов, Хлюнев

МПК: G11C 11/00

Метки: запоминающее, оперативное

...регистра числа, а входы подключены к выходам младших разрядов первого регистра адреса и другим управляюшим входам коммутатора.Блок управления содержит накопитель микрокоманд, блок анализа режимов, формирователь сигнала блокировки, . триггер, элемент ИЛИ-.НЕ, группу элементов И, элемент задержки и дешифратор микрокоманд, выходы с первого по восьмой которого являются выходами блока, а входы соединены с одними из выходов накопителя микрокоманд, другие выходы которого подключены к одним из входов блока анализа режимов, причем единичный вход триггера соединен с выходом формирователя сигнала блокировки, вход которого подключен к шестому выходу дешифратора микрокоманд, выходы которого, кроме шестого, соединены соответственно с первыми...

Ассоциативное запоминающее устройство

Загрузка...

Номер патента: 1095237

Опубликовано: 30.05.1984

Авторы: Малышев, Окулов

МПК: G11C 15/00

Метки: ассоциативное, запоминающее

...элемента ИЛИ предыдущей группы подключен к первому входу второго элемента ИЛИ последующей группы, прямой выход предыдущего элемента И-НЕ соединен с вторым входом последующего элемента И-НЕ и третьим входом первого элемента И последующей группы, выход второго элемента ИЛИ последней группы соединен с вторыми входами вторых элементов И всех групп, вторые входы вторых элементов ИЛИ всех групп являются входами сброса устройства, управляющими выходами которого являются выходы ассоциативных запоминающих элементов последнего столбца матричного накопителя.На фиг. 1 представлена функциональная схема предлагаемого устройства; на фиг. 2 - функциональная схема ассоциативного запоминающего элемента матричного накопителя. Предлагаемое...

Ассоциативное запоминающее устройство

Загрузка...

Номер патента: 1095238

Опубликовано: 30.05.1984

Авторы: Корнейчук, Марковский, Павловский, Самофалов

МПК: G11C 15/00

Метки: ассоциативное, запоминающее

...элемента ИЛИ и входу третьего элемента задержки, выход которого соединен со вторыми входами пятого и шестого элементов ИЛИ и первыми входами второго и пятого элементов И, выходы которых подключены соответственно ко входу четвертого элемента задержки и ко входу пятого элемента задержки, выход которого соединен со вторым входом третьего элемента ИЛИ, выход четвертого элемента задержки подключен ко входу шестого элемента задержки, выход которого соединен с первыми входами третьего и шестого элементов И, вторые входы которых подключены соответственно к выходу и ко входу первого элемента НЕ, вторые входы первого и второго элементов И соединены с выходом второго элемента НЕ, выход шестого элемента И подключен к первому входу второго...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 1095239

Опубликовано: 30.05.1984

Авторы: Азарданов, Бахтиаров

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...входами диодного мостового ключа, выход ко- З 0торого является выходом устройства 12.Недостатком прототипа является низкаяточность из-за сквозного прохождения входного сигнала на конденсатор через барьерные емкости диодов разомкнутого ключа врежиме хранения. Так, в случае использова 35ния быстродействующих импульсных диодовс величи ной барьерной емкости порядка1 пф и конденсатора с номиналом 30 пф(указанные значения являются типовымидля быстродействуюших устройств) величина помехи сквозного прохождения может достигать Зо/О от амплитуды входного сигнала.1 роме того, время размыкания диодногомостового ключа не может быть меньше полного времени выключения тока на выходепереключателя, что приводит к возникновению сушественных апертурных...

Запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 1095240

Опубликовано: 30.05.1984

Авторы: Колесник, Масленников

МПК: G11C 29/00

Метки: запоминающее, самоконтролем

...вторые входы которых подключены к соответствующим выходам дешифратора, выходы сумматоров соединены с другими .входами накопителя. На чертеже изображена структурная схема запоминающего устройства с самоконтролем.Устройство содержит накопитель 1, один вход которого соединен с входом регистра 2 старших разрядов адреса и является входом 3 устройства, а выходы регистра 2 старших разрядов адреса соединены со входами дешифратора 4, который предназначен для выработки унитарного кода выбора определенного сегмента 5, на которые разделен накопитель 1. Управляющий вход каждого сегмента 5 соединен с выходом соответствующего сумматора 6 по модулю два, предназначенного для выработки инверсного значения сигнала, поступающего,на первый вход от...

Буферное запоминающее устройство

Загрузка...

Номер патента: 1096692

Опубликовано: 07.06.1984

Авторы: Вилесов, Ковалева

МПК: G11C 19/00

Метки: буферное, запоминающее

...элементов И, второй вход первого элемента И подключен квыходу первого элемента ИЛИ и первомувходу четвертого элемента И, а выход - кпервому входу второго элемента ИЛИ, второй вход которого соединен с выходом пято- ЗО го элемента И, а выход подключен к входампервого триггера и элемента НЕ, выход которого соединен с одним из входов второготриггера, другие выходы которого подключены к выходу четвертого элемента И, второйвход которого и вторые входы элементов2 И - ИЛИ подключены к первому выходу формирователя сигналов, второй вход которогосоединен с первыми входами шестого и седь.мого элементов И и третьи входы элементов 4 О,2 И - ИЛИ подключены к прямому выходу первого триггера, инверсный выход которого соединен с вторыми входами...

Постоянное запоминающее устройство

Загрузка...

Номер патента: 1096693

Опубликовано: 07.06.1984

Авторы: Дедикова, Копытов, Солод

МПК: G11C 17/00

Метки: запоминающее, постоянное

...П 1)%Т 1%1 Й 4 Р"РО 1 Управляющий вход второго блока формирова. телей тока (эатвор транзистора 15) и управляющий вход третьего блока формирователей тока (истоки транзисторов 16, 17) подключены к второму тактовому входу устройства.Выходы второго блока формирователей тока соединены с разрядными щинами второй груп пы накопителя (т, вт,щ), а его входы являются адресными входами третьей группы устройства. Входы третьего блока формирователей тока (эатворы транзисторов 16 и 17) соединены с выходами второго дешифратора (т йм- с 1 п ), а его выходы (стоки транзисторов 16, 17) соединены с адресными пжнами накопителя (т. сС) и выходами- четвертого блока формирователей тока (транзисторы Й и 19), Управляющий вход четвертого блока формирователей...

Постоянное запоминающее устройство

Загрузка...

Номер патента: 1096694

Опубликовано: 07.06.1984

Автор: Комарова

МПК: G11C 17/00

Метки: запоминающее, постоянное

...в них информа 1цией;Блок формирования логических функцийдвух переменных содержит два элемента. НЕ,входы которых являются входами блока, элементы ИСКЛЮЧАЮЩЕЕ ИЛИ и ЭКВИВАЛЕНТНОСТЬ, входы которых соединены с входа.ми и выходами элементов НЕ, по четыре5 двухвходовых элемента И и ИЛИ, причемпервые входы первого и второго элементовИ и ИЛИ соединены с входом первого эле.мента НЕ, а первые входы третьего и четвертого элементов И и ИЛИ - с выходомпервого элемента НЕ, вторые входы первогои третьего элементов И и ИЛИ соединены свходом второго элемента НЕ, а вторые входы второго и четвертого элементов И иИЛИ - с выходом второго элемента НЕ,15 выходы элементов И и ИЛИ являются спервого по восьмой выходами блока соответственно, выходы элементов...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 1096695

Опубликовано: 07.06.1984

Авторы: Равер, Тимкин, Финогенова

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...к хранению и возрастанию помехи сквозного прохождения сигнала со гходг устройства на накопительный элемент в ре. жиме хранения, В результате, точность уст ройства является недостаточно вьсокой.50Цель изобретения - повышение точности аналогового запоминаю цего устройства.Указанная цель достигается тем, что в аналоговое запоминающее устройство, содержащее дифференциальный управляемый каскад, выполненный по каскодной схеме с активной нагрузкой, неинвертирующий. вход которого яв. является входом устройства, выход соединен с входом повторителя напряжения, выход котороо является выходом устроиства исоединен; ицверпруюцгим входом дифференциального управляемого каскада, вход управления которого соединен с вь 1 ходом уп.равляемого генератора...