Патенты с меткой «запоминающее»

Страница 94

Оперативное запоминающее устройство

Загрузка...

Номер патента: 1580442

Опубликовано: 23.07.1990

Авторы: Барабанов, Ивашинцов, Славин, Хролович

МПК: G11C 11/00

Метки: запоминающее, оперативное

...12 инАормации, на котором она Аиксируется сигналом, поступающим на вход управления этого регистра, При этом, ес" ли включен один из шинных Аормнрователей 5, 6 или 7, считанная инАормация поступает через него на один из выходов устройства 29, 30 или 31. Если при чтении обнаружена ошибка, то на выходе блока КИО 17 Аормируется сигнал ошибки, поступающий на второй вход регистра 14 ошибок где наличие этой ошибки запоминаетсяРегистр 14 ошибок служит также для Аиксации ошибок по четности в поступающем в уст" ройство адресе (как при записи так и при чтении) и.инйормации (только при записи). Для этого входы блока 9 контроля по четности подключены к выходам коммутатора 3, с которых поступают адрес и инАормация, сопровож 55 даемые контрольными...

Буферное запоминающее устройство

Загрузка...

Номер патента: 1583938

Опубликовано: 07.08.1990

Авторы: Вилесов, Ковалева

МПК: G06F 13/00

Метки: буферное, запоминающее

...сбой и в БЗУ не поступает последнее словосообщения с адресом, являющимся при знаком конца цикла, то РП 9 с БПП 14 не считывается, сигнал РП 19 РЕ 4.в блоке управления не формируется, а следовательно, не Формируется и сигнал ЩСЗ на элементе ИЛИ 50 и сигналы ВН и ВН на триггере 39.Счетчик 18 продолжает считать поступающие на блок управления сигналы СЧ. Период формирования сигнала фиксации сообщения (А 2") с .выходадешифратора 19 много больше периода55 нормальной работы БЗУ, когда период РП 19 РЕ 4 равен А 2Поэтому, если источник сообщений работает без сбоев, то Сигнал на выходе дешифратора не формируется, так как счет"чик 18 периодически обнуляется сигналом РП 19 фРЕ 4. Если в источникесообщений произошел сбой, то принакоплении в счетчике...

Буферное запоминающее устройство

Загрузка...

Номер патента: 1583980

Опубликовано: 07.08.1990

Авторы: Джанджулян, Мирзоян, Ягджян

МПК: G11C 19/00

Метки: буферное, запоминающее

...импульсом (задним фронтом) происходит сброс триггера 22 и на выходе 36 устанавливается единичный уровень, но так как на управляющем .выходе 34 (Запись/Чтение) нулевой уровень, то внешнему устройству запрещается выдавать сигнал Запрос записи.В момент времени ж на временной диаграмме представлена ситуация, когда происходит чтение из последней ячейки накопителя 2. На выходе элемента ИЛИ 27 ,устанавливается нулевой уровень, на управляющем выходе 37 Запрос приема данных устанавливается единичный уровень. Последним тактовым импульсом устанавливается в единичный уровень старший разряд счетчика 10 и тот же уровень устанавливается на управляющем выходе устройства 34, тем самым разрешая чтение из накопителя 3 и запись в накопитель 2. Задним...

Запоминающее устройство с исправлением ошибок

Загрузка...

Номер патента: 1585835

Опубликовано: 15.08.1990

Автор: Урбанович

МПК: G11C 29/00

Метки: запоминающее, исправлением, ошибок

...сдвига 24, которая с каждым новым тактовым импульсом передвигается к последующему соответствующему разряду регистра, Между первым и вторым тактовыми импульсами происходит считывание кодового слова из блока памяти, запись его в регистр 5 по заднему фронту сигнала на выходе 25 регистра 24, Кроме того, кодовое слово через коммутатор 6 попадает в блок 14 обнаружения ошибок, Если в считанном блоке ошибок нет, о чем свидетельствуют нулевые сигналы на выходах 18 и 19 блока 14, то по приходу второго тактового импульса на выходе 40 элемента ИЛИ 32 вырабатывается сигнал окончания цикла и обнуления регистров 5 и 24, При этом на выходах 17 блока 14 - нулевые сигналы, Информационные символы проходят на выходы 35 устройства через блок 23...

Ассоциативное запоминающее устройство

Загрузка...

Номер патента: 1587586

Опубликовано: 23.08.1990

Авторы: Кильдюшев, Токмаков

МПК: G11C 15/00

Метки: ассоциативное, запоминающее

...уровня, в адресной части которой содержится начальный адрес данного узла. Исключение составляет последняя ячейка узла памяти первого уровня, в символьной части которой записывается код конца последовательности.Каждый узел памяти имеет признаковую часть, в которой записываются признаки, идентифицирующие содержимое ячеек памяти. Ячейки узлов памяти, в символьной и адресной частях которых находятся соответственно элемент и адрес перехода на следующий уровень иерархии, идентифицируются признаком А; ячейки, в адресной части которых находится адрес перехода на предыдущий уровень иерархии, идентифицируются признаком В, последняя ячейка узла 3 памяти первого уровня иерархии идентифицируется признаком С.Необходимость такой идентификации...

Постоянное запоминающее устройство

Загрузка...

Номер патента: 1587589

Опубликовано: 23.08.1990

Автор: Чернов

МПК: G11C 17/00

Метки: запоминающее, постоянное

...имеют различные геометрические размеры, во всех четырех рассмотренных случаях в процессе считывания на выбранной разрядной шине устанавливаются различные уровни напряжений. Так, если принять отношение длины к ширине канала, например, первого из двух рассматриваемых транзисторов большим, чем у второго, то за счет протекания тока через транзистор 28 со встроенным каналом, на затвор которого при считывании подается низкий уровень напряжения, в первом случае падение напряжения на двух открытых активных транзисторах будет минимальным и на разрядной шине установится наименьший из возможных уровень потенциала (состояние 1 на фиг. 2). Во втором случае оба транзистора закрыты (паразитные транзисторы имеют высокое пороговое напряжение) и...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 1587595

Опубликовано: 23.08.1990

Авторы: Меер, Нестеров, Саганенко, Юдин

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...ОГОВОЕ ЗАПОМИНАЮЩЕЕ УСТзаряжаются выходными токамиисточников 11 и 12 тока, а процесс установления напряжений 017 и 01 в на выходах 17 и 18 контролируется двумя цепями отрицательной обратной связи через источники 11 и 12 тока. Пример характера изменения выходного сигнала показан на зпюре 02 о(кривая А, фиг. 2), Однако в зависимости от ненулевого значения приведенного напряжения е смещения нуля источников 11 и 12 тока сигнал 02 о (аналогичное происходит и с сигналом Оп) может.быть смещен (пунктирные кривые Б и В соответствуют е 0 и еО),Таким образом, форсирование процесса выборки выходными токами источников 11 и 12 тока сопровождается непрогнозируемыми напряжениями смещения. Для их устранения источники 11 и 12 тока с окончанием...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 1587596

Опубликовано: 23.08.1990

Авторы: Гуляев, Дорух

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...у (т) значительноменьше, чем е (1), поэтому слежение завходным сигналом Х(1) осуществляется с высокой точностью, 5 10 35 40 45 50 55 20 25 30 В режиме хранения под действием управляющего сигнала с входа 17 элементы 5 и 6 размыкаются, отключая выходьг вычитателей 1 и 2 от суммирующих входов вычитателей 3 и 4, а элементы 7 и 8 замыкаются, подключая выходы дифференциаторов 11 и 12 к вычитающим входам этих вычитателей. Выходной сигнал т(т) "замораживается" на уровне, соответствующем моменту поступления управляющего сигнала на замыкание элементов 7 и 8 и размыкание элементов 5и 6.Дифференциатор 11, элемент 7 и вычитатель 3 в режиме хранения образуют цепь отрицательной обратной связи, препятствующей изменению сигнала на выходе...

Динамическое запоминающее устройство с коррекцией ошибок

Загрузка...

Номер патента: 1587600

Опубликовано: 23.08.1990

Авторы: Волосников, Корнышев

МПК: G11C 29/00

Метки: динамическое, запоминающее, коррекцией, ошибок

...по второму входу блока 6 формирует единичный уровень на третьем его выходе и обеспечивает подключение через коммутаторы 4 и 5 подачу на адресные и информационный входы накопителя 1 соответствующих сигналов. Нулевой уровень этого сигнала подключает соответственно выход счетчика 2 и выход регистра 9 регенерации. Передним фронтом этого сигнала происходит добавление единицы к содержимому счетчика 2.В цикле записи на вход 13 подается информация, подлежащая записи в накопи. тель 1. В формирователе 8 контрольных сиг, налов происходитформирование дополнительных битов кода Хэмминга, по-. зволяющих обнаружить и исправлять одиночные ошибки. С выхода блока 8 информационные биты и биты кода Хэмминга подаются на один из входов коммутатора25...

Резервированное запоминающее устройство

Загрузка...

Номер патента: 1587601

Опубликовано: 23.08.1990

Авторы: Колесник, Кучин

МПК: G11C 29/00

Метки: запоминающее, резервированное

...6 отключен от входа 18 питания с помощью ключа 9, на управляющий вход которого поступает сигнал логического "0" (с выхода триггера 111, который интерпретируется как отсутствие ошибок в выходной информации, выбираемой из блока 5. Информация с выхода сумматора 15 по модулю два поступает нэ первый вход блока 13 элементов И, на второй вход которого поступает сигнал логической "1" с выхода одновибратора 12, который разрешает прохождение информации, выбранной из блока 5, на выход устройства без задержки. Если управляющий сигнал нэ выходе разряда 2 регистра адреса логическая "1", то через вход сумматора 16 по модулю двэ и ключ 7 происходит подключение к входу 18 питания блока 4, информация из которого, при отсутствии ошибок, выбирается...

Оперативное запоминающее устройство

Загрузка...

Номер патента: 1589324

Опубликовано: 30.08.1990

Авторы: Гольдин, Кондратьев, Романовский, Цирлин

МПК: G11C 11/40

Метки: запоминающее, оперативное

...15 приводит к появлению такого же потенциала на выходе элемента 14, который, апирая транзисторы 4 и 5 элемента выборки, отсекает элемент 1 памяти от разрядных шин 20 и 2 и свидетельствует о завершении процесса записи, После этого, как и в режиме считывания, потенциалы на шинах 20 и 21 сохраняются за счет наличия инверторов 18 и 9 и связи между выходами 25 и 26 устройства и его 45 разрядными шинами 21 и 20 через транзисторы 12, 13 и 9, 10 элементов нагрузки соответственно.Если информация, поданная на входы 23и 24, противоположна ранее записанной в элемент 1 памяти, т. е, той, что поступила на БО выходы 25 и 26, то появление низкого потенциала на выходе элемента 15 не приводит к появлению такого же потенциала на выходе элемента 4....

Постоянное запоминающее устройство

Загрузка...

Номер патента: 1594603

Опубликовано: 23.09.1990

Автор: Тенк

МПК: G11C 11/40

Метки: запоминающее, постоянное

...на входах ЗУ один из пары выходов каждого адресного формирователя разряжается. Квыходам одного из адресных формиро" вателей 7 подключен элемент И-НЕ 17. На входы третьего элемента И-НЕ 24 поступают сигналы с выходов элементов И-НЕ 17 и 23. через первый инвертор 26. На выходе элемента И-НЕ 24 вырабатывается второй стробирующий сигнал (шина 11). Этот сигнал активи". зирует первый дешифратор 3 путем подключения истоков транзисторов 5 к пине 31 нулевого потенциала, Тем самым создаются условия для разряда невыбранных шин 14 строк через первый дешифратор 3. На входы элемента ИЛИ-НЕ 25 поступают сигналы с выходов элемента 23 и блока 18 разрядных ключей, который содержит эталонную шину 14 и элемент дешифратора (транзисторы 5 и и 6), Элемент...

Постоянное запоминающее устройство с коррекцией информации

Загрузка...

Номер патента: 1594614

Опубликовано: 23.09.1990

Авторы: Волобуев, Зуев, Корнеева, Костяев, Лезин, Шур

МПК: G11C 29/00

Метки: запоминающее, информации, коррекцией, постоянное

...по 1-4 разрядам входа 10 больше значения кода в 13-16 разрядах информации, считанной из блока 3 1 Корректируются нсе ячейки выбранной 16-словной страницы блока 6 независимо от значения 13-16 разрядов информации, считанной из блока 3 определяемым как сумма значения ко"да 1"12 разрядов, считанная из блока 3 информации, и значения кода 1-4разрядов нхода 10, причем 1-8 разряды считанной иэ блока 3 информацииопределяют адрес 16-словной страницыкорректирующей информации, записанной в блоке 1, а 9-12 разряды определяют место размещения корректирующих ячеек на,данной странице. Таким образом, обеспечивается плотностьупаконки записываемой в блок 1 программируемой памяти корректирующейинФормации,Формула изобретения Постоянное запоминающее...

Динамическое запоминающее устройство

Загрузка...

Номер патента: 1596395

Опубликовано: 30.09.1990

Авторы: Малевич, Пранович

МПК: G11C 21/00

Метки: динамическое, запоминающее

...формирователем 3 и преобразуетсятриггером 6 в поток перепадов(фиг. 2 г), который на выходе элемента ИЛИ 5 дополняетсяперепадом в момент 1 о начала записи(фиг. 2 д). Этот поток перепадов проходит через элемент И-НЕ 10 в формирователе 2 иначинает циркулировать в контуре рецирхуляции с периодом Т (фиг. 2 е),Считывание записанного потока импульсов осуществляется с помощью блока 8селекции следующим образом.Первый перепад напряжения с выхода формирователя 2, пройдя через элемент И 12, запускает одновибратор 14.Импульс, сформированный одновибрато. ром 14 (фиг. 2 ж), имеет длительность т 2,которая удовлетворяет следующему соотношениют 1 (т 2 (Т. Этотимпульсзакрываетэлемент И 12 на время существования навыходе контура рециркуляции...

Динамическое запоминающее устройство

Загрузка...

Номер патента: 1596396

Опубликовано: 30.09.1990

Авторы: Кондратюк, Лутковский, Пранович

МПК: G11C 21/00

Метки: динамическое, запоминающее

...порогового элемента 18 приводит к синхронизации фронта и спада каждого импульса потока с фиксированной в пределах периода Т, фазой СВЧ-сигнала (фазой синхронизации). Так как фронт переключает элемент 18 из состояния "0" в "1", а спад - из состояния "1" в "0", то фазы синхронизации для каждого из этих переключений сдвинуты на Т,/2, Следовательно, длительность импульсов, циркулирующих в элементах памяти 13 - 15, равна целому числу полупериодов СВЧ-сигнала, Интервалы между импульсами равны целому числу периодов Тс. Так как каждый из импульсов в элементе 13 сфазирован с синхронизирующим СВЧ-сигналом, то это ведет к деформации нэ выходе элемента 13 длительностей временных интервалов, сформированных на первом выходе блока 1. Для повышения...

Оперативное запоминающее устройство с резервированием

Загрузка...

Номер патента: 1596397

Опубликовано: 30.09.1990

Авторы: Баранов, Березин, Королев, Поплевин

МПК: G11C 29/00

Метки: запоминающее, оперативное, резервированием

...на входы элементов И 16 генератора 2 и разрешает прохождениеинформации с входов 8 на входы сумматоров 13 и 14 по модулю два генератора 2кода, Генератор 2 производит вычисление20 контрольных разрядов для поступивших информационных разрядов, которые записы-.ваются в блок 1 памяти по соответствующимуправляющим сигналам выборки кристаллаи разрешения записи (на чертежах не по 25 казаны) блока 1 памяти.Если на входы 7 поступил адрес слова,в котором имеется две неисправности, блок5 сравнения соответствует этому адресу.Блок 6 выдает на входы управления ре 30 жимом генератора 2 кода Хэмминга сигналы а а 1,Ьаоа 1, Ьао а 1.Генератор 2 в качестве контрольныхразрядов выдает значение разрядов Оо- Оз,что и будет записано в блок 1 памяти. При35...

Оптическое оперативное запоминающее устройство циркуляционного типа

Загрузка...

Номер патента: 1597933

Опубликовано: 07.10.1990

Авторы: Беловолов, Визнер, Дианов, Есьман, Карпов, Пилипович

МПК: G11C 13/04

Метки: запоминающее, оперативное, оптическое, типа, циркуляционного

...сдвиг Г0 или ГГ в зависи.мости от информационного символа на его электрическом входе (фиг. Зг, д). Фазовый сдвиг в оптическом луче на выходе третьего модулятора 28 равен .50 55 После авода. послед она тель нос ти в волоконный светонод 1, снимается разрешающий сигнал с шины 5 управления эаписью и на второй управляющий вход блока 7 управления подается разрешающий сигнал сшины 6 управления циркуляцией, При этом второй ипформационный вход блока 7 управления соединяется с его выходом, замыкая, таким образом, контур циркуляции информационного сигналя. сумме фазовых сдвигов, вносимых вторым 27,и третьим 28 модуляторами(фиг. Зж). Второй модулятор 27 управляется информационной последовательностью, задержанной на дна символа,что...

Запоминающее устройство

Загрузка...

Номер патента: 1599897

Опубликовано: 15.10.1990

Автор: Сидорович

МПК: G11C 11/00

Метки: запоминающее

...следующим образом.При обращении процессора по адресу А, распознаваемому дешифратором 1, происходит обращение к ячейке блока памяти 2, адрес которой указан в счетчике 3, при этом происходит расширение памяти от одной ячейки до объема блока памяти 2. Поскольку и счетчик 3 и ячейка блока памяти 2, адресуемая счетчиком 3, соответствуют одному и тому же адресу А адресного пространства, их выборка осуществляется демультиплексором б в зависимости от предыстории обращения по адресу А, а именно, если предыдущее обращение по адресу А было чтением, а текущее - записью, выбирается счетчик 3. Во всех остальных случаях выбирается ячейка блока 2 памяти, адресуемая счетчиком 3. Этот анализ выполняют триггер 4 и элемент И - НЕ 5. При инициализации...

Буферное запоминающее устройство

Загрузка...

Номер патента: 1599900

Опубликовано: 15.10.1990

Авторы: Александров, Антонов

МПК: G11C 19/00

Метки: буферное, запоминающее

...9 импульсов, регистр 10 входных данных, эле мент ИЛИ 11, ключ 12, Элемент И 13, триггер 14, одновибратор 15, элемент НЕ 16, схему 17 сравнения, КЯ-триггер 18 и элемент И 19. Устройство работает следующим образом.При поступлении импульса записи ЗП или импульса считывания СЧ состояние счетчиков адресов записи 5 или адресов чтения 6 меняется. При совпадении значений адреса записи или адреса чтения схема сравнения 17 на выходе выставляет сигнал равенства кодов.Этот сигнал в зависимости от состояния КЬ-триггера 18 проходит или не проходит через элемент И 19 на выход устройства.Сигналы равенства адресов при переходе счетного импульса на вход счетчика 6 адресов чтения не проходит на информационный выход устройства, так как этот счетный...

Буферное запоминающее устройство

Загрузка...

Номер патента: 1603437

Опубликовано: 30.10.1990

Авторы: Варшавский, Кондратьев, Кравченко, Цирлин

МПК: G11C 19/00

Метки: буферное, запоминающее

...00 запрещен;Значения на выходе 19 устройства соответствуют следующему: б - информацияподготовлена для передачи из последнейячейки, 1 - информация в последней ячейке 50не подготовлена.Значения на входе 18 устройства соответствуют следующему: 1 - приемник готовк приему информации, 0 - приемник принялинформацию иэ устройства, 55Запись информации в ячейку памяти 1,1по входам 9,р и 10,р происходит тогда, когцав ячейке 1 ф) записана информация, а вячейке 1 1+1) информация стерта, Стираниеинформации в ячейке 1, происходит тогда,когда в ячейке 1 Л 1) информация записана,Сложность реализации ячейки памяти предлагаемого устройства составляет 2 гп+2 элемента И-НЕ против 4 п 1 в прототипе,Формула изобретения Буферное запоминающее устройство,...

Стековое запоминающее устройство

Загрузка...

Номер патента: 1603438

Опубликовано: 30.10.1990

Автор: Мягков

МПК: G11C 21/00

Метки: запоминающее, стековое

...блока управления имеется сигнал "1", т,е, происходит перезапись информации из оперативного накопителя 4 во второй буферный регистр 5.При поступлении на вход блока 8 управления и/2 импульсов на входе синхронизации первого счетчика-делителя 14, а следовательно, и на третьем выходе блока 8 управления появляется сигнал "0", на выходе второго счетчика-делителя 15 - сигнал "1", а на пятом выходе блока 8 управления - сигнал "0", При поступлении на вход синхронизации блока 8 управления и/4 + + и/2 импульсов на третьем выходе блока 8 управления появляется сигнал "1", т.е. происходит перезапись информации из первого буферного регистра 3 в оперативный накопитель 4.При поступлении на вход синхронизации блока 8 управления и импульсов на третьем...

Запоминающее устройство с обнаружением и исправлением ошибок

Загрузка...

Номер патента: 1603440

Опубликовано: 30.10.1990

Авторы: Николаев, Храпко

МПК: G11C 29/00

Метки: запоминающее, исправлением, обнаружением, ошибок

...памяти 2.1, 2.2, , 2.в+1. Блок 7 передает на информационные входы модулей памяти через группу элементов ИЛИ информацию с регистров 4, блокируя при этом одно из слов, которое замещается подлежащим записи словом, поступающим с блока 6. Группа элементов ИЛИ 8 выполняет функцию обьединения информации, поступающей с блоков 6 и , в процессе записи нового слова информации и регенерации (перезаписи)5 10 20 2530 35 40 45 50 Дешифратор 9 в соответствии со старшими (или младшими) ц-разрядами адреса, поступак щими на его вход, управляет порядком считывания и записи (регенерации) информации,Группа элементов НЕ 10 инвертирует выходы 1, 2, и дешифратора 9 с тем, чтобы обеспечить такое управление блоком 7, при котором одно слово информации...

Запоминающее устройство

Загрузка...

Номер патента: 1608746

Опубликовано: 23.11.1990

Авторы: Орлов, Тунев, Устинов

МПК: G11C 11/00

Метки: запоминающее

...идет обращение к регистру страницы и если младшие разряды данных, поступающие с магистрали ЭВМ 7 через блок 6 сопряжения на вторую группу информационных входов первой схемы 3 сравнения, совпали с информацией, установленной на первой группе информационных входов первой схемы 3 сравнения, первая схема 3 сравнения выдает сигнал СПД - сигнал совпадения данных, который поступает на первый 14 и второй 15 блоки логики, и далее первый блок 14 логики выдает сигнал У - сигнал установки в единичное состояние первого триггера 6,состояние примут сигналы ф 2 и ФЗ. Далее первый блок 14 логики в случае, если записанный в третий регистр 26 обмена адрес является адресом регистра страницы, вы ставляет на свой четвертыи выход единичный уровень сигнала...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 1608753

Опубликовано: 23.11.1990

Авторы: Бармин, Зотов, Николаев, Саладаев, Самойлов

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...элемент на коноре, одна из обкладок которого соес шиной нулевого потенциала уста, входной усилитель, информационод которого является информацион- ходом устройства, первый формиростробирующих импульсов, вход кото- ляется стробирующим входом устрой- соединен с входом второго формия стробирующих импульсов, входной выходной ключ, управляющий вход о соединен с выходом второго форРедактор Н. ЛазаренкоЗаказ 3622ВНИИПИ Государственного ко113035, МоскПроизводственно-издательски мирователя стробирующих импульсов, выходной усилитель, информационный вход которого соединен с выходом выходного ключа, выход выходного усилителя явля ется выходом устройства, отличающеесятем, что, с целью повышения точности устройства, в него введены первая и вторая...

Запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 1608754

Опубликовано: 23.11.1990

Авторы: Бруевич, Воробьев, Куликов

МПК: G11C 29/00

Метки: запоминающее, самоконтролем

...И 36 аются логические единицы и на его также формируется логическая единиойдя на вторые входы элементов И 6 -вызывает выдачу записанного в ре числа через элементы И 6 - 10 и- 31 на входы-выходы 54 устройства, она поступает в процессор для сравнеэталоном.овременно контрольные разряды с выприемо-передающих элементов 46 пот на вторые входы группы элемен и 21. В этот момент на обоих входах та И 39 присутствуют высокие уровни еская единица с его выхода выдается ые входы группы элементов И 20 и 21. льтате считанные контрольные разряходят элементы И 20 и 21, ИЛИ 34 и 35 сываются в регистр 5 состояний.1 Д15 го25 адресу контрольные разряды, а кодовое слово в целом содержит ошибку в первом информационном разряде.В дальнейшем коррекция вновь...

Оперативное запоминающее устройство

Загрузка...

Номер патента: 1615803

Опубликовано: 23.12.1990

Авторы: Жучков, Мягких

МПК: G11C 11/00

Метки: запоминающее, оперативное

...лишь разницей, что код младших разрядов на выходе регистра 3 состояния устанавливается таким, что на выходе коммутатора появляется сигнал 15 "Прием", а на выходе 14 блока 7 памяти присутствует сигнал "Чтение", Выборка памяти производится в этом случае сигналом 15 "Прием", поступающим на вход 13 блока 7 памяти через элемент ИЛ И 1, Переключение адреса памяти можно также производить другими сигналами 16 (в том числе и системным сигналом 17, выделяемым дешифратором 2 (адреса микропроцессорной системы), устанавливая соответствующие коды в регистре 3 состояния, Занесение и считывание информации возможно также в режиме декрементации адресного регистра, образованного счетчиамй 5 и 6. В этом случае в начале процедуры в счетчики 5 и 6 заносятся...

Запоминающее устройство на цилиндрических магнитных доменах

Загрузка...

Номер патента: 1615805

Опубликовано: 23.12.1990

Авторы: Алексеев, Братман, Ковалев, Минкина, Росницкий, Савельев, Соколова, Торотенков

МПК: G11C 11/14

Метки: доменах, запоминающее, магнитных, цилиндрических

...соответственно, увеличивается частота импульсов, запускающих формирователь 2 поля вращения. При уменьшении напряжения питания Чпиг частота тактовых импульсов генератора 4 уменьшается. При изменении частоты поля вращения, обусловленном изменением напряжения питания устройства, изменяются установившиеся значения в переходном процессе нарастания и спада тока поля вращения (фиг.З), что позволяет стабилизировать амплитуду тока,5 10 15 20 25 30 35 40 45 50 55 Наличие терморезистора 13 в делителе 5 напряжения (фиг.2) позволяет корректировать значение упраляющего напряжения Чупр при изменении температуры окружающей среды, Стабилизация по напряжению питания Чгн генератора 4 тактовых импульсов обеспечивается стабилизатором 14 напряженияия.При...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 1615808

Опубликовано: 23.12.1990

Авторы: Меер, Нестеров, Саганенко

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...присутствует напряжение"Лог.1". В этом случае базоэмиттерный переход транзистбра 25 открыт, и величинатока управления транзисторами 21 и 22 отбирается из источников 17 и 18, вследствиечего напряжения на базах транзисторов 20и 19 соответственно близки к+Оо и -Оо и .оконечный повторитель переходит в закрытое состояние. Активный ключ в этом режиме характеризуется высоким входным ивысоким выходным сопротивлением.С учетом рассмотренного действия и характеристик активного ключевого элементав режиме выборки в устройстве фиг.1) элементы 2 и 3 форсированно заряжаются досоответствующих напряжений 02 и Оз, которые можно рассчитывать следующим образом:02 = 011+ Ь 4 2)Оз = 0 12+ кб - (011+ к 5) = 011+ к 4+-(011+ к 5) = +(к 4 к 5), (3)так как...

Запоминающее устройство с сохранением информации при отключении питания

Загрузка...

Номер патента: 1615809

Опубликовано: 23.12.1990

Авторы: Белоусов, Кузин, Потапенко, Рубанов

МПК: G06F 1/30, G11C 29/00

Метки: запоминающее, информации, отключении, питания, сохранением

...питания.Таким образом, пороговый элемент 13 сравнивает с опорным уровнем напряже ние, пропорциональное скорости изменения напряжения на выводе основного источника питания. При этом опорный уроовень Оп.э., выбирается из условияОпэ = , (3)задО Опцвгде заданная скорость изменениябтОпор, выбираемая из условия, что переход ный .процесс приблизился к своему установившемуся значению настолько, что его можно Считать завершенным.В конечном итоге на выходе порогового элемента 13 будет поддерживаться уровень 55 "1" при выполнении условия бОпцабО Для этого статическая характеристика порогового элемента 13 должна иметь вид, как показано на фиг,6.Пороговые элементы 10, 11, 13, 18 выполняются обычно на операционных усилителях, которые питаются...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 1484163

Опубликовано: 30.12.1990

Автор: Дубасов

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...напряжение устройства с коэффициентом пропорциональности, определяемым соотношением сопротивлений резисторов в делителе 7. При переходе в режим хранения клю чи 3 и 5 размыкаются, а ключ 4 замыкается. ОУ 1 не входит в насыщение, поскольку охвачен отрицательной обратной связью через ключ 4. Напряжение, запомненное на конденсаторе 6, передается на выход устройства через повторитель напряжения 2.В предложенном устройстве в режим хранения выходное найряжение складывается из напряжения на конденсаторе 6 и напряжения на инвертирующем вхое ОУ 1. Последнее близко к нулю, ноеет составляющую, пропорциональную входному напряжению устройства в резиме хранения, ослабленную в. К раз, где К - коэффициент усиления ОУ.,Орловская Т СС ина,10 тельскнй...