Патенты с меткой «запоминающее»
Запоминающее устройство
Номер патента: 1619282
Опубликовано: 07.01.1991
Авторы: Афанасьев, Златкис, Кашин, Тептин
МПК: G06F 13/00
Метки: запоминающее
...и элемент ИЛИ 14, После окончания ццкла "Чтение" сигнал "Чтение предыдуцего блока данных" через элемент ИПИ 13 поступает на вход первого счетчика 17, увеличивая его содержииое на единицу. Первый счетчик 17 вы;.олняет Функцио адресного регистра первого блока 19 памяти. Таким обрачзом, считывание следуюцего элемента данных будет производиться из следуюцей ячейки пажити, Данные с выхода первого блока 19 памяти поступают на выход 21 устройства. Сигнал "Конец блока данных" с входа 5 поступает на входы счетчиков 17 и 18, обнуляя их, и на вход триггера б, перебрасывая его в противоположное состояние.При прохождении следующего блока данных сигнал 113 апись текущего блока11данных через элемент И 7 и элемент ИЛИ 13 будет управлять первым...
Запоминающее устройство
Номер патента: 1619343
Опубликовано: 07.01.1991
Автор: Акопян
МПК: G11C 11/22
Метки: запоминающее
...формирует разрешающий уровень йа втором выходе, прямой выход триггера ФД 24, соединенном с вторым входом элемента 14, если электрод 6 считываемого сигнала имее отрицательное значение вектора 20 остаточной поляризации. В противном случае состояние триггера фазы ФД 24 не изменяется и разрешающий уровень формируется на первом выходе ФД 24 (инверсный выход триггера фазы ФД 24) 25 После фазо-временной селекции одновременно с уровнями Бпьезопреобразованных сигцдлон считывания с АД 10, поступающие ца первые входы СС 11, на вторые выходы СС 11 с ГЛИН 12, по сигналу с формирователя 22, подается линейно-изменяющееся опорное напряжение Б С этого момента начинается формированиевременного интервала, В схеме 11 сравнения уровни Б, (1) с АД 10...
Запоминающее устройство с многоформатным доступом к данным
Номер патента: 1624526
Опубликовано: 30.01.1991
Авторы: Аноприенко, Гриза
МПК: G11C 11/34
Метки: данным, доступом, запоминающее, многоформатным
...блока данных Блоки 101 - 10 п хранят однобитовые признаки занятости для всех блоков данных соответствующего формата, при этом занятость блока данных задается "1", 8 зависимости от сигнала "Запись" на входе устройства на выходах блоков 101 - 10 п признаков занятости формируются признаки занятости для блоков данных, к которым произведено обращение при записи данных. Причем, если признак занятости для определенного формата данных равен "1", то признаки занятости форматов большей размерности также равны "1". Мультиплексор 11 в зависимости отформата данных коммутирует на выход уст 1624526ройства признак занятости для данного формата.Запоминающее устройство работает следующим образом.В исходном состоянии во всех ячейках блоков 18 памяти...
Постоянное запоминающее устройство
Номер патента: 1624527
Опубликовано: 30.01.1991
Автор: Сухачев
МПК: G11C 17/00
Метки: запоминающее, постоянное
...приемсчитываемой информации в регистр 9, затем стробирует блок 14 контроля, а если на его выходе нет сигнала сбоя, что свидетельствует о правильности считанной информации на выходе 10 устройства, выдает признак "Готовность" на выходе 18 устройства.Так как счетчик 15 адреса не изменяет свое состояние при считывании информации без сбоя, это означает, что при считывании массива информации происходит обращение в одни и те же зоны в модулях 7 памяти, определяемых кодом адреса счетчика 15 (коэффициент пересчета счетчика 15 адреса определяется количеством резервных зон в модуле 1 памяти, в которых хранится одинаковая информация).Если блок 3 сравнения вырабатывает признак сравнения, возможно ускорение выборки иэ накопителя, так как обращение...
Буферное запоминающее устройство
Номер патента: 1624533
Опубликовано: 30.01.1991
МПК: G11C 19/00
Метки: буферное, запоминающее
...накопителя 16 (и1, целое, количество цепей параллельного кода), сохраняется состояние, соответствующее предыдущему (" ноль" или "единица."). Если же поступившая комбинация символов соответствует символам буквенного или цифрового регистров, то она анализируется в дешифраторе 14 или 15, после чего сигналы от дешифратора 14 или 15 поступают в элемент ИЛИ 17 и в триггер 18. Если поступает комбинация символов буквенного регистра, то триггер 18 срабатывает и начинает выдавать на (и + 1)-й вход накопителя 16 и одновременно элемент ИЛИ 17 выдает единичный сигнал запрета 5Ф 10 15 20 25 30 35 40 45 50 55 на блок 13 управления, который по этому сигналу запрещает запись регистровой комбинации символов в накопитель 16. В случае, когда поступает...
Буферное запоминающее устройство
Номер патента: 1624534
Опубликовано: 30.01.1991
Авторы: Запалатовский, Захарова
МПК: G09G 1/16, G11C 19/00
Метки: буферное, запоминающее
...из всех МП, Следовательно. функция Я (х, у) должна обеспечивать на всех строках растра последовательное распределение ЭИ по всем МП, При записи последовательности вырабатываемых графическим процессором ЭИ должна обеспечиваться минимальная частота выборки одноименных МП. Следовательно, функция Я (х, у) должна обеспечивать в соседних строках изменение порядка следования ЭИ, одним из вариантов такого изменения могут быть сдвинутые друг относительно друга последовательности распределения ЭИ.Иллюстрацией применения изложенных соображений может служить рассматриваемый далее вариант технической реализации предлагаемого запоминающего устройства для растрового дисплей. В нем принято й = 2 = 8. На фиг. 2 представлензфрагмент растра дисплея, где...
Запоминающее устройство с контролем
Номер патента: 1624535
Опубликовано: 30.01.1991
Авторы: Терзян, Торосян, Чахоян
МПК: G11C 29/00
Метки: запоминающее, контролем
...3. Контрольные разряды в части 12 накопителя 3 не изменяются, так как запись в контрольную часть накопителя 3 запрещена.Таким образом, в части 11 накопителя имитируется ошибка. Производится чтение и прием ИР и КР на регистр 2. В блоке 4 кодирования формируется новый контрольный код для информации с одной ошибкой и сравнивается со считанным из контроль 5 10 15 20 25 30 35 40 45 50 55 ной части 12 накопителя, Если в контрольной части 12 накопителя отсутствует ошибка, то по синдрому, сформированному навыходе блока 4 кодирования, на регистре 2информация исправляется и передается впроцессор, где сравнение с информацией содной ошибкой указывает на отсутствиеошибки в части 12 накопителя. Если в нейимеется двойная ошибка, то в целом на...
Буферное запоминающее устройство
Номер патента: 1626262
Опубликовано: 07.02.1991
Авторы: Запалатовский, Захарова
МПК: G09G 1/16, G11C 19/00
Метки: буферное, запоминающее
...распределение ЭИ по всем МО, С другой стороны, при записи последовательности вырабатываемых графическим процессором ЭИ должна обеспечиваться минимальная частота выборки одноименных МП. Следовательно, функция 8 (х, у) должна обеспечивать в соседних строках изменение порядка следования ЭИ, одним из вариантов такого изменения могут быть "сдвинутые" друг относительно друга последовательности распределения ЭИ. 5 10 15 20 25 30 35 40 45 50 55 Иллюстрацией применения изложенных соображений может служить рассматриваемый далее вариант технической реализации буферного запоминающего устройства для растрового дисплея. В нем принято й -2 -8. На фиг. 2 представлен фрагмент растра дисплея, где каждая клетка, соответстсующая ЭИ, помечена номером МП,...
Голографическое запоминающее устройство
Номер патента: 888734
Опубликовано: 15.02.1991
Авторы: Есьман, Кулешов, Пилипович, Шматин
МПК: G11C 11/42
Метки: голографическое, запоминающее
...фокусирующим элементом,усилитель контрольного сигнала., входкоторого соединен с выходом контрольного фотоприемника, блок усилителейсчитывания, входы которого соединеныс соответствующими выходами матрицыФотоприемников, блок формирования опорных сигналов, вход которого соединенс первым выходом блока адресации исинхронизации и входом матрицы фотоприемников, компаратор, первый входкоторого соединен с выходом усилителя контрольного сигнала, генераторпилообразного напряжения, выход которого соединен со вторым входом компаратора, триггер, первый вход которога соединен с выходом компаратора,второй - со вторым выходом блока адресации и синхронизации, первый выходс первым входом генератора пилообразного напряжения и входом блока адресации и...
Электронно-оптическое запоминающее устройство
Номер патента: 740036
Опубликовано: 23.02.1991
Авторы: Есьман, Пилипович, Шматин
МПК: G11C 11/42
Метки: запоминающее, электронно-оптическое
...2, дефлектор 3, зеркало 4, коллимирующий объектив 5 и поляризационный светоделитель 6 связаны оптически, На оптичес 35ком пути считывающих лучей расположены первый фокусирующий объектив 7,зеркало 8 и первый формирующий объектив 9. На оптическом пути предмет 40ных лучей расположены расщепительлуча 10, матрица недиййузных голограмм, объектив записи 12 и латрица13. Второй фокусирующий объектив 15,45зеркало 1 б и второй формирующий объектив 17 расположены на оптическомпути объектных лучей, Блок электронных коммутаторов оптического излучения 21 электрически связан с латрицей13 и оптически - с матрицей гололинз5014, Один из входов первого блока двухвходовых элементов И 22 подключенык латрице 13, а другие - к блокуэлектронных...
Голографическое запоминающее устройство
Номер патента: 780711
Опубликовано: 23.02.1991
Авторы: Есьман, Пилипович, Шматин
МПК: G11C 11/42
Метки: голографическое, запоминающее
...из них быпи выявлены блоком контроля 15 как неработающие, то из последнего пос,тупает сигнал на первый и второй коммутаторы 8, 12, 11 о этому сигналу коммутатор 8, 12 отключает рабочий фотоприемный блок 7 от блока усилителей считывания 9 и блока управления 14 и соответственно подключают резервный фотоприемный блок 6, Дальше работа осуществляется аналогично как с рабочим фотоприемным блоком 7.Заявляемое устройство позволяет решить поставленную задачу повышения 5В ГЗУ лазер 1, светоделительныйэлемент 2, поляризатор 3, подключенный к блоку управления 14, и дефлектор 4 связаны оптически. Резервныйфотоприемный блок 6 и рабочий блок 7,подключены через первый коммутатор 8с одними из входов блока усилителей9 и через второй коммутатор 12 -...
Запоминающее устройство с коррекцией модульных ошибок
Номер патента: 1633461
Опубликовано: 07.03.1991
МПК: G11C 29/00
Метки: запоминающее, коррекцией, модульных, ошибок
...разрядах. 10 15 20 25 30 8Если это условие не выполняется, то на выходе элемента ИЛИ - НЕ 58 появляется единичный сигнал на контрольном выходе 25, который сигнализирует о неисправимой ошибке.С выходов формирователя 20 код искаженного байта поступает на входы лешифратора 21, который преобразует его в унитарный.Единичный сигнал, поступивший с выхола дешифратора 21 на один из входов 70 (фиг. 5), запрещает выдачу искаженного байты информационных разрядов через первую 63 группу элементов И в выходной суммгтор 69 и через вторую 64 группу элементов И на вход группы элементов ИЛИ 66, выходы которой являются инфор. мационными выхолами 24 устройства. Этот же единичный сигнал разрешает выдачу исправленного байта информационных разрялов на вход...
Программируемое постоянное запоминающее устройство
Номер патента: 1635218
Опубликовано: 15.03.1991
Авторы: Львович, Фастов, Щетинин
МПК: G11C 17/00
Метки: запоминающее, постоянное, программируемое
...программирующее напряжение подается на входы блокировки Формирователей 2 выборки слов и через диоды Шоттки и резисторы на коллекторы выходных транзисторов 15 Формирователей 2 и соответственно на адресные шины накопителя 3.При подаче на выход блока 10 контроля от внешнего Формирователя напряжения низкого уровня напряжения, на пример 0 В, все элементы 4 памяти накопителя 3 будут находиться под обратным смещением, В результате если есть утечка коллектор - эмиттер одного из элементов 4 памяти на копителя 3 или утечка между какииилибо адресными и разрядили шинами накопителя 3, то ток утечки будет протекать с последнего выхода блока 6 программирования через диод Шоттки 30 и резистор формирователя 2, адресную и разрядную шины, диоды . блока 1...
Постоянное запоминающее устройство
Номер патента: 1635219
Опубликовано: 15.03.1991
Автор: Глухов
МПК: G11C 17/00
Метки: запоминающее, постоянное
...накопителя 5 1 О 15 О 25 30 35 40 45 4, закрывает транзисторы 13, которые исключают ложный разряд выбранных шин накопителя 4, вызванный паразитной емкостью межсоединений дешифраторов 2 и 3, и процесс разряда выбранной шины накопителя 4 ускоряется. При этом повышается надежность устройства,Через интервал времени, достаточный для разряда выбранной шины накопителя 4,устанавливается высокий потенциал на входе 20, истоки транзисторов 30 усилителя 5 считывания подключаются к шине 9 нулевого потенциала. На затворах этих транзисторов 30, подключенных к невыбранным шинам накопителя 4, находится низкий потенциал, на затворе выбранного транзистора 30 присутствует низкий потенциал, запирающий этот транзистор 30, если имеется контакт со стоком...
Буферное запоминающее устройство
Номер патента: 1635220
Опубликовано: 15.03.1991
Авторы: Бондаренко, Мутеремов, Околотенко, Федоров, Шульгина, Щербак
МПК: G11C 19/00
Метки: буферное, запоминающее
...логического уровня с выхода 0-триггера 7 разблокирует группу элементов И 1 по вторым входам, которые пропускают входную кодовую комбинацию с информационных входов 8 устройства на соответствую в 45 щие входы регистра 2. При этом соответствующие разряды регистра 2 устанавливаются в единичное состояние, т.епроисходит запись информации, По достижении счетчиком 4 импульсов такого состояния, когда на выходе старшего разряда появляется сигналвысокого логического уровня, О-триггер 7 устанавливается в нулевое состояние, поскольку на его Р-входе присутствует уровень О с выхода элен 1155 мента ИЛИ-НЕ 3 (кодовая посылка ещене закончилась). Переключившись, Р- ,триггер 7 блокирует по вторым входам группу элементов И 1, благодаря чемузапись...
Аналоговое запоминающее устройство
Номер патента: 1635222
Опубликовано: 15.03.1991
Автор: Водеников
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...в нагрузку, компенсируется с помощью ОУ 2. Это обеспечиваеч достижение более высокой точности в предложенном устройстве по отношению к прототипу, Кроме того, повышение точности достигается за счет меньшего тока утечки конденсатора 4 через закрытый ключ в переключателе 1 О, так как на его вход подается выходное напряжение устройства через открытый ключ переключателя 1 О,Формула изобретенияАналоговое запоминающее устройство, содержащее первый операционный усилитель, неинвертирующий вход которого является входом устройства, а выход соединен с входом первого переключателя, первый и второй накопительные элементы на первом и втором конденсаторах, одни обкладки которых соединены с неинвертирующими входами соответственно второго и третьего...
Запоминающее устройство
Номер патента: 1635224
Опубликовано: 15.03.1991
МПК: G11C 17/00, G11C 29/00
Метки: запоминающее
...показано постоянное запоминающее устройство),Устройство содержит основной 1 и резервный 2 блоки памяти, элементы И - ИЛИ 3, сумматор по модулю два 4, элемент НЕ 5, адресные входы 6 и информационные выходы 7 устройства,Устройство работает следующим образом.В каждом такте считывания на выходах обоих блоков памяти 1, 2 появляются два одинаковых слова, Считанное слово из основного блока памяти 1 проверяется на нечетность (четность) сумматором по. модулю два 4. Если в слове нет ошибок нечетной кратности, то на выходы 7 проходит через элементы И - ИЛИ информация из основного блока памяти 1, в противном случае - иэ резервного блока памяти 2.Для повышения надежности информационные выходы устройства 7 могут быть разделены на группы (например,...
Постоянное запоминающее устройство с коррекцией информации
Номер патента: 1640741
Опубликовано: 07.04.1991
Автор: Пашковский
МПК: G11C 29/00
Метки: запоминающее, информации, коррекцией, постоянное
...блоков 3 информации, которая определяет необходимость или отсутствие необходимости корректировки. 55При неравноэначности информациина выходах первого и второго блоков3 на выходе элемента 4 появляется сигнал включения блока 1. Этот сигнал проходит через элемент ИЛИ 6 М включает блок 1. Благодаря наличию инвертора 7 блок 2 отключается ПрИ равнозначности информации на выходах первого и второго блоков 3 на выходе элемента 4 сигнал включения блока 1 отсутствует. Если при этом сигнала включения блока 1 на выходе элемента И 5 также нет, блок 1 отключается, а блок 2 включается, и на выходыустройства выдается откорректированная инАормация,На выходе элемента И 5 сигнал включения блока 1 имеет место при на,хождении всех выходов первого блока3...
Многоканальное резервированное запоминающее устройство
Номер патента: 1640744
Опубликовано: 07.04.1991
МПК: G11C 29/00
Метки: запоминающее, многоканальное, резервированное
...выходной управляющий сигнал в виде установки уровня "Лог,О" на выходе 21 устройства, Этот сигнал сопровождает информацию на выходе 18, которая пройдет через группу сумматоров по модулю два 17 без изменений.Аналогичные действия в исправном канале производятся при входном наборе 2 и 3 (табл. 1), что соответствует возникновению ошибки в одном из соседних каналов. Привозникновении ошибки в накопителе одноименного канала на входах дешифратора 22 блока 8,управления данного канала будет сформирован набор 4 (табл, 1). При этомчерез время задержки т будет выдан сигнал 02 в виде импульса положительной по- лярности, который снимается после снятия входного управляющего сигнала, По сигналу 02 в регистр 15 канала будет занесен кодс "Лог,1" в...
Резервированное запоминающее устройство
Номер патента: 1640745
Опубликовано: 07.04.1991
МПК: G11C 29/00
Метки: запоминающее, резервированное
...канала информацию либо с рабочего блока 1 памяти через вторую группу элементов И 10 при отсутствии сигнала ошибки с блока 2 контроля, либо с блока 5 суммирования по модулю два через третью группу элементов И 11 при наличии разрешающего сигнала с выхода первого элемента И 9. Этот сигнал формируется при наличии сигнала аварии с блока 2 контроля основного блока 1 памяти, адрес которого задан на регистре 16, и при отсутствии сигналов аварии с блоков контроля альтернативного основного 1 и резервного 3 блоков памяти,Сигнал ошибки, формирующийся на выходе элементов И 14 и говорящий о том, что чтение информации по данному каналу и данному адресу невозможно, формируется и ри наличии сигнала аварии с блока контроля 2, заданного в регистре 16...
Постоянное запоминающее устройство с коррекцией ошибок
Номер патента: 1642524
Опубликовано: 15.04.1991
Автор: Глухов
МПК: G11C 11/40, G11C 29/00
Метки: запоминающее, коррекцией, ошибок, постоянное
...выводимой из постоянного запоминающего устройства, на время, необходимое для ее исправления. Сигнал о наличии некорректируемой ошибки извещает о неисправности постоянного запоминающего устройства.На вторую группу входов мультиплексора 8 поступает информация из накопителя 2, просуммированная по вод 2 с младшими разрядами синдрома элементами ИСКЛЮЧАЮЩЕЕ ИЛИ 7.Если ошибка отсутствует, то на входах первой группы второго дешифратора 4 присутствует исходный (логический О) уровень. Вследствие этого информация из накопителя 2 через информационные входы первой группы мультиплексора 8 в соответствии с сигналами на информационных входах третьей группы мультиплексора 8 проходит на выходы 9 второй группы устройства, При этом информация...
Запоминающее устройство с резервированием
Номер патента: 1642529
Опубликовано: 15.04.1991
Автор: Карпишук
МПК: G11C 29/00
Метки: запоминающее, резервированием
...информации, 45 50 . обьединены и являются входом разрешения 55 5 10 15 20 25 30 35 40 В случае наличия исправляемых ошибок в считанной информации логический уровень на одном из входов блока 4 мажоритарных элементов не будет совпадать с логическим уровнем, присутствующим на их выходах и, соответственно, не будут совпадать логические уровни на первом и втором входах блоков 6-8 сумматоров по модулю два, что вызовет появление уровня логической единицы (в дальнейшем - уровень "1") на их выходах.Появившийся уровень "1" через один из элементов ИЛИ 9 - 11 поступит на первый вход одного из элементов И 12 - 14 и после подачи на вторые входы элементов И 12 - 14 и вход управления режимом шинного формирователя 5 уровня "1", что соответствует выдаче...
Буферное запоминающее устройство
Номер патента: 1644148
Опубликовано: 23.04.1991
МПК: G06F 12/00, G06F 13/00
Метки: буферное, запоминающее
...триггера 9 устанавли", вается высокий потенциал, который поступает на адресный вход коммутатора 17. В результате этого на выход коммутатора 17 поступают сигналы с третьего и четвЕртого входов коммутатора.Низкий потенциал с инверсного выхода триггера 9 поступает на адресный вход коммутатора 18, благодаря чему становится .возможным прохождение сигналов с первого и второго входов коммутатора 18 на его выходы. Этосостояние устройства соответствует режиму записи в блок 4 памяти и режиму считывания из блока 3 памяти.Схема сброса, построенная на триггере 10 и элементах 11,13 и 16, формирует импульс сброса, привязанный к частоте считывания, устанавливающий триггеры 6 и 7 в высокое состояние, обнуляющий счетчик 1 и 2 и устанавливающий...
Оперативное запоминающее устройство
Номер патента: 1644224
Опубликовано: 23.04.1991
Автор: Балтрашевич
МПК: G11C 11/00
Метки: запоминающее, оперативное
...первым и вторым блоками 5 преобразования адреса, никогда не совпадают,С выходов блоков 5 преобразования адреса номера выбранных накопителей 8 по- ступа.от на соответствующие входы конвейерного регистра 16 и на входы блока 15 формирования управляющих сигналов (фиг, 3).Блок 15 формирования управляющих сигналов вырабатывает признаки "Выборка накопителя", поступающие на соответствующие входы конвейерного регистра 16, и сигналы управления адресными коммутаторами 6 и коммутаторами 7 входных данных.Таким образом, осуществляется коммутация входных адресов и данных к соответствующим входам конвейерного регистра 16. По сигналу синхронизации на конвейерном регистре 16 фиксируются номеравыбранных накопителей 8, признаки выборки накопителей 8,...
Оперативное запоминающее устройство
Номер патента: 1644225
Опубликовано: 23.04.1991
Авторы: Волковыский, Субботкин
МПК: G11C 11/00
Метки: запоминающее, оперативное
...данных. Схема Зб вырабатывает сигнал сброса триггера 31, после чего элемент 35 вырабатывает си, нал разрешения записи адресов и управляю.цей информации.П р и и е р 2. Выполняется чтение по адресу А 1 и запись по адресу А 2, Младшие биты адресов а 1= 1 а 2 = 0 (строка 171. Адаеса А 1 и А 2 записываются в регистры 5 и б, В триггеры 31 и 32 записываются единицы, в регистр 30 - код 01, в триггер 33 - код О. 11 э выходе 25 схемы 34 появляется комбинация 1001, в соответствии с которой выход регистра 5 подключается к адресному входу блока 2, а выход регистра б - к адресному входу блока 1. На выходах 26 и . 9 схемы 34 появляются сигналы записи блока 1 и чтения блока 2. К информационному входу блока 1 подключается через коммутатор 3 вторая...
Запоминающее устройство с диагностированием ошибок
Номер патента: 1644231
Опубликовано: 23.04.1991
Авторы: Николаев, Раев, Храпко
МПК: G11C 29/00
Метки: диагностированием, запоминающее, ошибок
...кода с выходов блока 3 делается вывод об исправности блока 3. В ,простейшем случае преобразователь 7 имеет.2 р. на выходе, из которых один указывает наличие ошибки в блоке 2, второй - в блоке 3.Преобразователь 8 осуществляет преобразование поступающих на него кодов от преобразователей 6 и 7 в удобную для быст рой диагностики форму. П ри этом и ринимаются в расчет код адреса и режим работы, т,е. на входы преобразователя 8 поступают также код адреса (или его старшие разряды,служащие для дешифрации составных частей блока 2), код режима "Запись-считывание" и импульс "Выборка" (при записи и считывании). С выходов преобразователя 8 в рассматриваемом простейшем случае снимается 6-разрядный код, в котором один разряд указывает на...
Запоминающее устройство с обнаружением и исправлением ошибок
Номер патента: 1644232
Опубликовано: 23.04.1991
МПК: G11C 29/00
Метки: запоминающее, исправлением, обнаружением, ошибок
...режиме "Запись" поступающие на группу 12 входов устройства слова. информации, содержащие М двоичных разрядов, преобразуются в блоках 1,1, 1.2 1.г в г слов по Я разрядов, которые записываются в ячейку блока 2 памяти, адресуемую в соответствии с кодом на входах 14 и 15 устройства, Старшие разряды кода адреса (входы 15) через дешифратор 9 выбирают столбец матрицы микросхем памяти, а мледшие разряды кода адреса (входы 14) - ячейку памяти выбранных микросхем. Информационная избыточность на этапе запи- си и хранения слов в блоке 2 памяти, образованная блоками 1 кодирования, используется в дальнейшем для обнаружения, исправления и диагностики ошибок в процессе считывания информации.В режиме "Считывание" производится выборка слова иэ блока 2...
Оперативное запоминающее устройство с коррекцией ошибок
Номер патента: 1644233
Опубликовано: 23.04.1991
Авторы: Баранов, Березин, Кузьмин, Маринчук, Поплевин, Сушко
МПК: G11C 29/00
Метки: запоминающее, коррекцией, оперативное, ошибок
...накопителя и за условиями эксплуатации устройства в состав ОЗУ введен также элемент ИЛИ 15 и триггер 16. Если при считывании слова из накопителя 1 в нем схемой 5 формирования синдрома обнаружена ошибка (ненулевой код синдрома), на выходе элемента ИЛИ 15 буде сформирован сигнал логической "1", а триггер 16 переключится в состояние "1", Такое состояние триггер 16 будет сохранять до момента вывода информации о нем на выходы 11 устройства. Для этсга на вход 10 поступает сигнал высокаа уровня, переключающий мультиплексор 13 на вывод информации с выходов мультиплексора 14. Если на этапе подобной проверки на выходе элемента ИЛИ 15 установлен сигнал уровня логического "О" ,т,ее данный момент из накопителя 1 считывается слово, не содержащее...
Постоянное запоминающее устройство
Номер патента: 1645999
Опубликовано: 30.04.1991
МПК: G11C 17/00
Метки: запоминающее, постоянное
...совпадении пришедшего адреса с заданным на селекторе 8 адреса последний вирабатывает сигнал, разрешающий работу дешифратора 5, блока 9 управления и регистра 7 признаков. С дешифратора 5 на один из формирователей 6 импульса подается сигнал, разрешающий формирование импульса напряжения питания на соответствующей шине питания запоминающего модуля 4 и блоке 11 согласования нагрузки. Блок 9 управления, начиная работу одновременно с дешифратором 5, через время задержки вырабатывает сигнал выключения формирователей 6 импульса и затем сигнал записи выбранной информации в регистр 7 признаков и включения формирователя 1 О разрядного тока, выход которого осуществляет активное рассасывание заряда с формирователя 6 импульса, обеспечивая его более...
Буферное запоминающее устройство
Номер патента: 1646001
Опубликовано: 30.04.1991
Авторы: Галкин, Квашенников
МПК: G11C 19/00
Метки: буферное, запоминающее
...счетчиком 3, из накопителя 1 поступает через блок 20 элементов ИЛИ на инФормационный вьход 11 устройства.Значения вь.ходов счетчиков 3 н 9 сравниваются элементом 36 сравнения в блок 4 сравнения. При достижении равенства этих значений едициччый сигнал с выхода элемента 36 сравнения г.остугаст ца третий вход элемента И 37, на пе сом входе которого уже находи;ся сигнаг разрешения с выхода триггера 35. Первый же импульс с тактового входа 13 через элемент И 3/ поступает на Б-вход триггера 29, в результате чего на выход 12 устройства паступает единичный сигнал оконча.ия считывания, на выход 19 - сига. снятия включения излучения. Устройсто прекращает выдачу информации. Триггеры 28, 27 и 30 5 10,Ю 75 30 35 40 45 50 и сч тчик 31...