Патенты с меткой «запоминающее»
Запоминающее устройство
Номер патента: 641500
Опубликовано: 05.01.1979
Авторы: Брик, Тростянецкий
МПК: G11C 17/00
Метки: запоминающее
...неисправных разрядов внеисправной ячейке может быть любымот 1 да -"-), На основные блоки павмяти 1, устанавливаемые в запомина)О еощее устройство, накладывается ограничение: на одна число, т,е. Наодин адрес, допускается не болееодной неисправной ячейки, расположенной в любом из ее основных блоковпамяти 1. Занесение информации асу"ществляется следуеощим образом. Висправные ячейки еп основных блоковпамяти 1 информация заносится, например выжиганием перемычек в разрядах, в которых должны быть нули.В ячейках дополнительных блоков памяти 3 и 4, соответствующих данномучислу, оставляют все перемычки, этимобеспечивается возможность в будущемиспользовать эти ячейки для коррекции инФормации. Если в данном числимеется одна неисправная ячейка...
Аналоговое запоминающее устройство
Номер патента: 641501
Опубликовано: 05.01.1979
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...гальваническую развязку .,онден сатора от остальной цепи).На предприятии выполнен макетпредлагаемого аналогового ЗУ ипроведены лабораторные испытания.Элементы, используемые в устройстве, 18 выполнены в микросхемном исполнении.Точность запоминания составляет 0,05,Для увеличения быстродействия конденсатор первого накопительного элемента имеет небольшую емкость, а пе резапись производится за более длительное время на конденсаторе большей емкости. Это увеличивает времяхранения входного сигнала до нескольких секунд. 26 Формула изобретения 30 40 б гОО 9 ов ".гОО==О,ООФ,4 ОООООБ известном устройстве время переходного процесса при точности 0,1 48 и при тех же параметрах равноТаким образом, время переходного процесса значительно больше...
Аналоговое запоминающее устройство
Номер патента: 641502
Опубликовано: 05.01.1979
Автор: Родионов
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...соединена с выходомповторителя напряжения, а другая обкладка второго конденсатора - с шинойнулевого потенциала,На чертеже изображена функциональная схема предложенного устройства,ЗУ содержит ключ 1, выход которогосоединен с обкладкой первого конденсатора 2 и второй ключ 3, соединенный25с обкладкой второго конденсатора 4 ивходом повторителя напряжения 5.ЗУ работает следующим образом.В первый момент времени ключи 1 и3 замыкаются. Емкость конденсатора2 намного больше емкости конденсатора4, и поэтому конденсатор 4 быстрозаряжается до входного напряженияОвк,которое повторяется на выходе повторителя напряжения 5. При этом на одну из обкладок конденсатора 2 черезключ 1 подается входное напряжениеот источника сигнала, а на...
Запоминающее устройство с блокировкой неисправных элементов памяти
Номер патента: 641503
Опубликовано: 05.01.1979
МПК: G11C 29/00
Метки: блокировкой, запоминающее, неисправных, памяти, элементов
...регистром 3 и проверяется блоком контроля 4. Если слово исправно, то оно поступае на входные шины 14. При обнаружении блоком контроля 4 ошибки блок управления 10 производит анализ, который выявляет, произошел сбой или отказ ЭП (например, многократным считыванием по данному адресу). Если произошел сбой, то при повторных считываниях информация восстановится и будет. выдана на шины 14.Если выясняется, что произошел отказ ЭП, то блок управления 10 реализует следующую программу. 4гистре 5 информация фиксируется, а на счетчик 7 от блока О начинают поступать счетные импульсы. Под управлением сигналов на выходах счетчика 7 коммутатор 6 последовательно выдает в блок 10 содержимое каждого разряда регистра 5. Если очередной разряд содержит 1, то...
Конденсаторное аналоговое запоминающее устройство
Номер патента: 642773
Опубликовано: 15.01.1979
Авторы: Карпов, Козлова, Чепалов
МПК: G11C 27/00
Метки: аналоговое, запоминающее, конденсаторное
...дополнительный усилитель и ключи, соединенные с шиной нулевого потенциала,вход дополнительного усилителя соединен с первьм ключом связанным содной из обкладок накопительного кон-денсатора, другая обкладка которогосвязана со вторым ключом.На чертеже показана схема предлагаемого устройства.Аналоговое запоминающее устройство содержит клеьщу 1, ключевой элемент 2, ключи 3,4, накопительный кон"денсатор 5, усилители 6,7, выходныеклеммы 8 и 9, резисторы 10 и регулируемый источник питания 11.Работает устройство следующим образом,В исходном состоянии ключево.мент 2 и ключ 4 замкнуты, ключмкнут. При поступлении входногонала на клемму 1 на клемме 9 (выходУсилителЯ 7) будет нулевои потна Выходе усилителя 6 (клеммапряжение повторяет сигнал на...
Постоянное запоминающее устройство
Номер патента: 643972
Опубликовано: 25.01.1979
Авторы: Алексеев, Иванов, Малишевский, Мосеев, Росницкий
МПК: G11C 17/00
Метки: запоминающее, постоянное
...выдает сигнал в блок формироной части 16 адресного регистра 2 подклю- вания сигнала неисправность 19. Блок 19чен к первому входу блока сравнения 17, выдает соответствующий сигнал в шину 31второй вход которого соединен с выходом и в блок диагностики 21 при наличии сигначасти 18 регистра 11, содержащей код ад ла из блоков 25 и 20, Блок формированиясигнала конец цикла 2 выдает сигналВ состав устройс 1 да входит блок 19 фор- в шину Е 8 при получении сигналов с бломирования сигнала неисправность, пер- ков 25 и 20. Блок формирования сигналавый блок местного управления 20, блок ди- сопровЬждение 26 выдает сигнал в шиагностики 21. Адресный вход регистра 2 ну 30 при совпадении сигналов, поступаюсоединен с шиной 22. Один из управляющих З 0...
Опреративное запоминающее устройство
Номер патента: 645204
Опубликовано: 30.01.1979
Авторы: Видоменко, Рыбкин, Сечин, Сидоров
МПК: G11C 9/06
Метки: запоминающее, опреративное
...первичного массива по адресу, задаваемому процессором без анализа принадлежности элементов первичного массива какому-либо вторичному массиву, осуществляется анало 15 20 30 35 40 45 50 55 60 65 гично записи и считыванию информации в обычном адресном ОЗУ.Запись элемента первичного массива во вторичный массив или исключение его из вторичного массива путем записи или стирания в соответствующем адресе накопителя 3, задаваемом процессором, соответствует бите информации флаговой памяти, При этом спрашивается ячейка флаговой памяти, код адреса которой составляется из кода номера вторичного массива задаваемого УЦУ 2 процессора и кода старших (г - т) разрядов адреса спроса. Содержание опрошенной ячейки флаговой памяти пересылается в регистр...
Матричное запоминающее устройство на цилиндрических магнитных доменах
Номер патента: 645205
Опубликовано: 30.01.1979
Авторы: Новиков, Розенблат, Цыганов, Чиркин
МПК: G11C 11/14
Метки: доменах, запоминающее, магнитных, матричное, цилиндрических
...а магнитные ключи подключены к электропроводящим шинам. Электропроводящие шины имеют матричную структуру.Предложенное запоминающее устройствоотличается от известных типов ЗУ на ЦМД тем, что появляется возможность формировать ЗУ произвольного объема на основе замкнутых регистров достаточно малой емкости. Сокращается время доступа к произвольному, достаточно малому, объему информации.На фиг. 1 показана схема устройства; на фиг. 2 представлен пример реализации маг"нйтйого ключа; на фиг. 3 изображены фазовые диаграммы работы ключа в режимах деления и переноса магнитного домена,ЗУ состоит из столбцов 1 замкнутых регистров сдвига, каналов 2 ввода-вывода информации, дополнительных отрезков пути 3 продвижения ЦМД, магнитных ключей 4, 5,...
Аналоговое запоминающее устройство
Номер патента: 645206
Опубликовано: 30.01.1979
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...импульсов на выходе усилителя 9 прямо про порциональна величине сопротивления фотоприемника 8 оптрона, которая определяется величиной светового потока излучателя 7 оптрона, задаваемой выходным напряжением интегратора 1. Далее импульсы через разделительный конденсатор 13 поступают на вход преобразователя 14 напряжение - частота, который вырабатывает импульсы, частота которых является функцией амплитуды входных импульсов, Выходные импульсы преобразователя 14 напрякение - частота через элемент И 15 подаются на второй суммирующий вход интегратора 1 и, таким образом, замыкается цепь отрицательной обратной связи, охватывающей устройство.В зависимости от направления дрейфа всей схемы напряжение на выходе интегратора 1 начинает изменяться. При...
Аналоговое запоминающее устройство
Номер патента: 645207
Опубликовано: 30.01.1979
Авторы: Григорьев, Зоткин, Ицкович
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...связи и через компенсирующий элемент с выходом усилителя.На чертеже представлена функциональная схема предложенного устройства.Устройство содержит усилитель 1, ключи 2, 3 и 4, накопительный элемент, например конденсатор 5, элемент обратной связи 6, компенсирующий элемент 7 и ключ 8.645207 ставитспв А. Воронин Тсхред С. Антипенко корректор 3. Та евято з 2632/12 Изд. М 139 Тираж 680 1-1 ПО Государственного комитета СССР по делам изобретений и 113035, Москва, К, Раушскаи наб., д, 4/5 Подписное(рытий ография, пр. Сапунова,Устройство работает следующим образом.В режиме выборки замыкаются ключи 2, 4, 8 и конденсатор 5 заряжается до напряжения входного сигнала. В режиме хранения ключи 2, 4, 8 размыкаются, а ключ 3 замыкается, и усилитель 1...
Запоминающее устройство с самоконтролем
Номер патента: 645208
Опубликовано: 30.01.1979
Авторы: Аль-Укейли, Волков, Городний, Корнейчук, Шведов
МПК: G11C 29/00
Метки: запоминающее, самоконтролем
...кода с выхода блока управления 8 код адреса поступает на входы адресного блока 2 и с выходов разрядного блока 3 накопителя 1 считанный код поступаетна входы регистра слова 5, где записывается по сигналу Прием кода с блока 8.Считанный код поступает на входы блока контроля б, который обнаруживает отказы кратности, 1, 2, 3, 1+1, При этом для каждой кратности отказа блок контроля 6 имеет отдельный выход.В случае когда нет отказов, т. е. на всех выходах блока контроля б имеются сигналы, равные логическим нулям, то блок управления 8 формирует сигнал, по которому элементы И 7 открываются, и код считанного слова поступает на выходы устройства.В случае, когда в коде слова есть отказ -й кратности, где 1у, то на выходах блока контроля 6,...
Запоминающее устройство
Номер патента: 646335
Опубликовано: 05.02.1979
Автор: Мамонов
МПК: G06F 13/06
Метки: запоминающее
...составляет процесс накопления). -Шины 20-21 предназначены дпя 25внешних связей: вина 20 используетсядля передачи сигналов .о прекращениидальнейшего накопления в связи с,переполнением того или иного канала ассоциатцвного накопителя 8, вследствиечего очередное заполнение соответствующего канала накопителя 2 не можетсопровождаться передачей адреса с регистра 1 в качестве дескриптора, Назначение вины 20 аналогично н в случае 35когда все адреса ассоциативного накопителя 8 заняты, и дпя дескриптора нарегистре 14 не находится места: в результате также вырабатывается сигнал 40оствнова накопления. Шины 21. и 22предназначены для выдачи информации,накопленной в накопителе 8 устройства,вместе с выдачей одноименных данныхиз накопителя 2 в другие...
Ассоциативное запоминающее устройство
Номер патента: 646373
Опубликовано: 05.02.1979
Автор: Кирпичев
МПК: G11C 15/00
Метки: ассоциативное, запоминающее
...индикаторов 5 каждой ячейки соединены со входами соответствующих элементов ИЛИ 10, выходы которых соединены с одними входами элементов И 13, другие входы которых через элементы НЕ 12 соединены с выхода- ми элементов ИЛИ 11, входы которых подключены к выходам вторых индикаторов 9. Выходы элементов И 13 соединены с управляющими входами элементов И 14, информационные входы которых соединены с одноименными основными элементами памяти 2 и 3 ячеек 1. Выходы элементов И 14 по каждому разряду всех ячеек соединены со входами соответствуюцих элементов ИЛИ 15, выходы которых подключены ко входам одноименных разрядов выходного регистра 16. При этом в ячейках 1 и 6 одного адреса, если в определенном разряде ячейки 1 установлен элемент 2, сигнал...
Ассоциативное запоминающее устройство
Номер патента: 646374
Опубликовано: 05.02.1979
Автор: Хмельник
МПК: G11C 15/00
Метки: ассоциативное, запоминающее
...К(В), группу из и элементов ИЛИ 3 для выполнения поразрядной операции Ълб группу из п 45 элементов ИЛИ 4 для выполнения поразрядной операции у,ч 6 дешифратор 5, детектируюшие блоки 6, в состав которых входят триггеры 7, блока 8 опроса состояния триггера и детекторы 9. Одни входы 10 блоков 6 подключены к блоку управления 11, выходы блоков 6 соединены со входами шифратора 12, имеющего выход 13. ра 5 соединены с другими входами детектирующих блоков 6,Устройство работает следуюшим образом, Для ассоциативного поиска в регистры 1 и 2 записываются ключевой и базисный коды соответственно. Для записи или стирания некоторого хода в регистр 1 записывается код 1111, а в регистр 2 - данный код.В соответствии с описанным свойством дешифратор...
Магнитное оперативное запоминающее устройство
Номер патента: 647742
Опубликовано: 15.02.1979
Авторы: Голоборщенко, Романков
МПК: G11C 11/00
Метки: запоминающее, магнитное, оперативное
...адреса У и 20блока перезаписи устройство получаетадрес первого слова и число одновременно читаемых слов. На основанииадреса Х и числа из блока перезаписиблок 6 выбора формирователей Х выбирает нужное количество формирователей7 адресного тока Х. Число включенныхформирователей адресного тока Х равно заданному числу из блока перезаписи. В результате этого в накопителеадресные токи по координатным обмоэкам приведут в состояние полувозбуждения ряд сердечников, помехи подувозбуждещи с которых последуют во всеусилители. Б приведенном примере число одновременно обрабатываемых словравно двум, однако оно может быть доведено до числа, равного 6, когда выбираются все формироватеди адреса Х.На основании дешифрации адреса Увыбирается один нужный...
Постоянное запоминающее устройство трансформаторного типа
Номер патента: 647743
Опубликовано: 15.02.1979
Автор: Милош
МПК: G11C 17/02
Метки: запоминающее, постоянное, типа, трансформаторного
..."-5 информация "1, Четные адресные сер дечники четных адресных формирователей возбуждаются, как только на их общий вход подается управляющий импульс и одновременно на их входы по- З 0 ступает адресный сигнал с информацией "Оф. Б числовых обмоткех 6, проходя-, щих через, адресные и считывающие трансформаторы индуцируются при этом электродвчжущие силы, положительные или отрицательные, в зависимости от направления обмотки возбуждения и типа укладки адресного провода. Отрицательные электродвижущие силы не проявляются, твк как в каждой числовой обмот" л 0 ке провода включен диод 9, поляризове- ный соответствующим образом. Положительные электродвижущие силы вынуж дают ток проходить через адресные обмотки только в том случае, если сумма...
Логическое запоминающее устройство
Номер патента: 649037
Опубликовано: 25.02.1979
Авторы: Балашов, Нестерук, Пузанков
МПК: G11C 15/00
Метки: запоминающее, логическое
...записи, информация, поступающая на входы 18 входного регистра 14, имеет байтовый формат и заносится по сигналу в управляющей шине 17 во все группы разрядов входного регистра 14, соответствующиегруппам 2 блоков памяти 1, а при выполнении операции считывания, байт информации, считываемый в любой из групп 2,заносится по сигналу в управляющей шине 19 в определенную группу разрядов выходного регистра 16, предназначенную для вывода информации байтового формата. В первом такте на управляюЩую шину 11 стробирования подается сигнал, переводящий все блоки памяти 3 в активное состояние.Во втором такте при выполнении операции записи по сигналам, поступающим на шину опроса 9 и на управляющую шину 17, производится опрос адресноГо сечения блоков...
Ассоциативное запоминающее устройство
Номер патента: 649038
Опубликовано: 25.02.1979
МПК: G11C 15/00
Метки: ассоциативное, запоминающее
...адреса первой ячейки областипамяти накопителя 6, выделенной дляинформации, соответствующей 3-муэталону; в разрядах с (Ь + 1) по (Ь + в)-ый - число занятых ячеек вэтой области.В режиме приема информации код поступает на входной регистр 1.Содержательная часть входной информации поступает в накопитель 6Стар ший разряд регистра 1 устанавливает в блоке управления 14 режим прием.Код признака с регистра 1 поступает на вход накопителя 21, в котором одновременно во всех линейках производится сравнение принятого кода призна 45 ка с эталонами - содержимым регистров, образованных триггерами 45 ячеек памяти 36.Сравнение кодов признака и эталонов происходит следующим образом. 5 ОПроизводится последовательное поразрядное сравнение этих кодов,...
Постоянное запоминающее устройство
Номер патента: 649039
Опубликовано: 25.02.1979
Авторы: Волков, Городний, Корнейчук, Миргородская
МПК: G11C 17/00
Метки: запоминающее, постоянное
...в числовом блоке 2, азначения инверсных кодов, за исключением старших разрядов, записываютсяв регистрах инверсных кодов б.На практике при изготовлении матрицы числового блока 2 возникаютдефекты, которые могут совпадать сзаписываемой информацией (нулевойотказ или иметь разные направления с записываемым битом (единичный отказ). Нулевые отказыне оказывают влияния, но для маскирования единичных отказовнеобходимо проинвертировать значениясоответствующих разрядов записываемой информации. Например, если необходимо записать столбец с кодом1110101, и в месте записи первогои второго разрядов в матрице числового блока 2 есть соответственноединичный и нулевойф отказы,то необходимо выбрать такой инверсный код, при котором инвертируется1-ый...
Аналоговое запоминающее устройство
Номер патента: 649042
Опубликовано: 25.02.1979
Авторы: Артемьев, Забелин, Федин
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...записи, соединенные с выходами. блока записи, введены вторые ключи и формирователи напряжения, выходы которых соединены с выходами устройства, а входы -649042 формула изобретения аэ 568/4 ЮНИИП ираж 6 дпис филиал ППП Патент с входами интеграторов и через вторые ключи - с информационной шиной.На фиг.1 дана структурная схема устройства; на фиг.2 показаны эпюры напряжений в различных точках устройства: а - напряжение на выходе интегратора, б - сигнал обнуления интегратора; в - выходное напряжение интегратора; г - сигнал записи.Аналоговое запоминающее устройство содержит блок записи 1, шину 2 управления, шину 3 запоминаемого сиг нала, выход 4 блока записи 1. К выходу 4 подключена информационная шина 5, к выходу блока записи подключена...
Запоминающее устройство
Номер патента: 649044
Опубликовано: 25.02.1979
Авторы: Борисов, Конопелько, Лосев
МПК: G11C 29/00
Метки: запоминающее
...этом вентили 8 и 26 заперты, а сигнал о состоянии элемента памяти матрицы 2поступает с выхода блока считывания9 на первый вход элемента И 28. Навторой вход элемента И 28 подаетсясигнал с выхода 29 блока коррекцииошибки 17. На выходе элемента 2 И-НЕ32 будет нулевой сигнал, если вдефектный элемент памяти 4 записывался нулевой символ, и единичныйсигнал - в противном случае. Сигналс выхода 29 блока коррекции ошибки,поступая на элемент И 28, производит исправление ошибки.В случае, если опрашивается исправный элемент памяти 3, то нулевойсигнал на выходе элемента ИЛИ 19установит на выходе 29 блока коррекции ошибки 17 единичный сигнал, который, поступив на элемент И 28, откроетего для прохождения сигнала с исправного элемента памяти 3,...
Запоминающее устройство
Номер патента: 650101
Опубликовано: 28.02.1979
Авторы: Акушский, Мальцева, Сакун, Сасковец, Шелков
МПК: G11C 11/00
Метки: запоминающее
...генератора 1 устанавливает счетчик 3 в состояние 100 - 1. При этом возбуждается первая шина ДШ, дешифратора 4, которая управляет элементом И 13 блока 6 анализа единичного состояния. При этом элемент И 13 вь 1 деляет импульс, который поступает через элемент ИЛИ 14 блока 6 анализа и элемент И 15 схемы 7 запуска на счетный вход цепи сложен 1 реверсивного счетчика 8 адреса. При совпадении трех сигналов: с первой шины дешифратора 4, с шины Выработка адреса через линию задержки 16 и элемент 17 блока 6, с выхода первого разряда накопителя, который выделяет сигнал только находясь в единичном сос-,о:,;11,первый разряд накопителя находится в нулевом состоянии, то сигнала на вход сче-чика 8 не поступает, и счетчик 8 остается в нулевом...
Логическое запоминающее устройство
Номер патента: 650103
Опубликовано: 28.02.1979
Авторы: Гельман, Петров, Спиридонов
МПК: G11C 15/00
Метки: запоминающее, логическое
...информационный вхол второго дополнительного элемента И 50 (для К=1), т. е. из старшего разряда сигнал с выхода межразрядного элемента ИЛИ 49 поступает непосредственно на информационный вход второго дополнительного элемента И 50, при подаче сигнала на изину 46 проходит на вход установки в 1 триггера 48 признака перестановки. В то жс время триггер 47 останется в первонача:п.ном состоятттттт из-за отсутствия сигнала на шине 34.Все вышсттзложеттттое имеет место только в том случае, когда Х)У. Если,У)Х, то лля любого К-го разряда, в котором ху,= =1, существует такой А-разряд (где КгК), в котором хлу,=1, при этом Й-й триггер 43 находится в состоянии 1, и сигнал из т-го разряда пе может пройти на информационный вход триггера 48 перестановки и...
Буферное запоминающее устройство
Номер патента: 651412
Опубликовано: 05.03.1979
МПК: G11C 19/00
Метки: буферное, запоминающее
...сброса 6 все триггеры регистра 2 устанавливаются в нулевое состояние, и на выходе элемента И-НЕ 4 формируется нулевой потенциал, который определяет единичный потенциал на выходе элемента И-НЕ 5 (в это время на выходе элемента ИЛИ-НЕ 3 присутствует единичный потенциал, определяемый нулями на сигнальных шинах устройства). С выхода элемента 5 этот единичный потенциал открывает элементы И 1, подготавливая устройство к записи. Входной код виде импульсов единичного уровня, по651412 фесв,с к,,.вВФ- г .Фпая на входы элементов И 1, устанавливает соответствующие разряды регистра 2 в единичное состояние. При,этом на выходе элемента И-НЕ 4 появляется единичный потенциал. Однако единичный потенциал на выходе элемента И-НЕ 5 не исчезает, так как он...
Ассоциативное запоминающее устройство
Номер патента: 651416
Опубликовано: 05.03.1979
Автор: Кирпичев
МПК: G11C 15/00
Метки: ассоциативное, запоминающее
...значение 1, вследствие чего ни один из элементов И 8 первой группы также не формирует значение х, а на выходе элемента ИЛИ 35 формируется 0, по которому сигнал с выхода элемента НЕ 34 через элемент ИЛИ 33 поступает на вход элемента 21 задержки, задерживающего данный управляющий сигнал на один такт.. При этом в первом такте обращения ни один из блоков 19 и 20 не срабатывает,так как еще ни одна ячейка не попала в занятую зону, поэтому регистр 16 во все последующие такты обращения остается в нулевом состоянии.Во втором такте сигнал с выхода элемента 21 задержки поступает на первый управляющий вход первого коммутатора 25, через который по сформированному на выходе блока 14 адресу разрешает запись информации через элементы И 30 в...
Трансформаторное постоянное запоминающее устройство
Номер патента: 651417
Опубликовано: 05.03.1979
Авторы: Журавский, Самофалов, Селигей, Тростянецкий
МПК: G11C 17/00
Метки: запоминающее, постоянное, трансформаторное
...согласующего трансформатора.Устройство содержит П запоминающих трансформаторов 1 с обмотками считывания, 2, соединенными с базами транзисторов 3 разрядных усилителей считывания. Коллекторы транзисторов 3 соединены с выходными шинами 4, а эмиттеры подключены к коллектору. транзистора 5 и к выводу резистора 6, другой вывод которого соединен с источником питания + Е, База транзистора 5 соединена с обмоткой считывания 7 согласующего65141 г,СоставитеТехред О. ЛТираж 680 ль Л. това Амусьевая Корректор М. РПодписноеитета СССРи открытийкая наб., д. 4/5од, ул. Проектная, 4 лактор Л. Утехинказ 815/49.НИИПИпо18085,йилнал ПП Государственного коделам изОбретенийосква, Ж-З 5, Рауш-Патент, г. Ужго трансформатора 8, Числовые провода 9 последовательно...
Запоминающее устройство с самоконтролем
Номер патента: 651419
Опубликовано: 05.03.1979
Авторы: Городний, Зеленин, Корнейчук, Ткаченко, Торошанко
МПК: G11C 29/00
Метки: запоминающее, самоконтролем
...импульсов через элементы И 22 и 23 соединены с входом дополнительного регистра 13. Кроме этого выход формирователя 21 подключен к триггеру 24. Прямой выход этого триггера, через элемент И 25 соединен с триггером 16, Прямой выход триггера 24, инверсный выход триггера 16 и выход дополнительного регистра 13 подключены через элемент И 26 к коммутатору 6. Выход элемента И-НЕ 9 и второй выход триггера 24 через элемент И 27 подключены ко второму триггеру 16.Запоминающее устройство с самоконтро. и м работает следующим образом.В случае появления в слове двойной ошибки от дешифтатора 3 поступает сигнал, который устанавливает триггер 4 в единичное состояние, и одновременно записывается в дополнительный регистр 13 накопителя. Изменение уровня...
Ассоциативное запоминающее устройство
Номер патента: 652614
Опубликовано: 15.03.1979
Автор: Притыко
МПК: G11C 15/00
Метки: ассоциативное, запоминающее
...устройства.Оно содержит дешифратор 1, реги ры 2, многовходовые элементы ИЛИ 3 блок управления 4 и накопитель 5,Входы регистров 2 подключены соответственно к выходам дешифратора 1, одноименные выходы регистров 2 соединены со входами соответствующих многовходовых элементов ИЛИ 3, выходы которых подключены ко входам блока управления 4, соединенного с накопителем 5.В регистры 2 заносится информация с учетом выбранного вида поиска информации, содержащейся в накопителе 5,652614 оставительТехред М,В. Рудаковяич Коррек Билак едак юри аэ 1069/49 Тираж 680 П о ЦНИИПИ Государственного комитета СС по делам изобретений и открытий 13035, Москва, Ж 35, Раушская наб., д.ное 4/5 филиал ПП атент, г. Ужгород, ул. Проектная При подаче на вход...
Постоянное запоминающее устройство
Номер патента: 652616
Опубликовано: 15.03.1979
МПК: G11C 17/00
Метки: запоминающее, постоянное
...И Начертеже приведены связи междуузлами устройства для случая, когда информационный массив для хранейиа вустройстве условно разделен на четыреРавные части, например:М числа 1 2 3 иР Р Р Р1 О 1 О О2 1 О О ОИ 3 0 1 4 0 0 8 1 1 6 0 0 7,1 0 8 1 1 1 О О О1 выходы которого соединены со входами накопителя, выходы накопители через элементы НЕ подсоединены к первым входам первых элементов И, ко вторым входам которых подключены выходы соответствующих первых элементов ИЛИ, 45выходы первых элементов И соединены с первыми входами соответствуюших вторых элементов ИЛИ, выходы которых подсоединены ко входам регистра числа, Ио т л и ч в ю ш е е с я тем, что, с целью повышения надежности устройства, оно содержит второй дешифратор адреса, вторые элементы...
Постоянное запоминающее устройство
Номер патента: 652617
Опубликовано: 15.03.1979
МПК: G11C 17/02
Метки: запоминающее, постоянное
...сигналу, который должен бытьне меньше уровня йереключателя элементов И, подключенных к выходу накопите:ля." "Целью изобретения является повышение быстродействия, В предложенномустройстве это достигается тем, что онрсодержитисточник опорного напряжения,один выход которого соединен со вторыми концами выходных шин, а другой выход - с шиной нулевого потенциала,На чертеже представлена блок-:хема/предложенного устройства.Оно содержит накопит дными шинами 2, источникряжения 3, элементы И 4вого потенциала 5,Источник опорного напряжения 3 выдает напряжение, например ,9 В (максимальное значение входного напряжениялогического нуля стандартного элементаТТЛ), и при достижении считанным сигналом уровня 0,6 В начинают срабаты652617 Таким . образом,...