Патенты с меткой «запоминающее»

Страница 63

Буферное запоминающее устройство

Загрузка...

Номер патента: 1027779

Опубликовано: 07.07.1983

Авторы: Бодня, Мамонов

МПК: G11C 19/00

Метки: буферное, запоминающее

...информационным входом устройства, 1(-входывсех триггеров объединены и являютсяпервым управляющим входом устройства, Э-вход одного триггера первойгруппы Э-к "триггеров является вторым 65 управляющим входом устройства, К -вход другого триггера первой группы Э -К- .триггеров является третьим управляющим входом устройства, содержит элемент ИЛИ и элемент задержки, выход которого подключен к С-входам одних триггеров, вход элемента задержки подключен к выходу элемента ИЛИ, один вход которого является вторым информационным входом устройства, другой вход элемента ИЛИ подключен к С-входам других триггеров, Я -входы одних триггеров .йэдключены к-входу другого триггера первой группы ЗК -триггеров, прямой выход одного триггера каждой из групп...

Запоминающее устройство

Загрузка...

Номер патента: 1029228

Опубликовано: 15.07.1983

Автор: Конопелько

МПК: G11C 11/00

Метки: запоминающее

...входы второй группы которого соединены с выходами второйгруппы блока элементов И и с выходами накопителя, выходы блокаусилителей считывания соединены ссо входами элемента ИЛИ и входамипервой группы блока мажоритарныхэлементов, входы, второй группыкоторого являются адресными входаьм второй группы устройства, а выходы соединены со входами селектора, выходы которого соединены спервым входом первого коюутатора,второй вход которого соединен свыходом элемента ИЛИ, а выход является информационным выходом устройства, дешифратор, первая группавходов, которого является адреснымивходами третьей группы устройства,первый,второй и третий управляющие входы блока элементов И являются первым, вторым, третьим управФляющим входом устройства, третийвход...

Запоминающее устройство с коррекцией информации

Загрузка...

Номер патента: 1029229

Опубликовано: 15.07.1983

Автор: Алексеев

МПК: G11C 29/00

Метки: запоминающее, информации, коррекцией

...на вход дешифратора 2 эОднако случайный характер расп-.ределения дефектных элементов.памяти в объеме основного накопителятребУет большого объема блока хранения кодов дефектных слов и большой емкости дополнительного накопителя, разрядность которогоке завкснт от количества деФектов.а блокируемом слове, прн этом исправные элементы блоккруемых словисключаются кз работы.Это устройство также являетсясложным к громоздким.Цель изобретения - упрощениеустрОйства,Поставленная цель десткгаетсятем, что в эапомккаецем устройстве с коррекцией кк 4 юрмации, содержащем бкек памяти адресов дефекткых ячеек памяти к регистр адреса,входы которых объединены и являютая адресиымк входами устройства,э выходы соедккюйы со в)юдами дбФИФРатора адреса,...

Буферное запоминающее устройство

Загрузка...

Номер патента: 1030855

Опубликовано: 23.07.1983

Автор: Протасеня

МПК: G11C 19/00

Метки: буферное, запоминающее

...введены формирователь сигналов, блоки сравнения по числу регистров данныхе5группы, вторая группа элементов И, - элемент И, элемент ИЛИ и счетчик импульсов, вход сложения которого подключен к выходу первого из элементов И второй группы, а выход - к первому входу элемента 9, выход которого соединен с первыми входами элементов И второй группы, выходы ко.торых подключены к входам записи одноименных регистров данных группы, причем вторые входы элементов И вто- рой группы, кроме последнего, соединены с выходами одноименных элементов ИЛИ втрой группы, второй вход каждого из которых, кроме последнего, подключен к выходу последующего элемента ИЛИ второй группы, вторые входы последних элементов И второй группы и элемента ИЛИ второй группы...

Запоминающее устройство

Загрузка...

Номер патента: 1032480

Опубликовано: 30.07.1983

Авторы: Иванов, Малевич

МПК: G11C 21/00

Метки: запоминающее

...и второй элемент ИЛИ, выход которого соединен с входом первого формирователя сигналов, выход первого элемента ИЛИ соединен с входом распределителя импульсов, выходы которого соединены с входами первой группы мо- . дулятора, выход генератора опорного напряжения соединен с входом первого элемента развязки и с входомвторой группы модулятора, выходы которого соединены с входами второго элемента ИЛИ, выход первого элемента развязки соединен с вторым входом первого дискриминатора.При этом модулятор в каждом каскаде содержит последовательно соединенные первый элемент И, третий элемент ИЛИ, второй дискриминатор, второй элемент задержки, второй уси. литель и второй формирователь сигналов, второй элемент И, второй зле мент развязкйсчетчик и...

Ассоциативное запоминающее устройство

Загрузка...

Номер патента: 1032483

Опубликовано: 30.07.1983

Автор: Матвеев

МПК: G11C 15/00

Метки: ассоциативное, запоминающее

...цель достигается тем, что в ассоциативное запоминаю" , 35 щее устройство, содержащее детекторы, цифровые блоки сравнения, одни входы которых подключены к выходам регистра опроса, а другие - к выходам информационных регистров, введе4 О воо нагрузочного элемента и первому входу сумматора, второй вход которого и другой вывод первого нагрузочного элемента объединены и являются входом, блока, выходом которогоявляется выход сумматора.3. Устройство по и. 1, о т л и ч а ю щ е е с я тем, что блок анализа информации содержит группу нелинейных элементов и четвертый наг" рузочный элементодин иэ выводов которого подключен к шине напряжения смещения, а другой вывод объеди нен с одними из выводов нелинейных элементов группы и является выходом...

Буферное запоминающее устройство

Загрузка...

Номер патента: 1034069

Опубликовано: 07.08.1983

Автор: Лупиков

МПК: G11C 19/00

Метки: буферное, запоминающее

...с входами элементов И-ИЛИ, третьи и четвертые входы которых соответствен но соединены с .выходами первого и второго счетчиков адреса, выход "Переполнение" первого счетчика адреса соединен с вторым входом триггера, выход которого соединен с первым входом элемента И, второй вход которого соединен с выходом элемента НЕ, а выход элемента И соединен с входом "Перенос" сумматора, выходы которого соединены с адресными входами накопителя.На чертеже представлена структурная схема буферного запоминающего устройстваУстройство содержит накопитель 1, сумматор 2, элементы 3 И-ИЛИ, элемент 4 НЕ, шину 5 кода операции, первый счетчик б адреса, второй счетчик 7 адреса, шину 8 модификации адреса записи, шину 9 модификации адреса чтения, третий счетчик 10...

Запоминающее устройство с обнаружением ошибок

Загрузка...

Номер патента: 1034070

Опубликовано: 07.08.1983

Авторы: Вайткус, Горшков, Рябуха

МПК: G11C 11/00

Метки: запоминающее, обнаружением, ошибок

...няются сумматором 9 в результирующийные выходы 20, первый 21, второй 22, бит четности,втретий 23 и четвертый 24 управляющие Если ячейка работоспособна т оходы, индикаторный выход 25, адрес- по единичному сигналу с выхода эленые 26 и информационные 27 входы уст мента И 16 регультирующий бит четройства. ности через элемент И 10 поступаетСчетчик 13 выполнен реверсивным. на вход счетчика 13. При записи счетУстройство работает. следующим,об- ., чик 13 работает в режиме суммироваразом. ния, поэтому к содержимому счетчикаВ исходном состоянии регистры 2 13 прибавляется значение результиру 203, 4 и 18, счетчики 13 и 14 обнуле- ющего бита четности.ны. В счетчик 15 по входу 24 записы- Кроме того, единичный сигнал свается код велйчины...

Резервированное запоминающее устройство

Загрузка...

Номер патента: 1034208

Опубликовано: 07.08.1983

Авторы: Плясов, Середа, Чубчик

МПК: H05K 10/00

Метки: запоминающее, резервированное

...вертого запоминающего устройства,5 выходы первых трех элементов И соединены с первыми входами трех эле-,ментов ИЛИ,.с вторыми входами которых соединены выходя блоков контроля, а с третьими входами соединенвыход четвертого элемента И, первыйЗО вход которого соединен с .выходомэлемента ИЛИ-НЕ, второй вход которого соединен с третьим стробирующимвходом устройства.На чертеже изображена блок-схема35 резервированного запоминакщего устройства,Резервированное запоминакщее устройство .содержит три запоминающихустройства (ЗУ) 1 - 3, управляеькяй4 О мажоритарный элемент (МЭ ) 4, блоки5 - 7 контроля, регистр 8, четвертоеЗу 9, элементы ИЛИ 10 - 12, элементИЛИ-ЙЕ 13, элементыИ 14 - 17, первый 18, второй 19 и третий 20 стро 45 бирующие входы...

Доменное запоминающее устройство с произвольным доступом

Загрузка...

Номер патента: 1035641

Опубликовано: 15.08.1983

Авторы: Гловацкий, Головащенко, Дворядкин, Тихановский

МПК: G11C 11/14

Метки: доменное, доступом, запоминающее, произвольным

...основной датчик считыванияЦМД а выходы переключателей ЦМДсоединены с ячейками одноименныхразрядов дополнительных компрессоровЦМД, входы которых подключены К соответствующим дополнитеЛьным генераторам ЦМЩ, а выходы подключены черездополнительные датчики считыванияЦМД к соответствующим аннигиляторамЦМД,На чертеже изображена блок-схемапредложенного устройства,Запоминающее устройство с произвольным доступом содержит на пленкеиз магнитоодноосного материала динамические ловушки ЦМД 1, соединенные с одноименными ячейками соответствующих основных компрессоров 2,входы которых подключены к основнымгенераторам ЦМД З,а выходы - к переключателям ЦМД 4 через основные датчики считывания ЦМД 5.Выходы переключателей ЦМД 4 соединены с ячейками...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 1035643

Опубликовано: 15.08.1983

Автор: Ибрагимов

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...), и этот перепад лотенциала запускает генератор 2, напряжение Она выходе которого начинает линейно нарастать ( фиг. 2, г ).Потенциал на единичном выходе триггера 3, связанном с уп-. 5 равляющим входом элемента И б, принимает .значение логической единицы ( фиг. 2, в ), тем самым дается разрешение на прохождение тактовых импульсов со Вх. 2 устройства через эле-10 мент И б на формирователь 5, выполненный в виде триггера. Задним фрон-том входного импульса (фиг. 2, а ) запускается генератор 1, напряжениеЪ 2 на выходе которого начинает линейно нарастать (фиг.2, г ), Крутизна этого напряжения в данном режимевыбирается равной крутизне напряжения О, так как продолжительностьцикла воспроизведения здесь отображает длительность. входного...

Запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 1037342

Опубликовано: 23.08.1983

Авторы: Алешин, Беляков, Пресняков

МПК: G11C 11/00

Метки: запоминающее, самоконтролем

...второй 20 и третий 21 элементы И, первый элемент ИЛИ 22, второй ассоциативный накопитель 23 с адресными 24 и управляющим 25 вхоцами,второй элемент ИЛИ 26, элемент НЕ 27,четвертый 28 и пятый 29 элементы И,счетчик 30 импульсов и элемент И-НЕ 31,Устройство работает слецующим обрезом.Шифратор 2 преобразует безызбыточный коа числапоступаю 1 ций по вхопам 4,в избыточный коп числа, например кодХэмминга, позволяющий исправлять однократные и обнаруживать цвухкратныеошибки. Запись кода числа в накопитель 2осуществляется в соответствии с кодомаареса А, поступающим по входам 5 нарегистр 3,формирователь 7 формирует сигналыкода С 1 числа, считанного из накопите-ля 1. Блок 8 осуществляет проверку кода числа по четности. Ассоциативныйнакопитель 18...

Резервированное запоминающее устройство

Загрузка...

Номер патента: 1037343

Опубликовано: 23.08.1983

Авторы: Игнатов, Кривего, Межевов, Шуленин

МПК: G11C 11/00

Метки: запоминающее, резервированное

...блок 12, вход 13 обращения и вход 14 сигнала последнего адреса.Блок переключения каналов содержит генератор 15 временных сигналов, первый триггер 16, элемент3ИЛИ 17, первый 18 и второй 19 элементы И, регистр 20 и третий элеменИ 21. Вычислитель кон 1 рольной суммысодержит сумма 1 ор 22 по модулю два,элемент И-НЕ 23 и второй триггер 24.Устройство выполнено на стандар- ных элементах типа 1601 РР 26.Устройство работает следующим образом,В исходном состоянии в блоки 1-6 10по всем адресам записывается идентичная информация, По последнему адресузаписывается контрольное число. Триггеры 16 и 24 и регистр 20 находятсяв положении "0", По первому сигналу 15"Обращение" на входе 13, поступающему на управляющие входы блоков 1-6,информация из...

Ассоциативное запоминающее устройство

Загрузка...

Номер патента: 1037345

Опубликовано: 23.08.1983

Авторы: Корнейчук, Марковский, Павловский

МПК: G11C 15/00

Метки: ассоциативное, запоминающее

...устройства.Ассоциативное запоминающее устройство содержит первый регистр 1 признака опроса с входами 2, первую группуэлементов И 3, -р (,ъ- целое число,равное числу строк накопителя), второйрегистр 4 признака опроса, регистр 5маски с вхоцами 6, вторую группу элементов И 7 - 7 р, элементы ИЛИ 8, -8,( И - целое число, равное числу вхоцовопроса накопителя), накопитель 9, третью группу элементов И 10 10, первый 13. и второй 12 регистры реэульта",та поиска, четвертую группу элементов И 13, 1 Э, элемент НЕ 14, ре.гистр 15 сдвига с выходом 16 и пятуюгруппу элементов И 17 - 17 и, тактовый вход 3.8 устройства.Устройство работает следующим обрезом.Перед началом работы все регистрыустройства сбрасываются в нуль. Вячейках накопителя 9 хранятся...

Запоминающее устройство

Загрузка...

Номер патента: 1037346

Опубликовано: 23.08.1983

Авторы: Попов, Салов

МПК: G11C 19/00

Метки: запоминающее

...входами вто- . рого элемента ИЛИ, второй вход третьего апемента И соединен с входом второго элемента НЕ и явпяется седьмым входом блока управления, второй вход четвертого элемента И соединен с выходом второго элемента НЕ, входы шестого апемента И являются седьмым и восьмым входами блока управления, второй вход пятого апемента И соединен с первым входом шестого элемента И, выход которого явпяется вторым выходом бпока управления, третий и четвертый входы второго эпемента ИЛИ являются четвертым и шестым. входами блока управления. Йа фиг. 1 изображена функциональная схема предпоженного устройства; на фиг. 2 - функциональная схема формирова- теля импульсов; на фиг. 3 - функционапьная схема блока коррекции информации; на фиг, 4 -...

Резервированное запоминающее устройство

Загрузка...

Номер патента: 1037347

Опубликовано: 23.08.1983

Автор: Колесник

МПК: G11C 29/00

Метки: запоминающее, резервированное

...с выходом блока контроля, другие входы ключей соединены с шиной питания а выходы - с другими входами блоков памяти, выход третьего элемента-ИЛИ соединен с управлявшим входомуправляемого элемента задержки,На чертеже приведена структурнаясхема предлагаемого резервированного ЗУ,Устройство содержит регистр 1 адреса,один из разрядов 2 которого служит длязанесения признака обращения в первый3 или второй 4 рабочие блоки памяти,резервный блок 5 памяти, в который занесена сумма по модулю два информациис одинаковыми адресами из блоков 3 и 4памяти, первый 6 и второй 7 коммутаторыпричем выходы первого коммутатора 6соединены с выходами блока 8 контроля,а выходы второго коммутатора 7 соединены с входами сумматора 9. Устройство содержит также...

Резервированное запоминающее устройство

Загрузка...

Номер патента: 1037348

Опубликовано: 23.08.1983

Авторы: Колесник, Масленников

МПК: G11C 29/00

Метки: запоминающее, резервированное

...помодулю два, блок поразрядного сравнения,Фблок управления, коммутатор и накопители информации, одни из в,одов которыхсоответственно объединены и являются адресными входами устройства, а выходы подключены к информационным входам блоков свертки по модулю два, блоха поразрядного сравнения и коммутатора, выход хоторого является выходом устройства,выходы бпока поразрядного сравнения иблоков свертки по модулю два подхлючены к входам блока управления, первый выход которого соединен с управляющим входом коммутатора, введены счетчик импульсов, дешифратор, элемент И и генератор импульсов, выход которого подключен к одному из входов элемента И, выход которого соединен с одним иэ вхо- ,дов счетчика импульсов, другие входы которого подключены...

Оперативное запоминающее устройство с автономным контролем

Загрузка...

Номер патента: 1037349

Опубликовано: 23.08.1983

Авторы: Березин, Онищенко, Сушко

МПК: G11C 29/00

Метки: автономным, запоминающее, контролем, оперативное

...подключены к входам первого усипителя, выходы которого соединены с одними иэ входов основного адресного накопитепя, другие входы и выходы которого подключены соответственно к адресным выходам и одним из адресных входов второго. усипителя, другие адресные входы 1 о . которого соединены с выходами второго дешифратора, управляющие входы дешифраторов и усилитепей подкпючен к выходам блока управления, первые выходы первого и второгоформирователей сигналов соедииены соответственно с первыми входами первого и второго элементов ИЛИ, выходы которых подключены соответственно к первым и вторым входам блока ввода и вывода информации, первый выход которо- о го соединен с первым входом блока срав нения, второй вход которого подкпючен к второму...

Запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 1037350

Опубликовано: 23.08.1983

Авторы: Акопов, Чахоян

МПК: G11C 29/00

Метки: запоминающее, самоконтролем

...ошибки одинаков для нескольких различных пар неисправных разрядов накопителя 1, накопи.,тель 4 хранит попарно все номера разряДов, для. Которых признак двойной ошибки 1 о одинаков: и является адресом,пеннойячейки накопителя 4.Коррекция двойной ошибки выполняется следующим обрезом.Признак дВОйной ОШибки с ВБХОДОВ 5 блока Э поступает на адресные входы накопителя 4. Далее на вход 3.1 начинают поступать счетные входы накопителя 4. Далее на вход 11 начинают поступать счетные. импульсы, которые выполняют перебор всех состояний счетчика 7. При етом на входы коммутатора 5 с выходов накопителя . 4 последовательно поступают признаки возможных неисправных разрядов, которые адресуют накопитель 6 и кащпый раз считывают из него признав одиночной...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 1038967

Опубликовано: 30.08.1983

Авторы: Вагнер, Сидоров, Шахтшнейдер

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...5, дискретизирует входной сигнал. На выходе5 блока 2 находится цифровой эквивалент преобразований части входнбгосигнала, на выходе цифро-аналоговогопреобразователя 5 - дискретизированный аналоговый эквивалент. Аналого 10 цифровое преобразование по методупоразрядного уравновешивания обеспечивает аналоговый эквивалент по мо"дулю меньше входного сигнала. Поэтому на выходе блока 1 и, соответственно, на входе блока 3 будет положИтельная величина при положительномвходном сигнале и. отрицательнаяпри отрицательном, причем по модулюона превышает величину одной диск"реты аналого-циФрового преобразования, В случае применения при преобразовании метода последовательного приближения аналоговый эквивалент по модулю всегда больше входного сигнала...

Запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 1040526

Опубликовано: 07.09.1983

Авторы: Летнев, Шакарьянц

МПК: G11C 29/00

Метки: запоминающее, самоконтролем

...управляющим входом устройства, информационные входы накопителя подключены к выходам элементов ИЛИ, одни входы кото. рых подключены к выходам первых элементов И, другие - к выходам вторых элементов И, одни входы которых являют ся информационными входами устройства, , другие подключены к выходу элемента НЕ, вход которого подключен к одним 0526входам первых. элементов И и являетсявторым управляющим входом устройства,дополнительно содержит коммутаторы иэлемент ЗАПРЕТ, выход которого подключен к второму управляющему входунакопителя, первый вход элемента ЗАПРЕТявляется третьим управляющим входом устройства, второй вход элемента ЗАПРЕТ подключен к соответствующему выходу счетчика, информационные входы коммутатора подключены к...

Оперативное запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 1042081

Опубликовано: 15.09.1983

Авторы: Луговцов, Луговцова

МПК: G11C 11/00

Метки: запоминающее, оперативное, самоконтролем

...контгенератор 26 тактовых импульсов, пер роля с выхода генератора 1 1 напривый 27 и второй 28 блоки контроля, . мер, после подачи на вход ОЗУ питапервый 29, второй 30 и третий 31 эле ющих напряжений устанавливает в нулементы И, первый 32 и второй 33 де- вое состояние триггеры 2- , регистршифраторы, элемент ИЛИ 34, первый . 5, счетчики 6 71счетчики 6 и 7 и в единичное со 35 и второй 36 элементы индикации и стояние регистр 9.ни егист ы 8 и 9Низкий уро-элемент НЕ 37. Устройство также со- вень сигналавень сигнала с единичного выходадержит первый 38 и второи 39 управз г триггера 2 поступает на соответствуюляющие входы, адресные входы 401-401 щие входь эие вхо ы элементов И 10 и 11 и блоки ет стРойство по адРесным 401-40 яи цисловые входы 411...

Запоминающее устройство

Загрузка...

Номер патента: 1042083

Опубликовано: 15.09.1983

Авторы: Верба, Мартынюк, Самофалов, Христов, Шпак

МПК: G11C 11/22

Метки: запоминающее

...элемента И объединены и являются адресным входом устройства, второй вход элемента И является управляющим входом устройства, а выход соединен со вторыми входами основных и дополнительных формирователей записи и входом формирователя считывания.При отсутствии сигнала выборкиадреса на входе 13 блоки 10 работаюткак повторители, и на входы формиро"вателей 8 поступает с числовых входов12 прямой код записываемого числа,который одновременно поступает и навходы формирователей 9. Кроме того,при отсутствии сигнала выборки адресалогическое состояние выхода элементаИ 11 такое, что оно разрешает черезвходы формирователей 8 и 9 установление потенциалов (низких и высоких)на выходах Формирователей 8 и 9 всоответствии с прямым кодом числана входах этих...

Интегрирующее запоминающее устройство

Загрузка...

Номер патента: 1043674

Опубликовано: 23.09.1983

Авторы: Болгов, Лутов, Снегур

МПК: G06G 7/18

Метки: запоминающее, интегрирующее

...работает следующим образом.Б исходном состоянии управляющая обмотка обесточена. Ферромагнитные1043674 3сердечники находятся в безразличном состоянии равновесия. Световойпоток от излучателя 11 проходит сквозьгерметичный корпус 1 с прозрачнойвязкой жидкостью 2, через прозрачную перемычку 5 и попадает на светочувствительные поверхности приемников 12 и 13 С выхода устройства снимается сигнал в виде постоянного напряжения, величина и знак которого 10определяются положением прозрачнойперемычки 5,При подаче управляющегр напряжения положительной полярности относительно общего вывода соединения диодов 8 и 9 ток будет течь по управляющей обмотке 6, В результате взаимодействия магнитного поля с ферромагнитным сердечником 3...

Запоминающее устройство

Загрузка...

Номер патента: 1043741

Опубликовано: 23.09.1983

Автор: Конопелько

МПК: G11C 11/00

Метки: запоминающее

...входы которого подключены к выходам дополнительных элементов памятии выходам элементов И второй группы,выход элемента НЕ соединен с первымвходам второго элемента И и вторымивходами элементов И первой группы,выходы первого и второго блоковсчитывания подключены к вторым входам второго и первого элементов И соответственно, выходы которых соедине-ны с входами элемента ИЛИ, выходкоторого подключен к первому входублока вывода данных, выход которогоявляется выходом устройства, а второй вход является управляющим входомустройства и соединен с третьимивходами элементов И первой и второйгрупп, четвертые и пятые входы которых соответственно объединены и являются входом записи и входом разрешения записи .устройства, адресными входами...

Двухуровневое оперативное запоминающее устройство

Загрузка...

Номер патента: 1043742

Опубликовано: 23.09.1983

Авторы: Андреев, Беляков

МПК: G11C 11/00

Метки: двухуровневое, запоминающее, оперативное

...вторые входи элементов И третьейгруппы. объединены и являются первымуправляющим входом блока, вторым итретьим управляюшиьщ входами которогоявляются соответственно объединенные 5 ртретьи входы элементов И пятой группи и объединенные вторые входй элеМЕнтов И четвертой группы, выход элемента ИЛИ является управляющим выходом блока и подключен к входу элемвита И-НЕ, выход которого соединенс вторыми входами элементов И второйгруппы, выход каждого из которыхежключен к входу вычитания соответстзующего счетчика сигналов, входсложения которого соединен с выходом фОсоответствующего из элементов И тре-,тьей группы, а выход - с входами со-, .Ответствующих элемента ИЛИ первойГруппы и элемента И-НЕ группы, выходюторого подключен к третьему входу 65...

Запоминающее устройство с автономным контролем

Загрузка...

Номер патента: 1043743

Опубликовано: 23.09.1983

Авторы: Лосев, Урбанович

МПК: G11C 11/00

Метки: автономным, запоминающее, контролем

...третьимвходам первого, второго, и третьегологических блоков, выходы второгои третьего сумматоров по модулю двв 65 и входы первого счетчика единиц являются выходами. блока.При этом каждый логический блоксодержит четвертый и пятый сумматоры по модулю два, первые входыкоторых объединены и являются первьж входом блока и элемент И, первый и второй входы которого являются Ъторым и третьим входами бло-.ка, причем выход и второй вход элемента И соединены с вторыми входами четвертого и пятого сумматоровпо модулю два соответственно, выходы которых являются выходами бло.ка.На фиг .1 представлена функциональная схема предлагаемого устройства; на фиг.2 - то жевычислениякодов адресов.Предлагаемое устройство содержит накопитель 1 с...

Запоминающее устройство

Загрузка...

Номер патента: 1043746

Опубликовано: 23.09.1983

Авторы: Белкин, Братков, Оборин, Смирнов

МПК: G11C 11/30

Метки: запоминающее

...3, первыйтронов. и второй ключи 5 и 6 и первый и второй источник;7 и 8 опорного напряжеВ устройстве увеличение точности ния, выходы которых соединены с сигизмерения координат подвижных точеч- нальными.вхсдами ключей 5 и 6, упных объектов. достигается за .счет . Равляюшие входы которых соединеныподавления неподвижных точечных объ- соответственно с выходом блошка20актов введением двух ключей и Инвер-. Управления, выходы ключей 5 и 6 соетора. Однако оно не позволяет зна- динены с выравнивающей сеткой элекчительно повысить точность измерения троннолучевой запоминающей трубки 3,координат подвижных. точечных Объектов Запоминающее устройство работаетиз-за рассогласования растров записи следующим образом.и воспроизведения.В Режиме записи с...

Запоминающее устройство с многоформатным доступом к данным

Загрузка...

Номер патента: 1043747

Опубликовано: 23.09.1983

Авторы: Каверзнев, Метлицкий

МПК: G11C 11/34

Метки: данным, доступом, запоминающее, многоформатным

...входах всех микросхем памяти независимо от номера будет . Код, равный коду на шине х. Одини. тот же адрес на всех микросхемахф соответствует в устройстве режиму вйборки строк.Если Яф полностью единичный век-. тор, то выражение .(2) преобразуется . к виду. 25 Из .выражения (3) следует, что призаданном хф во всех .Х микросхемах 30памяти выбираются биты по разнымадресам. Это соответствует режиму обращения к столбцам хранимой матрицы,При,О с 52 - 1 получаются "смешанныеф способы обращения, при которых реализуется выборка различных.. сочетаний частей строки столбцов матрицы.Память, построенная по описанным принципам, отличается простотой , .40и большими функциональными возмож"настями 21.Однако эта память не позволяет реа лизовать выборку...

Ассоциативное запоминающее устройство

Загрузка...

Номер патента: 1043750

Опубликовано: 23.09.1983

Авторы: Дробязко, Зеебауэр, Корнейчук, Марковский, Павловский

МПК: G11C 15/00

Метки: ассоциативное, запоминающее

...регистр 3маски, второй регистр 4 опроса,первый 5, второй 6 и третий 7 регистры числа, регистр 8 адреса, первый шифратор 9, триггер 10, первыйэлемент И 11, выход которого яв 45 ляется, первым выходом 12 устройст-,ва второй 13 и третий 14 элементы И, одни из входов которых объединены и являются первым управляющим входом 15 устройства, постоян 50 ный накопитель 16, второй шифратор 17, четвертый 18 и пятый 19элементы И, одни из входов которыхобъединены и являются вторым управляющим входом 20 устройства,55 первый элемент 21 задержки, выходкоторого является вторым выходом 22устройства, первый 23 и второй 24элементы ИЛИ. Регистр 2 имеет вход,являющийся третьим управляющимвхоДом 25 устройства, Устройствотакже содержит второй 26 и третий27...