Патенты с меткой «запоминающее»
Постоянное запоминающее устройство
Номер патента: 490184
Опубликовано: 30.10.1975
Авторы: Атанелишвили, Крайзмер, Чкония
МПК: G11C 17/00
Метки: запоминающее, постоянное
...выходы которого подключены к входам второй группы элементов ИЛИ 5. Выходы элементов 30 ИЛИ 5 через усилители 6 считывания сзаны с соответствующими входами суммара 7 При этом первая группа элеме3, количество которых не превосхства хранящихся в накопителе 4назначена для одновременнойскольких чисел из разных частейа вторая группа элементов ИЛобъединения на входах сумматименных разрядов чисел, выбраных частей накопителя.Устройство работает следующПри выборке дешифратором 1из разных частей накопителяиз выходных адресных шин 2адреса код адреса формирует свания, поступающий одновремесколько элементов ИЛИ 3 перСигналы с выходом элементовдаются на соответствующие вхоты накопителя 4 таким образом,дой части накопителя одновремеется только одно...
Запоминающее устройство
Номер патента: 491153
Опубликовано: 05.11.1975
МПК: G11C 11/00
Метки: запоминающее
...3 через нелинейный ограничитель 8 прикладывается ко входу усилителя воспроизведения 9.После подачи импульса адресного тока по 25 шине 11 происходит перемагнцчцванце выбранного сердечника 10, ц на шине наводится э,д.с. При этом ко входу усилителя воспроизведения 9 прикладывается приращение напря.жения, соответствующее величине э.д.с., цаве денной на шине 3.В качестве формирователя записи 1 может быть применен, например, импульсный стабилизатор тока, имеющий высокое выходное сопротивление. Стабилизатор может быть выполнен на транзисторе 12, в базовую цепь которого включен импульсный стабилизированный источник напряжения, состоящий из делителя на резисторах 13, 14, стабилитрона 15 и транзисторного ключа 1 б, а в эмиттерную цепь - резистор...
Постоянное запоминающее устройство
Номер патента: 491156
Опубликовано: 05.11.1975
Авторы: Жерненко, Клушанцев, Ляхович
МПК: G11C 17/00
Метки: запоминающее, постоянное
...за счет введения в состав ПЗУ блока модификации адресов считанной информации, два входа которого соединены с выходами блока усилителей считывания, третий - с вторым выходом регистра адреса, а выход - со вторым входом регистра числа.На чертеже дана схема устройства, Вход накопителя 1 соединен с выходом дешифратора 2, вход которого соединен с первым выходом регистра адреса 3, Второй выход регистра адреса 3 подключен к третьему входу блока модификации адресов 4, два других входа которого соединены с выходом блока усилителей считывания 5, выходом подключенного ко входу регистра числа 6.ПЗУ работает следующим образом.Импульсные сигналы информационного слова, считанные с накопителя 1 и поступившие на вход блока усилцтелей считывания...
Постоянное запоминающее устройство
Номер патента: 491157
Опубликовано: 05.11.1975
Автор: Шилинговский
МПК: G11C 17/00
Метки: запоминающее, постоянное
...нуля 17, единицы 18, сдвига 19 и ввода информации 20. Вторые входы элементов И соединены с адресными шинами 21 - 25.Каждый триггер регистра соединен либо с логической шиной нуля 17,.либо с логическойшиной единицы 18. Это соединение определяетицформацшо, записываемую в триггер импульсом, подаваемым по логической шццс ввода информации,ПЗУ работает следующим образом,Импульсом по шине сброса 16 регистр 1устанавливается в нулевое состояние. По одной цз адресных шиц адресный импульс подается на второй вход цодклюцсццого к цейэлемента И. Одновременно импульс подается на шину ввода информации 20. Этим импульсом триггеры 2 - 9 устанавливаются в состояние, соответствующее цх соедццецшо с логическими шинами нуля цлц единицы,Через элемент И, ца...
Постоянное запоминающее устройство с блокировкой неисправных запоминающих элементов
Номер патента: 491158
Опубликовано: 05.11.1975
МПК: G11C 17/00
Метки: блокировкой, запоминающее, запоминающих, неисправных, постоянное, элементов
...информации 4 с цнформаццоннымцразрядами 5, блок хранения кодов неисправных разрядов 6, и дешцфраторов кода неисправного разряда группы информационных5 разрядов 71 - 7Входы регистра адреса 1 ц блока 6 соединены с шинами кода адреса 8. Выходы регистраадреса 1 соединены через дешифратор кодаадреса 2 с накопителем 3, выходы которого10 соединены с входами информационных разрядов 5 регистра информации 4. Выходы блока 6 соединены с входами соответствующихдешифраторов 7, - 7 выходы которых подключены к входам соответствующих цнформа 15 ционных разрядов,ПЗУ работает следующим образом.Код адреса 8 одновременно поступает нарегистр информации 4 и блок 6.При обращении по исправному адресу20 ПЗУ работает как обычно: выбранное с помощью дешифратора...
Постоянное запоминающее устройство
Номер патента: 491159
Опубликовано: 05.11.1975
Автор: Макаров
МПК: G11C 17/00
Метки: запоминающее, постоянное
...шине 5; накопитель 6, содержащий ферритовые сердечники, диоды и конденсаторы фильтров с адресными шинами 7. Реле 2 содержит первый набор 8 и второй набор 9 контактов, а коммутирующее реле 10 - контактную группу 11, 12. Обмотка реле 10 подключена к шине 13 модификации адреса.Устройство работает следующим образом. Перед опросом распределитель 1 включаетодно из своих выходных реле 2, подготавливая таким образом цепь для прохождения синусоидального сигнала опроса.5 При наличии сигнала на шине 13 модификации адреса реле 10 срабатывает и подготавливает цепь для прохождения сигнала опроса через свой нормально разомкнутый контакт 11. При отсутствии сигнала на шине 14 10 модификации адреса цепь сигнала опроса проходит через нормально замкнутый...
Запоминающее устройство
Номер патента: 491999
Опубликовано: 15.11.1975
Автор: Соломатин
МПК: G11C 15/00
Метки: запоминающее
...8, преобразования признака, а выходы этого блока сое 2 э динены со вторыми входами умножителей 3и 5. Выходы вторых умножителей 5 блоковнакопления 1 соединены с выходными сумматорами 9, подключенными через пороговыеэлементы 10 к выходному регистру 11. Ши 25 ны записи 12 и считывания 13 подключены кзапоминающим элементам 4,Устройство р а ботает следующим обр азом.При записи на регистры 7 и 6 подают кодпризнака и код числа соответственно и подаз 0 ют сигнал на шину записи 12. В запоминаю491999 Изд. Уе 1055 ЦНИИПИ Заказ 3592 Тираж 548 Подписное МОТ, Загорский филиал щих элементах 4 запоминаются величины дд,= У,Х а, Р,где 1 - номер ассоциации; т - номер запоминающего элемента; а, - величина сигнала на -м выходе регистра 6; У - величина...
Запоминающее устройство с блокировкой неисправных ячеек
Номер патента: 492000
Опубликовано: 15.11.1975
МПК: G11C 29/00
Метки: блокировкой, запоминающее, неисправных, ячеек
...устройства. О, А, Терзян и Л. М. Чахоягруппу слов накопителя 6, соединены с входами преобразователя 2, дешифратора 5 и адресными входами накопителей 10 и 11, Выходы 16 второй группы разрядов регистра 3, определяющей слово в группе слов, соединены с входами преобразователя 2, дешифратора 5, блока 12 и информационными входами накопителя 11,Работа устройства происходит следующим образом,Согласно поступившему на регистр 3 коду адреса дешифратор 5 выбирает из накопителя 6 соответствующую группу слов и определенное слово в ней, которое по команде от блока 9 поступает на регистр 7. Одновременно с этим, согласно коду первой группы разрядов кода адреса, в накопителях 10 и 11 выбираются по одному слову, которые соответствуют выбранной в...
Логическое запоминающее устройство
Номер патента: 492934
Опубликовано: 25.11.1975
МПК: G11C 15/00
Метки: запоминающее, логическое
...подключенным через открытые элементы "И" 10, к вых цным шинам 9, в регистр адреса 12 и в,блок 13 поступает считанный с выходюго регистра 8 код текущего адреса эап о,си, занесенный;в выходной регисстр 8 г 1окончании работы устройсгва в режимеобращения к текущему адресу. Во втором такте-на шины управления 19 и 20 подаются сигналы, в соответствискоторыми в той ячейке 14, иэ числа находящихся в состоиннях "Свободны, которая ямеет наименьший порядковый номер, выполнится операция по и. 3 (см,таблицу). В этом же такте на шины управления 32 поступают сигналы, настраиваюшне адресный 5 и разрядный 6 блокиуправления на выполнение операции записи содержимого регистра слова 18 в числовую линейку 2, соответствующую воэЪ10 бужденному управляющему...
Оперативное запоминающее устройство с блокировкой неисправных ячеек
Номер патента: 492935
Опубликовано: 25.11.1975
Авторы: Бабкин, Денисова, Типикин
МПК: G11C 29/00
Метки: блокировкой, запоминающее, неисправных, оперативное, ячеек
...регистра 2. Входы схемы срЯ 7 подключены к выходам регистро 5. Выход схемы 7 и вхсд счетчика 8 ссес блоком управления 9, а вы од а 8 подключен к накопителю 1, работе устройства код адреса поступает на первый регистр адреса 2. Честр числа 4 производится приеминформации в накопителе 1. В счетчике 8 хранится код адреса свободной в данный момент ячейки из дополниьного поля, Если при работе устройстобнаружится неисправная ячейка (необимая для этого :хема контроля на блок492935 5 Формула изобретения Оперативное запоминающее устройствос блокировкой неисправных ячеек содержащее первый регистр адреса, подключен-.1 О ный через дешифратор адреса к накопителю, соединенному с регистром числа, второй регистр адреса и блок управления,о т л и ч а ю ш...
Буферное запоминающее устройство
Номер патента: 493805
Опубликовано: 30.11.1975
МПК: G11C 19/00, G11C 8/06
Метки: буферное, запоминающее
...состояние счетчика. С приходом информации 1 по шине 4 она поступает на вход устройства 2 ввода. Одновременно по шине 14 записи приходит сигнал записи, он воздействует на формирователь 13 одиночных импульсов, который вырабатывает один импульс, синхронизированный с импульсами второго такта по шине 16.Этот импульс, пройдя элемент ИЛИ 12, поступает на вход счетчика 10, изменяя его фазовое состояние, по отношению к нулевому. Теперь оба разряда 24, 25 переходят в единичное состояние через три импульса первого такта (четвертый импульс - это импульс формирователя). При переходе разрядов 24, 25 в состояние 1 срабатывает элемент И 9 и сигнал с его выхода поступает на входы элементов И 7 и 8. На другие входы этих схем подаются сигналы из блока...
Постоянное запоминающее устройство
Номер патента: 494768
Опубликовано: 05.12.1975
Авторы: Балашов, Пузанков, Страбыкин
МПК: G11C 17/00
Метки: запоминающее, постоянное
...блоков памяти. Предложенное ПЗУ работает в двух режиО мах. 1. Считывание числа из ПЗУ. Адрес числаподается на регистр адреса и с помощью управляющих входов адресно-числовые регистры устанавливаются в О или 1 в соответ ствии с содержимым первых двух разрядовадреса. Таким образом, первые два разряда адреса устанавливаются на блоках памяти с помощью адресно-числовых регистров, а остальная часть адреса - непосредственно с О регистра адреса. Затем производится считывание, и выбранное число поступает на выходной регистр.2. Выполнение логической операции. На регистр адреса подается код логической опера ции, представляющий собой адрес соответствующей таблицы. При этом два первых разряда не используются, На адресно-числовые регистры подаются...
Запоминающее устройство
Номер патента: 494769
Опубликовано: 05.12.1975
Автор: Мясников
МПК: G11C 27/00
Метки: запоминающее
...14 и выходной усилитель 15.Элементы связи, например резисторы 16 и 30 17, служат для подключения входа входного3операционного усилителя, 18 блока 3 к выходам блоков 1 и 2.Блок 3 содержит резистор обратной связи 19, ключевую схему 20 с управляющим входом 21, запоминающий конденсатор 22 и выходной усилитель 23.Входы блоков 1 и 2 подключены к входной шине 24, а выход блока 3 - к выходной шине 25 устройства.Устройство работает следующим образом, На входы 6, 13 и 21 подаются импульсные последовательности 26 - 28, сдвинутые одна относительно другой на четверть периода (см. фиг, 2). При этом высокому потенциалу импульсов управления соответствует замкнутое состояние ключевых схем 5, 12 и 20, При замкнутых схемах 5, 12 и 20 происходит...
Запоминающее устройство на гибком диске
Номер патента: 495700
Опубликовано: 15.12.1975
Авторы: Быстрый, Каравайцев, Филинов
МПК: G11B 3/62
Метки: гибком, диске, запоминающее
...в ступице 2, представляющей собой ротор с печатной обмоткой 3. Последняя осуществляет вращение магнитного диска, закрепленного на валу 4, установлен ом на электропроводящие подшипники 5, которые размещены в электроизоляционцых втулках 6 на ярме 7 и противополюсном ярме 8. Диск находится между верхней и нижней частями статора, который состоит из расположенных по окружности и размещенных на ярме 7 сердечников магнитных полюсов 9 с обмотками возбуждения 10. Ярмо 7 прикреплено к механическому стабилизатору-корпусу 11, а протцвополюсное ярмо 8 - к крышке 12 корпуса.При прохождении электрического тока пообмоткам возбуждения 10 статора в сердеч никах магнитны.; полюсов 9 возникает магнитный поток, которьш пересекает печатную обмотку...
Оперативное запоминающее устройство
Номер патента: 495712
Опубликовано: 15.12.1975
МПК: G11C 29/00
Метки: запоминающее, оперативное
...1.,дин из блоков советчика, например олок 16 младших разрядов кода адреса, устанавлива тся в пуль, изменяя свое состояние до момента поступления импульса переноса старшего разряда блока 16 в блок 4 управления и прекращения подачи импульсов на вход блока 16. латем блок 4 управления устанавливает в нуль олок 1( старших разрядов кода адреса и переписывает содержимое блока 18 в олок 16 младших разрядов кода адреса. Импульс и реноса старшего разряда блока 17 также прекращает подачу импульсов на его вход.1,л выходе из строя формирователяадресных гоков в блоке 2 блок 14 сравнения выдает сигнал неравенства в каждом разряде каждьш раз при включении этого формирователя,Если сигнал сбоя отсутствует хотя бы в одном из разрядов при одном из...
Оптоэлектронное постоянное запоминающее устройство
Номер патента: 496603
Опубликовано: 25.12.1975
Авторы: Атанелишвили, Норакидзе, Салакая, Чкония
МПК: G11C 17/00
Метки: запоминающее, оптоэлектронное, постоянное
...хранящегосяпо данному адресу,На чертеже представлена .схема предлагаемого оптоэлектронного постоянного звпоминаюшего устройства.Предлагаемое устройство содержит электрооптический адреснь;й блок 1, оптические 2выходы которого в соответствии с храня- ;,"щимися числами соединены посредством све-.товодов.2 сразрядными приемниками 3,причем каждый из .приемников 3 соответствует определенному разряду кода числя,Устройство работает следую 1 цим образом.При поступлении кода адреса на входыэлектрооптического адресного блока 1 насоответствующем .оптическом выходе блока.формируется оптический сигнал, которыйпосредством лучка световодов 2, соединенного с данным оптическим выходом блока,1поступает на те приеМники Я которые соответствуют содержащим...
Запоминающее устройство
Номер патента: 496604
Опубликовано: 25.12.1975
Авторы: Мальцева, Сакун, Сасковец, Шелков, Якушский
МПК: G11C 19/00
Метки: запоминающее
...в нулевое состояние. Схема 3 выработки сдви 1 га через схемы сборки 5 начинает выда5вать импульсы на цепь 6 разрядов регистра 7 на вход счетчика 8,Первый тактовый импульс произведетодин сдвиг регистра 7 влево на один разряд ь установит счетчик 8 в состояниеОО 1-1". и далее через схему ИЛИ схемывыработки сигнала 13 опросит выходныецепи счетчика 8 и реверсивного счетчика 1 Х,Таким образом, в кодовые шины адреса,поступит код адреса ф 1;, в числовые шиныпоступит соответствующее этому адресучисло ф 1 ф. Следующий тактовый импульспроизведет еше один сдвиг регистра влево.Если крайний слева в данный момент разрядрегистра 7 находился в единичном состоя,нии, то при сдвиге регистра 7 с его выхода также выделится импульс, аналогично предыдущему...
Буферное запоминающее устройство
Номер патента: 497634
Опубликовано: 30.12.1975
Авторы: Розенберг, Савватеев, Штейнберг
МПК: G11C 11/02
Метки: буферное, запоминающее
...подключенодин из входов формирователей адресных 10токов записи 26, 27, 28, другие входы которыхподключены к соответствующим выходам адресного счетчика записи 17, а выходы подключены к шинам адресной записи 29 магнитного накопителя 6, выходные шины 30 которого подключены к входам соответствующих элементов ИЛИ 31, 32, 33, к другимвходам последних, подключены выходы соответствующих элементов И 7, 8, 9, при этомвыходы элементов ИЛИ 31, 32, 33 подклюцены к входам усилителей считывания 34, 35,36, выходы которых подсоединены к соответствующим входам регистра выхода 37.В исходном состоянии разрядный регистр 1и адресный счетчик записи 17 находятся в ну 25левом состоянии. Одновременно с поступлением на разрядный регистр 1...
Запоминающее устройство
Номер патента: 497638
Опубликовано: 30.12.1975
Авторы: Аврамова, Копко, Корнейчук
МПК: G11C 19/00
Метки: запоминающее
...счетчик текущего адреса 7. Второй вход 0 представляет собой замкную схему регистры сдвига 21 исостоит из групп 22 в конце каждой из которых содержится строка с обновлением информации 23. Каждая строка с обновлением информации 23 соединена с выходом дешифратора адреса 16, коммутатором 18 и блоком управления 24. С блоком управления 24 соединены также регистр адреса 1, регистр слова 19, элементы блока выборки группы и строки 11, элементы блока анализа адреса строки 4,Устройство работает следующим образом.В регистр адреса 1 через информационные входы 2 поступает адрес слова, которое необходимо считать или записать. Адрес слова состоит из трех частей: А 1 - адрес слова в строке; А 2 - адрес группы, где находится слово; АЗ - адрес слова в...
Запоминающее устройство с самоконтролем
Номер патента: 497639
Опубликовано: 30.12.1975
Автор: Голубев
МПК: G11C 29/00
Метки: запоминающее, самоконтролем
...входу 7 накопителя 1, связанному с контрольным разрядом накопителя. Вход элемента 5 задержки подключен к выходу 8 накопителя, а его выход - к счетным входам регистра 3.Работа устройства заключается в следующем. Код числа, подлежащий записи в накопитель 1, поступает на регистр 2. В режиме контрольной записи код числа записывается в накопитель и считывается на регистр 3. Коды регистров 2 и 3 сравниваются в блоке 4 контроля, на выходе которого появляется сигнал в случае отрицательного результата срав нения. Этот сигнал поступает на счетные входы регистра 2, осуществляя инвертирование кода записьпваемого числа, и на вход 7 накопителя 1. Запись инвертируемого числа в накопитель и 1 в его контрольном разряде 10 происходит по одному и тому же...
Матричное запоминающее устройство
Номер патента: 498330
Опубликовано: 05.01.1976
Авторы: Глебов, Орешкин, Петров
МПК: G11C 11/34
Метки: запоминающее, матричное
...параметры матричного ЗУ определяются условиями электрической формовки и параметрами записывающих и стирающих импульсов,20 Уст 1) ой ство ного полупро лов 2 выпол На торцы ка пленки 3, п епосредстве содержводникиены дналововерх кнно, а ит пластину , в которой иодные элем нанесены моторых с од с другой на 1 из аморфв виде канаенты памяти, еталлические юй стороны пленке 4 из 1) Зависимое от авт, св 2) Заявлено 22.01.73 (21) ата опубликования описани 54) МАТРИЧНОЕ ЗАПОМИ Изобретение относится к области полупроводниковой электроники и может быть использовано в ЦВМ, в разного рода логических устройствах,Известно матричное ПЗУ с электрической перезаписью, сохраняющее информацию при отключении питания, и представляющее собой двойную...
Запоминающее устойство
Номер патента: 498648
Опубликовано: 05.01.1976
Автор: Авдеев
МПК: G11C 11/34
Метки: запоминающее, устойство
...8 и 9 и один из входов вентиля считывания 10 каждого нечетного триггера регистра 1 соответственно подключены к одному из выходов 11 - 11 дешифратора адреса. Другие входы вентилей считывания 10 соответственно соединены с единичными выходами нечетных триггеров регистров 1, а выходы вентилей считывания 10 каждого нечетного триггера этих регистров подключены через собирательную схему 12 к единичному входу соответствующего триггера регистра 2. Выходы вентилей записи нуля 4 и 8 и вентилей единицы 5 и 9 подключены через собирательные схемы 13 соответственно к нулевым и единичным входам триггеров регистров 1. Входы 14 - 14, используются для занесения числа из ЦВМ, а входы 15 - 15 - для подключения соответствующих выходов интеграторов цифровой...
Буферное запоминающее устройство
Номер патента: 499587
Опубликовано: 15.01.1976
Автор: Ярослав
МПК: G11C 19/00
Метки: буферное, запоминающее
...контрольный блок, один из входов которого соединен с выходом блока усилителей мощности, второй - с выходом блока управления, 10 а остальные - с соответствующими выходами регистра адреса, один из выходов контрольного блока через контрольный регистр соединен с соответствующим входом блока управления, а остальные - с соответствующими 15 входами оперативного запоминающего блока.Предложенное устройство изображено начертеже, где 1 - оперативный запоминающий блок, 2 - схема совпадения, 3 - блок временной развертки, 4 - блок усилителей 20 мощности, 5 - регистр адреса, 6 - контрольный регистр, 7 - блок управления, 8 - блок выборки, 9 - контрольный блок.Устройство работает следующим образом.Из цифровой вычислительной машины в 2 Б оперативный...
Ананлоговое запоминающее устройство
Номер патента: 499588
Опубликовано: 15.01.1976
Авторы: Втулкин, Мазов, Табаков
МПК: G11C 27/00
Метки: ананлоговое, запоминающее
...резисторы 8 и 9. При этом ключевые диоды 10 и 11 закрыты запирающими потенциалами че рез переключатели 12 и 13 от источника регулируемых напряжений 14, На выходе устройства устанавливается напряжение, равное входному напряжению сигнала и совпадающее с нпм по фазе.25 В режиме слежения за напряжением входного сигнала дифференциальный усилитель 1 усиливает разность напряжений входного и выходного сигналов устройства и заряжает через повторители тока 2 и 3 и дополнитель ные усилители тока 4 и 5 запоминающий конРедактор Л. ТюЗаказ 513/20ЦНИИ Изд. М 1027 И Государственного к по делам изобр 113035, Москва, Ж.ЗТираж 723овета Министоткрытийи наб д 45 Подписноеов СССР митетатений иРаушс пографпя, пр. Сапуно денсатор 6. Напряжения с источника...
Запоминающее устройство
Номер патента: 500544
Опубликовано: 25.01.1976
Авторы: Карый, Севериновский
МПК: G11C 11/14
Метки: запоминающее
...форми 35рователей 7, 10 и выходы дополнительныхформирователей 13, 16 подключены к разрядной шине 3, а выходы формирователей8, 11 и выходы дополнительных формирова 40телей 14, 17 - к разрядной шине 4.Устройство работает следующим образом,На входные шины записи 18-23 подаются сигналы кода записи, Блок управлениязаписью 36 вырабатывает сигнал, разре 45шаюший запись информации. Элементы И24-35 вырабатывают сигналы, запускающие соответствующие формирователи 6-17.Если на шины 18-20 поступает, например,код ф 111 ф, а на шины 21-23 код ОООО", тосрабатывают формирователи 6-8 положительных токовых пмпульсов и дополнительныйформирователь отрицательных токовыхимпульсов (амплитуда тока последнего, атакже всех остальных дополнительных формироват...
Запоминающее устройство
Номер патента: 500545
Опубликовано: 25.01.1976
Автор: Баумберг
МПК: G11C 23/00
Метки: запоминающее
...минЧ(х)фГмак формируются с помощью источника с гидро фобной жидкостью 12, Минимальная порция жидкости, применяемая для формирования информации метки, должна удовлетворять условию.Г30мин. )6В конечной части трубки расположен блоксчитывания 13. В случае использования для 55образования информационной метки жидкости, не смачиваюшей внешнюк поверхностьтрубки-носители информационных меток,газообменной зоной является участок этойтрубки, в верхней части которого выполнена меньшая по диаметру капиллярная трубка внутренняя поверхность которой также не смачивается жидкостью,При поступлении входного сигнала в 45 источник 12 формируется порция жидкости объемом ( (х), которая через приемную часть 3 попадает в трубку 1, диаметр трубки 1 и угол наклона...
Логическое запоминающее устройство
Номер патента: 501421
Опубликовано: 30.01.1976
Авторы: Балашов, Васильев, Темирханов
МПК: G11C 15/00
Метки: запоминающее, логическое
...10 тельные элементы НЕ 14. Устройство содержит также управляющие шины 15 - 18и шину 19 разрешения записи,Входы элементов НЕ 14 подключены квыходам регистра 13 и информационным вхо 15 дам первых элементов И 9, а выходы - кинформационным входам вторых элементовИ 10.Анализ работы устройства можно провести, представляя его как элементарный ав 20 томат с двумя входами, функция переходовкоторого с учетом управляющих сигналовмеет вид501421 хЬу уЛх уЬх хну у-х уЯх у/х уЬх у,+ х у-х у /х хЛу у- х у х х-у х/у у- х Формула изобретения- г, - управляющие сигналы;х и у - двоиччые переменные.Реализуемые таким элементарным автоматом логические операции над переменными х и у при различных его исходных соРаботу устройства поясним на примере...
Трансформаторное постоянное запоминающее устройство
Номер патента: 502396
Опубликовано: 05.02.1976
Авторы: Журавский, Померко, Селигей
МПК: G11C 17/00
Метки: запоминающее, постоянное, трансформаторное
...а другая обмотка включена последовательно с проводами противотока,На чертеже дана схема предлагаемого постоянного запоминающего устройства. Устройство содержит числовые линейки 1,2, состоящие из запоминающих трансформаторов (на чертеже не показаны), прошитые кодовыми проводами 3, адресные ключи 4 - 7, провода противотока 8 и дополнительный трансформатор 9, одна обмотка 10 которого включена последовательно с кодовыми проводами 3, а другая обмотка 11 - последовательно с проводами противотока 8 (на черте же показан только один провод противотока 8).Число проводов противотока 8 равно количеству числовых линеек 1, 2.Обмотки 10 и 11 трансформатора 9 имеют 15 одинаковое количество витков и включенымежду источниками питания +Е и ключами 4 и 6...
Рециркуляционное запоминающее устройство
Номер патента: 503297
Опубликовано: 15.02.1976
Автор: Рамбам
МПК: G11C 21/00
Метки: запоминающее, рециркуляционное
...входа этого ЗУ через блок 1 управления записью поступает на фор мирователи 2 и 3, В зависимости от комбинации одновременно присутствующих на обоих входах импульсов в линии задержки возбуждается импульс единичной, двойной или тройной амплитуды. Этот импульс после задержки 0 и усиления в усилителе 5 поступает на преобразователь 6 аналог в к, В частности, если преобразователь выполнен на амплитудных селекторах и его выходы скоммутированы в логическом блоке 7, импульс поступает на 5 входы трех амплитудных селекторов блока 6с тремя уровнями селекции, соответствующими импульсам единичной, двойной или тройной амплитуды. Выходы трех амплитудных селекторов блока 6 скоммутированы с помощью503297 Рециркуляционное запоминающее устройство,...
Частотно-импульсное запоминающее устройство
Номер патента: 503298
Опубликовано: 15.02.1976
Автор: Чистяков
МПК: G11C 27/00
Метки: запоминающее, частотно-импульсное
...состояние, в результате чего запирается другой элемент И 9. Очевидно, что при этом сигнал не проходит на выход элемента И 10, так как отпирающий сигнал с триггера 5 на ее вход подается с задержкой за счет элемента задержки 18. Одновременно сигнал проходит через элемент ИЛИ 11 на единичный вход триггера 4, переводя его в единичное состояние. При этом открывается элемент И 19, на вход счетчика 1 начинают поступать сигналы опорной частоты Гоп, которые выполняют функцию заполнения периода входного сигнала. Сигналы указанной опорной частоты, действующие на шике 16, представлены на поз. 21, разрешающий сигнал - на поз. 22, а сигналы на входе счетчика 1 - на поз. 23. Очевидно, что частота Гоп должна быть в несколько раз выше частоты Рв,...