Патенты с меткой «запоминающее»
Ассоциативное запоминающее устройство
Номер патента: 842962
Опубликовано: 30.06.1981
Авторы: Бакши, Жуковская, Клдиашвили, Тодуа, Хачатуров, Шабурова, Шемягин
МПК: G11C 15/00
Метки: ассоциативное, запоминающее
...НЕ 7, - 7, 8, - 8и 9, - 9, группу элементов И - НЕ 10, - 10логические блоки 11, - 11 каждый из которых состоит из элементов И - НЕ 12 и 13и элемента НЕ 14.Устройство содержит первый 15 и второй 16 элементы И - НЕ, входные шины чтения 17 и записи 18 режимов, шины 19 поиска, шины 204 - 20,выбора строки, информационные шины 21 - 21, маскирующиешины 22, - 22, выходные шины 23 - 23,считывания слова и шины 24, - 24,результатов поиска.Выход элемента И - НЕ 15 подключен кодним из входов элементов И - НЕ 10, - 10,20 25 Зо 35 40 .4550 55 выход элемента И - НЕ 16 подключен к одним из входов блоков 11, - 11 выходы которых соединены с входами элементов НЕ 8 - 8 и 9, - 9, первые входы элементов И - НЕ 15 и 16 объединены и являются одним из...
Постоянное запоминающее устройство
Номер патента: 842963
Опубликовано: 30.06.1981
Авторы: Бобров, Григорьев, Журкин, Угаров
МПК: G11C 17/00
Метки: запоминающее, постоянное
...5 соединен с одним из входов накопителя 4, другие входы блока 2 и накопителя 4 соединены и являются входом 9 устройства. Выход блока 2 и первый выход накопителя 4 подключены к другим входам накопителя 1, Второй выход накопителя 4 соединен со вторым входом регистра 3. Одни из входов элементов И 7 соединены с выходом регистра 3, другие входы элемеитов И 6 и 7 и вход блока 8 соединены с первым выходом накопителя 4. Выходы элементов И 6 и 7 являются выходами 10 устройства.Результаты, полученные при реализациипостоянного запоминающего устройства для хранения и считывания массива 10-разрядных трехзначных слов (К = 3), представлены в табл. 1.4Таблица 1 111 слова Слово 10 002 001 10 0012 0002 10 0022 0101 12 1020 1020 5 1 О4 01 0120...
Постоянное запоминающее устройство
Номер патента: 842964
Опубликовано: 30.06.1981
Автор: Вартанов
МПК: G11C 17/00
Метки: запоминающее, постоянное
...блоков 7 выборки, выходы дешифраторов 5 подключены к первым входам блоков 2 выборки, стоки МДП- транзисторов 4 подключены к нечетным шинам строк, истоки подключены к первым входам блоков 3 выборки.Первая шина 10 тактовых сигналов подключена к первому входу селектора 9 и ко входам дешифраторов 5 и 8. Вторая шина 11 тактовых сигналов соединена со вторым входом селектора 9, со вторыми входами блоков 2 выборки и с затворами МДП-транзисторов 4, Третья шина 12 тактовых сигналов соединена с третьим входом селектора 9 и со вторыми входами блоков 3 выборки.Адресная шина 13 младшего разряда кода адреса соединена с четвертым входом селектора 9. Выход селектора 9 соединен со вторыми входами блоков 7 выборки,Устройство работает следующим образом.В...
Запоминающее устройство
Номер патента: 842967
Опубликовано: 30.06.1981
Авторы: Грама, Конон, Платонов, Скорубский
МПК: G11C 19/00
Метки: запоминающее
...является 0001,Сжатые последовательности могут содержать не все п-разрядные числа (слова), если запоминающее устройство предназначено для хранения ограниченного числа слов. При хранении чисел в сжатом виде в качестве адреса числа используется его номер в последовательности. Нумерация чисел в последовательности С, ведется справа налево.Предположим, что на счетчик 1 поступает адрес (номер числа последоватальности) 0110. Этому адресу в последовательности С соотвезствует число 1010. Следовательно, в результате действия первого тактового импульса последовательность С в регистре 16 сдвига сдвигается на один разряд влево (сдвиг по кольцу, т.е. выталкиваемый старший разряд занимает место младшего разряда) и иьеет видС, = 0011100110000,842967...
Запоминающее устройство с циркуляциейинформации
Номер патента: 842969
Опубликовано: 30.06.1981
МПК: G11C 21/00
Метки: запоминающее, циркуляциейинформации
...информационных импульсов. На фиг. 2 е изображены единичные импульсы на выходе счетчика 13 (фиг. 1),на фиг. 2 ж - импульсы, вырабатываемыевторым генератором 14 импульсов (фиг. 1),а на фиг. 2 и - информационный импульс,поступающий с выхода детектора 5 (фиг. 1)через второй ключ 15 на вход фильтра 16нижних частот.Устройство работает следующим образом,На формирователь 1 тактового импульса, работающий в ждущем режиме, подается внешний одиночный запускающий им 35 пульс по входу 19 запуска устройства. Формирователь 1 тактового импульса вырабатывает прямоугольный импульс с заданнымипараметрами, который поступает на входмодулятора 2, и далее, в кольцо циркуляциитактового импульса. Образуется устойчивая циркуляция тактового импульса с периодом,...
Аналоговое запоминающее устройство
Номер патента: 842970
Опубликовано: 30.06.1981
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...обкладке конденсатора, введен ограничитель тока, выход которого соединен с другой обкладкой конденсатора, вторые входы ключей соединены с шиной нулевого потенциала, выход усили842970 Формула изобретения Составитель А. ВТехред А: БойкасТираж 645Государственного комела м изобретений и осква, Ж - 35, РаушскаПатент, г. Ужгород,оронинКорректоПодписноеитета СССРткрытийя наб д. 4/5ул, Проектная,В. МатюхинаО/69ВНИИПИпо113035, МФилиал ППП Реда кт Заказ 5 омак теля соединен с выходом устройства и со входом ограничителя тока.На чертеже изображена функциональная схема предлагаемого устройства,Устройство содержит согласующие элементы 1 и 2, ключи 3 и 4, усилитель 5, ограничитель 6 тока, накопительный элемент, например конденсатор 7, шину 8...
Аналоговое запоминающее устройство
Номер патента: 842971
Опубликовано: 30.06.1981
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...8 через контакты ключа 12подключен второй накопительный конденсатор 9.50В режиме хранения выход первого выходного усилителя 10 через блок 1 коммутациисоединен с инвертирующим входом блока 2сравнения, а выход второго выходного усилителя 11 через блок 1 коммутации соединен55с инвертирующим входом блока 2 сравнения,второй накопительный конденсатор 9 через ключ 12 соединен с выходом электронного 4ключа 7 и входом второго выходного усилителя 11,Режим записи имеет два подрежима работы: увеличение заряда на емкости и его уменьшение.Выходное напряжение Ов режиме записи сравнивается с выходным напряжением 1 вьдблоком 2 сравнения. Напряжение ошибки подается на триггеры 3 и 4. Знак ошибки определяет состояние триггеров 3 и 4, от которых...
Аналоговое запоминающее устройство
Номер патента: 842972
Опубликовано: 30.06.1981
Авторы: Бибяев, Исаев, Ракуров, Ронь, Рубцов
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...выходных сопротивлений входного усилителя или регулятора уровня при каких-либо дестабилизирующих воздействиях приводит к изменению напряжения на входе второго ключа относительно напряжения на запоминающем конденсаторе, что увеличивает ток утечки этого ключа, аследовательно, снижает точность устройства в режиме хранения.Цель изобретения - повышение точно сти устройства.Поставленная цель достигается тем, что в аналоговое запоминающее устройство, содержащее накопительный элемент, например конденсатор, одна обкладка которого соеди 15 иена с шиной нулевого потенциала, другая обкладка конденсатора подсоединена ко входу повторителя напряжениц и к выходу первого ключа, выход повторителя напряжения соединен с выходом устройства и входом...
Буферное запоминающее устройствос автономным контролем
Номер патента: 842973
Опубликовано: 30.06.1981
Автор: Спиваков
МПК: G11C 19/00, G11C 29/00
Метки: автономным, буферное, запоминающее, контролем, устройствос
...частота которых не ниже частоты записи информации.На вход 12 постоянно поступают импульсы опроса, форма и частота которых совпадают с формой и частотой импульсов на входе 9, а фаза отстает, Фазовый сдвиг определяется быстродействием регистров 1 и блоков 8.Для записи информации в запоминающее устройство на вход 10 поступает запрос на запись. Информация со входов переписывается в первый регистр 1 по переднем- фронту тактового импульса при наличии единичного потенциала на нулевом выходе триггера 2 этого регистра и запроса на запись, -Если запись информации в регистр происходит верно, то по переднему фронту сигнала опроса триггер 2 первого регистра 1 устанавливается в единичное состояние.Единичный потенциал с выхода первого триггера...
Запоминающее устройство с сохранениеминформации при отключении питания
Номер патента: 842975
Опубликовано: 30.06.1981
Авторы: Диденко, Загарий, Конарев, Николенко, Синянский
МПК: G11C 29/00
Метки: запоминающее, отключении, питания, сохранениеминформации
...выходом устройства соответственно. Вход второго порогового элемента 6 подключен ко входу первого порогового элемента 5, а выход - к информа.ционному входу триггера 9, управляющийвход которого соединен с четвертым выходом блока 4 сопряжения и входом элемента 1 О задержки. Выход элемента 10 задержки подключен к первому входу элемента ИЛИ 11, второй вход которого соединен с выходом триггера 9, а выход - совторым входом второго переключателя 8.Устройство работает следующим образом, Пороговые элементы 5 и 6 содержат ста-билитроны, напряжения стабилизации которых определяют уровни срабатывания пороговых элементов. Уровень напряжения на выходе 12 основного источника питания, при котором срабатывает первый пороговый элемент 5, ниже...
Запоминающее устройство с автономнымконтролем
Номер патента: 842977
Опубликовано: 30.06.1981
Авторы: Городний, Дичка, Дробязко, Корнейчук, Орлова, Рычагов, Юрчишин
МПК: G11C 29/00
Метки: автономнымконтролем, запоминающее
...же имеет место неравенство, то по сигналу со схемы 15 сравнения в маркерный разряд регистра 6 записывается О. Обозначается: логическая 1 в маркерном разряде означает, что ячейка ис-правна; О - в ячейке имеются отказавшие разряды. Первоначально во всех маркерных разрядах ячеек накопителя 1 записана 1.Запись О в маркерный разряд регистра 6 означает, что ячейка, к которой осуществляется обращение, содержит отказавшие разряды. В этом случае необходимо определить номера отказавших разрядов с тем, чтобы записать информацию в оставшихся исправные основные и дополнитель 35 ные разряды, т. е. выполнить развертку числа. При считывании развернутого числа из отказавшей ячейки оно выбрано из исправных разрядов этой ячейки, т. е. выполняется...
Запоминающее устройство с исправлениемошибок
Номер патента: 842979
Опубликовано: 30.06.1981
Автор: Бородин
МПК: G11C 29/00
Метки: запоминающее, исправлениемошибок
...подобным образом А признаков четности и хранящиеся в А контрольных разрядах каждого слова, позволяют определить при декодировании не только наличие ошибки, но и определить номера отказавших разрядов по тем из А признакам четности, в которых происходит ошибка. Обнаружение ошибки и определение номеров отказавших разрядов производится следующим образом, В первом блоке 4 контроля производится аналогичная выработка А признаков четности из считываемых информационных разрядов, т, е. складываются по модулю два между собой: первые разряды со всех модулей, вторые разряды со всех модулей, , А-ые разряды со всех модулей. Полученные А признаков сравниваются со значением контрольных разрядов и при наличии ошибок они проявляются в тех...
Запоминающее устройство с самоконтро-лем
Номер патента: 842980
Опубликовано: 30.06.1981
Авторы: Борисов, Брауде-Золотарев
МПК: G11C 29/00, H03M 13/49
Метки: запоминающее, самоконтро-лем
...и накопителя 1, где производится запись в некоторый элемент памяти, позиция которого определяется адресным сигналом, формируемым в блоке 3.2 управления адресом. Момент осуществления записи определяется сигналом, формируемым в блоке 3,1 управления режимом. После завершения записи в накопителе 1 и в детекторе 5 ошибок происходит под действием сигнала управления режимом из блока 3,1 нестирающее считывание формирователем 4 и сравнение символа контрольного считывания с информационным символом в детекторе 5 ошибок.При совпадении этих символов в детекторе 5 ошибок формируется сигнал. ФО и далее предлагаемое устройство работает обычным образом. При несовпадении этих символов в детекторе,5 ошибок формируется сигнал 1, который управляет в...
Долговременное запоминающее устройство
Номер патента: 847371
Опубликовано: 15.07.1981
Авторы: Борщев, Виноградов, Платонов, Филимонов
МПК: G11C 19/00
Метки: долговременное, запоминающее
...1, 2, 3, 4, 6, 7,8 э 9 ь .10 ь 12 э 1 бв 17 19 ф 20 е 2124, 26, 15,. 29, то они могут бытьупакованы в сжатую последовательность (фиг. 2). При хранении чиселв сжатом виде в качестве адресачисла используется. его номер впоследовательности. Нумерация чиселна фиг, 2 показана в скобках и ведется справа налево. Упаковка исходных чисел в сжатую последовательность осуществляется с помощью вычислительной машины по специальной:программе.При занесении в регистр 19 сжатой пОследовательности одновременново второй регистр 21 записываетсячисло, соответствующее нулевому адресу в последовательности (в данномслучае нулевому вдресу соответствуетчисло 11101).Предположим, что на двоичныйсчетчик 1 поступает адрес 01010.Поэтому после первого сдвига содер....
Аналоговое запоминающее устройство
Номер патента: 847374
Опубликовано: 15.07.1981
Автор: Ямный
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...в выключенном состоянии, приэтом на его прямом выходе - ноль,а на инверсном - единица, тогдаключ б разомкнут, а ключ 4 замкнут.Компаратор 8 также выключен и наего прямом выходе находится ноль,а на инверсном - единица, Черезвремя, определяемое задержкой элемента 13, импульс от компаратора 7,инвертированный элементом 14, замыкает ключ 3 через элемент И 11 иконденсатор 15 начинает заряжаться.Так как коэффициент усиления усилителя 2 больше единицы, то скоростьзаряда конденсатора 15 выше, чемскорость изменения входного сигнала, поэтому через некоторое времянапряжение на выходе 18 превышаетвеличину входного напряжения, чтоприводит к переключению компаратора8, а, следовательно, и к размыканиюключа 3. Когда входной сигнал сновапревышает...
Аналоговое запоминающее устройство
Номер патента: 847375
Опубликовано: 15.07.1981
Автор: Островский
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...элемент, например, конденсатор 6, выходной усилитель 7, повторитель 8 напряжения, выход 9 устройства, транзистор 10 повторителя 8 напряжения, нагрузочный резистор 11, высоковольтный блок 12 питания, шину 13 нулевоГо потенциала и выход 14 устройства.Устройство работает следующим образом.Входной сигнал, подвергаемый дискретизации и запоминанию мгновенного значения, подается на вход усилитея 1 относительно шины 13. На время выборки формирователь 2 импульсов формирует строб-импульс, открываю847375 формула изобретения 0 20 оставитель А. Воехред А,Ач н Корректор А.Гриценк Редант олини Подписноекомитета СССРи .открытийская наб., д. 4/ аказ 5509/7 Тираж 645 НИИПИ Государственног по делам изобретений 35, Москва, Ж, Рауш)щий ключ 4....
Аналоговое запоминающее устройство
Номер патента: 847376
Опубликовано: 15.07.1981
Автор: Дубицкий
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...вХодного усилителя через второй ключ, вход устройства подсоединен к неинвертирукзцему входу входного усилителя через третий ключ, первый вход выходного усилите-. ля соединен с одной из обкладок первого конденсатора, введены четвертый и пятый ключ и второй и третий накопительные элементы, например, конденсаторй, одни из обкладок которых соединены с шинойнулевого потенциала, .а другие обкладки - со вторым и третьим входами выходного усилителя и через четвертый и пятый ключи с выходом входного усилителя.На чертеже изображена функциональная схема предложенного устройства.На первом этапе напряжение наконденсаторе 8 равно(1)где ц- напряжение входного сигнала (напряжение, присут ствующее на входе 19 усилителя 1);.К,( - коэффициент...
Запоминающее устройство с самоконтролем
Номер патента: 847377
Опубликовано: 15.07.1981
Авторы: Алдабаев, Белов, Дербунович, Диденко, Загарий, Конарев, Литкевич, Ручинский
МПК: G11C 29/00
Метки: запоминающее, самоконтролем
...адресную 12 и управляющую 13 шины. Устройство имеет информационные вход 14 и выход 15 и контрольный выход 16. Входы регистра 1 адреса соединены с адресными шинами 12 устройства, одни из выходов - со входами дешифратора 2 и управляющими входами первого коммутатора 4, а другие выходы - с адресными входами накопителя 3. Стробирующие 50 входы накопителя 3 подключены к соответствующим выходам дешифратора 2, а выходы - к информационным входам первого коммутатора 4, выход которого является информационным выходом 15 ы устройства, Первый вход второго коммутатора 9 подключен к выходу первого коммутатора 4 и первому входу элеменФормирователь 10 контрольных сигналов представляет собой схему сверт. ки, например, по модулю 2, и формирует два...
Запоминающее устройство
Номер патента: 849299
Опубликовано: 23.07.1981
Авторы: Голецкий, Завьялов, Каневский, Кузнецов, Танасюк
МПК: G11C 11/00
Метки: запоминающее
...триггера25 режима работы, на 0-вход которогопоступает логический нуль со входа 5(инверсия сигнала "Вызов" ), в резуль"тате этого последний устанавливается в состоние "0". Сигнал с выходаэлементов 30 И-НЕ поступает также наодин из входов элемента 29 И, на второй вход которого с первого тактовоговхода 32 подаются тактовые импульсыс частотой В 1 (около 6 мГц), которыев результате этого поступают с выходаэлемента 29 И на третий вход 35дополнительного формирователя 24. Впоследний поступают сигналы "Обращение" с инверсного выхода первоготриггера 25 режиме работы на первый вход 33 и состояния "Запись-Чтение" на четвертый вход 6 (с шины записьчтение). Кроме того, сигнал "Обращение" поступает на выход 10 блока 1 управления (в виде логической...
Запоминающее устройство
Номер патента: 849300
Опубликовано: 23.07.1981
МПК: G11C 11/00
Метки: запоминающее
...третьего ичетвертого накопителей 2. Выходы дешифратора 7 соединены со входамивыборки 6 накопителей 2, а выходы накопителей 2 - со входами элемента ИЛИ 8, выход которого является выхоДвухступенчатый триггер 1 (фиг.2) выполнен в виде блока, содержащего три В 5-триггера 10-12 и элемент НЕ 13, вход которого является счетным входом двухступенчатого триггера 1, а выход соединен с Й-входом первого 10 и 5-входом второго 11 Й 5-триггеров, нулевой выход первого Й 5-триггера 10 является импульсным выходом двухступенчатого триггера и соединен со вторым 5-входом второго 11 иР-входом третьего 12 В 5-триггеров,нулевой выход второго Й 5-триггера 11 соединен с 5-входом первого Й 5-триггера 10, в единичный выход - с 5-входом третьего 12 Й...
Запоминающее устройство
Номер патента: 849301
Опубликовано: 23.07.1981
Авторы: Беспалов, Бурковский
МПК: G11C 11/00
Метки: запоминающее
...31. Кроме того, сигналзО с выхода первого элемента 27 поступаПервый в" од генеРатоРа 23 сигна- ет на второй дешифратор 20, которыйлов соединен с первым входом второго опрашивает второй накопитель 11 поэлемента И 28, второй вход которого исходному адресу, установленному в реподключрн ко второму выходу первого гистре 19 адреса микрокоманд,триггера 26, а выход - ко второмУ Информация, считанная из второговходу первого счетчика 24. Входы накопителя 11 поступает в формировапервого коммутатора 25 соединены с тель 21 управляющих сигналов, сигналывыходами первого счетчика 24, однис выхода которого устанавливают в ре"из выходов - с одними из входов вто- гистре 19 адреса микрокоманд новыйрого коммутатора 30, выходами блока 40 код, поступивший...
Буферное запоминающее устройство
Номер патента: 849302
Опубликовано: 23.07.1981
Авторы: Анферов, Николаенко
МПК: G11C 19/00
Метки: буферное, запоминающее
...группы объединены и соединены свыходами 14 блока 3, вторые входыодноименных элементов И объединеныи соединены с вйходами 15 блока 3.Предлагаемое устройство работаетследующим образом,В режиме считывания адрес числа,подлежащего считьванию, определяетсясигналами поступающими с выхода 12из блока 1 местного управления вблок 2, Этот блок направляет по одному из выходов 11 сигнал считывания,который возбуждает элементы И 5 соответствующей группы, и информация свыходов 9 регистров 4 одной из групппоступает на выходы 8 элементов И 5и на выходы устройства.При выполнении режимов записи,перезаписи и сдвига блок 1 местногсуправления направляет в коммутатор7 сигнал по одному из выходов 18,В зависимости от этого сигнала навыходы 16 коммутатора 7...
Постоянное запоминающее устройство
Номер патента: 849303
Опубликовано: 23.07.1981
Автор: Шилинговский
МПК: G11C 17/00
Метки: запоминающее, постоянное
...при из последовательном обходе в направлении стрелок образуют цикл. Для получения кода ориентированного цикла надо взять старшие разряды чисел, которым соответствуют ребра цикла при последовательном обходе цикла в направлении стрелок. Начинать обход цикла можно с любого ребра, принадлежащего данному циклу. При поступлении и тактового импульса информация сдвигается в регистре 1 сдвига на один разряд по кольцу, а на выходе счетчика 9 заканчивается Формирование сигнала, который поступает на единичный 03 6вход триггера 8 и устанавливает наего единичном выходе разрешающий сиг;нал, который подается на первые управляющие входы всех. элементов И 4,тем самым подключая к выходу устройства.выход другой ячейки 2 памяти,из которой информация...
Постоянное запоминающее устройство скоррекцией информации
Номер патента: 849304
Опубликовано: 23.07.1981
Авторы: Косов, Мхатришвили, Савельев, Фокин
МПК: G11C 17/00
Метки: запоминающее, информации, постоянное, скоррекцией
...работает следующим образом.Для обнаружения и исправления слов,подлежащих коррекции, используется второй накопитель, разделенный на две области. Кажцому из наборов слов (фиг.2)первого накопителя 1 (фиг, 1) соответствует определенное слово первойобласти второго накопителя 4, при этомномер набора слов первого накопителя1 и номер слова в этой области второгонакопителя 4 является соответственномладшими разрядамн в поле адресов накопителей 1 и 4, Если необходимоисправить некоторое слово в первомнакопителе 1, то по номеру набора,к которому принадлежит это слово,определяется соответствующее словопервой области во втором накопителе 4, в которое записывается номерслова в этом наборе, т.е. старшиек разрядов адреса корректируемогословаков...
Цифровое запоминающее устройство
Номер патента: 849305
Опубликовано: 23.07.1981
Автор: Азмапарайшвили
МПК: G11C 23/00
Метки: запоминающее, цифровое
...немагнитного материала, которая закреплена с обеихсторон на поперечные планки 8 и 9,45снабжена ячейками 28.Ячейки расположены несколькими рядами, центральная осевая линия которыхнаклонена по горизонтальной плоскостипо отношению продольной оси носителяпод некоторым углом. Ряды удалены другот друга на расстояние И и, где и -количество ячеек в ряду. Плита 27снабжена отверстиями 29 соосно элементам памяти, каядый из которых удаленот центра ячейки поперек носителя нарасстояние 1. кратное Ь 6, В ячейкахрасполагаются стальные шарики 30,количество которых равно количеству адресов ц записываемых слов, а числоячеек равно разрядности щ указанныхслов. Е 1 ад ячейками расположены пластины 31, перекрь 1 вающие ячейки по сег"менту.На пластинах лежит...
Аналоговое запоминающее устройство
Номер патента: 849306
Опубликовано: 23.07.1981
Автор: Дубицкий
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...обкладок второго и третьего конденсаторов, другие обкладкикоторых подключены к шине нулевогопотенциала, выход операционного усили20 теля соединен через второй и третий.ключи с одними из обкладок конденсаторов,На чертеже изображена функциональная схема предлагаемого устройства.25 Устройство содержит операционныйусилитель 1, вычитающие блоки 2 и 3,ключи 4-8, сумматор 9, накопительныеэлементы, например конденсаторы 10-12,выход 13 усилителя 1, выходы 14 и 1550 вычитающих блоков 3 и 2, шину 16 нулевого потенциала, входы 17 ь 18 блоков3 и 2, входы 19-21 сумматора 9, входы 22 и 23 усилителя 1, вход 24 устройства и выход 25 сумматора 9 и уст 35 ройства. Наименование этапов 7, 8, 4, 6 5 8, 4, б 2-й этап - промежуточныйэтап 7, 4, 6 8, 5 55 где...
Аналоговое запоминающее устройство
Номер патента: 849307
Опубликовано: 23.07.1981
Авторы: Вагнер, Никулин, Сидоров
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...блок 11 управленияи шину 12 управления. 50Устройство работает следующим образом.Рассмотрим его работу в режимеподготовки записи информации; режимезаписи и режиме считывания, 55В режиме подготовки записи информации (фиг. 2) блок 11 управления выдает сигналы на управляющие входы8493 5считывания используется обобщеннаяусредненная характеристика считы-.вания накопителя 9 Х , =(Пост),предлагаемое устройство учитываетиндивидуальные особенности характеристик записи-считьвания каждого элемента памяти накопителя 9, а этоприводит к повышению точности.Весь интервал времени считыванияинформации с каждого элемента памяти накопителя 9 состоит из нескоЛьких временных циклов, каждый из которых состоит из двух тактов: разрушающего считыванияи...
Запоминающее устройство матричного типас самоконтролем
Номер патента: 849309
Опубликовано: 23.07.1981
Автор: Конопелько
МПК: G11C 29/00
Метки: запоминающее, матричного, самоконтролем, типас
...со вторыми входами сумматоров, 35, выходы которыхподключены к первым входам элементовИ 35, вторые входы которых соединеныс выходом второго элемента И 20. 1 О Одни из входов блока 17 подключены соответственно к выходам блока 13, шинам 23 и 24. Другие входы блока 7 подключены соответственно к выходу элемента НЕ 18 и второму входу эле мента И 36, к одному из выходов дешифратора 12 и первым входам элементов ИЛИ 11, вторые входы. которых соединены с другими выходами дешифратора 12. Одни из входов элементов И 15 2 о соединены с шинами 23 и 24, другие - соответственно с выходом элемента И 36, выходами элементов ИЛИ 14, с одним из выходов дешифратора 12 и входом элемента НЕ 18, выход 31 сумма" 25 тора 29 является выходом...
Запоминающее устройство
Номер патента: 851491
Опубликовано: 30.07.1981
Авторы: Гелюх, Мелешко, Трофимов
МПК: G11C 11/00
Метки: запоминающее
...сигнала в первый адрес накопителя запишется код знака, поступающего по информационным шинам 16.После окончания сигнала по шине 17 записи срабатывает формирователь 4 и на выходе 25 вычитания появляется сигнал, запрещающий прохождение одного импульса первого такта через элемент И 9 на .тактовый вход счетчика 5, При этом изменяется на шаг фаза счетчика 5 по отношению к фазе счетчика 2 (запаздывание). Импульс записи вырабатывается элементом И 8 уже в момент, когда на выходах адресного счетчика 2 находится код второго адреса. При поступлении второго сигнала записи новый знак запишется по второму адресу, а по окончании сигнала записи вновь срабатывает формирователь 4, на выходе 25 появляется сигнал вычитания, запрещающий прохождение еще...
Буферное запоминающее устройство
Номер патента: 851492
Опубликовано: 30.07.1981
Авторы: Мозолевский, Сбытов, Смирнов
МПК: G11C 11/00
Метки: буферное, запоминающее
...22, генератор 23 одиночных импульсов, конденсатор 24 и диод 25.Устройство работает следующим образом.После включения устройства счетчики 3 и 2 устанавливаются в произвольное состояние. Если на вход устройства не поступает информация, счетчик 3 не изменяет своего состояния. При неравенстве кодов счетчиков 3 и 2 с блока 4 управления через блок 6 синхронизации на счетчик 2 поступают им- З 5 пульсы. Счетчик 2 начинает последовательно изменять свои состояния до тех пор, пока коды обоих счетчиков не сравняются, причем схема 5 сравнения вырабатывает признак равенства (фиг. Зв) после поступления импульса считывания (фиг. 3 б). Признак равенства кодов с выхода схемы 5 сравнения поступает на блок 4 управления и прекращает поступление импульсов на...