Патенты с меткой «запоминающее»
Запоминающее устройство
Номер патента: 435562
Опубликовано: 05.07.1974
МПК: G11C 11/08
Метки: запоминающее
...запоминающего устройства. Запоминающее устройство содержит диэлектрическое основание с отверстиями 1, об мотки выборки 2, запрессованные в диэлектрическое основание, запоминающие элементы 3 в виде тонких цилиндрических ферромагнитных пленок и обмотки опроса 4 для создания поперечного магнитного поля, охватыва ющего запоминающие элементы. Ферромагнитные пленки осаждены на цилиндрических поверхностях, расположенных в отверстиях диэлектрического основания, в которое запрессованы обмотки выборки. Провода обмо ток выборки в местах нахождения ферромагнитных пленок взаимно параллельны, т. е, в этих местах обмотками создается напряженность магнитного поля, при пропускании по ним однонаправленных токов. Таким образом, 25 цилиндрическая...
Запоминающее устройство: 1 т 5•.: уу
Номер патента: 436388
Опубликовано: 15.07.1974
Авторы: Городний, Изобретени, Корнейчук, Небукин
МПК: G11C 11/00
Метки: запоминающее, •5»
...в регистр 5. Обратный код нового содержимого регистра 5 поступает с инверсного выхода 8 через блок схем И 9 и блок схем ИЛИ 10 в блок 11. Блок 11 декодирует кодовое слово, выдавая через блок 22 на выход 23 правильное информационное слово, и определяет кратность возможно имеющей место (исправимой) ошибки, информация о которой поступает по управляющему выходу 1 в схему 18 и суммируется с прежним содержимым этой схемы.По окончании считывания (как при наличии, так и при отсутствии неисправимой ошибки) содержимое схемы 18, представляющее собой величину кратности имеющего место в ячейке накопителя 1 отказа, сравнивает ся схемой 19 с содержимым регистра 20.Если схема 19 определит равенство крагности имеющего место отказа и силы используемого...
Запоминающее устройствосй1ч
Номер патента: 436389
Опубликовано: 15.07.1974
МПК: G11C 11/06
Метки: запоминающее, устройствосй1ч
...управляемым кодом адреса. Выходы ключей 15 и 16 подключены к адресным шинам считывания 18 и записи 19 соответственно. Шины считывания 18 через диоды 4 и возбуждающие обмотки 6 соединяются со всеми разрядными шинами 9, Аналогично шина записи 19 через диоды 3 подключается к тем же разрядным шинам 9.Устройство работает в трех режимах: запись, считывание с восстановлением информации и считывание без восстановления,При считывании информации расшифровывается код адреса дешифратором 17 и в момент подачи синхронизирующего сигнала считывания 13 открывается ключ считывания 15 одной из ячеек памяти. Одновременно синхросигнал 13 включает все формирователи 10 разрядных токов таким образом, что они выдают в разрядные шины 9 накопителя 1 полные токи...
Постоянное запоминающее устройство
Номер патента: 436392
Опубликовано: 15.07.1974
МПК: G11C 17/02
Метки: запоминающее, постоянное
...в ячейку 16 накопителя 1 О одновременно работают формирователи 8 адресного тока записи и формирователь 9 разрядных токов записи О, Для сердечника 13 магнитные потоки этих токов складываются, а для сердечника 14 - вычитаются (см, фиг. 4). При записи в ячейку накопителя 1 работают одновременно формирователь 8 адресного тока записи и формирователь 10 4363924разрядных токов записи 1. Для сердечника13 магнитные потоки этих токов вычитаются,а для сердечника 14 - складываются (см.фиг. 5).Таким образом производится запись информации во всех ячейках 16 накопителя 1. Блокчтения 2 отсоединяется от блока записи 3.При работе в режиме чтение возбуждениесердечников производится только формирователями адресного тока чтения (на фиг. 2 непоказаны)....
Запоминающее устройство
Номер патента: 437127
Опубликовано: 25.07.1974
МПК: G11C 15/00
Метки: запоминающее
...номер очередной свободной ячейки подменяющей страницы.Пусть, необходимо обратиться к ячейке и, принадлежащей г-й странице накопителя 9 (1(г(п). Для этого в регистр 1 по входу 2 записывается адрес ячейки а. Код адреса ячейки поступает с,регистра 1 на дешифратор 8, а код страницы (который составляют, например, старшие разряды кода адреса) подается через дешифратор 4 на регистр 5. В регистре 5 выбирается г-й триггер, и согласно его нулевому состоянию и нулевому сигналу с накопителя 14 на дешифратор 8 через блок схем И 3 поступает адрес, который ооеспе 5 10 15 20 25 30 35 40 45 50 55 60 65 чивает обращение к ячейке а страницы г.Рассмотрим теперь обращение к -й странице накопителя 14 (и+К) (ьи+К).Код ячейки с регистра 1 поступает в...
Запоминающее устройство
Номер патента: 437129
Опубликовано: 25.07.1974
МПК: G11C 27/00
Метки: запоминающее
...быть использовано в системах автоматического регулирования, распознавания, прогнозирования.Известные устройства с адаптируемым сопротивлением обеспечивают адаптацию только активного сопротивления.Цель изобретения - расширение функциональных возможностей устройства. Для этого в качестве управляемого сопротивления установлен гиратор, помещенный в зазор магии топровода аналогового запоминающего элемента, к выходным зажимам которого подключено комплексное сопротивление, а входные зажимы гиратора являются выходом устройства. 15 На чертеже при р ого устройства.Она состоит из магнитного аналогового запоминающего элемента (МАЗЭ) 1 с обмотка ми записи 2 и стирания 3, гиратора 4, управляемого магнитным полем, который помещен в зазор...
Аналоговое запоминающее устройство
Номер патента: 438046
Опубликовано: 30.07.1974
Автор: Дрожжин
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...обрятцуо связьдля упрявлеция сигналом записи,К недостаткам указанных устройств отцосятся зависимость погрешцости записи от задержки выключсция сигцала записи в моатецтравенства входного и выходного сигналовустройства.Целью изобретения является улучшениехарактеристик по точности записи.Эта цель достигается при включении ицепь записи формирователя уровня записи,входы которого соединены с выходом устройства, а выход с,ключом записи.На чертеже представлеца блок-схемапредложенного запоминающего устройства,где 1 - формирователь уровня записи; 2 -ключ записи; 3 - компаратор; 4 элемент памяти; 5 - элемент считывания; СЗ., 11входной и выходной сигналы устройства;1.1,о, - сигнал управления; 1 т , 11, в сигцал записи ца входе и выходе ключа...
Запоминающее устройство с автономным контролем
Номер патента: 439020
Опубликовано: 05.08.1974
Авторы: Городний, Корнейчук, Небукин
МПК: G11C 29/00
Метки: автономным, запоминающее, контролем
...блока 35 связаны с блоком 26.Блок коррекции 16 (фиг. 4) состоит из двухрегистров слова 36 и 37, входы которых соединены соответственно со входами 14 и 15блока 16, а выходы через блоки кодированияи декодирования 38 и 39 с блоком схемИЛИ 40. Выход блока 40 подключен к выходу 17 блока 16. Вход 21 блока 16 через блоки 38 и 39 соединен с выходами 22 и 23 блока16. Выходы 41 блока 38 и 42 блока 39 подключены к схеме контроля 43, выходы которой 44 и 45 соединены соответственно со входами блоков 38 и 39. Выход 46 схемы 43 связан с выходом 24 блока 16 и блоком 26, выход 47 схемы 43 - с блоком 26.Работает устройство следующим образом.Адрес ячейки, к которой необходимо обратиться, записывается в регистр 1 по входу 2(см. фиг. 1). Единичный...
Полупостоянное запоминающее устройство
Номер патента: 441593
Опубликовано: 30.08.1974
МПК: G11C 17/00
Метки: запоминающее, полупостоянное
...т.е. металл затвора находится на уйравляющвм электроде б. Транзисторы заперты, на них записаны нули. 15Устройство работает следующим обрзом,Для записи кодов подаются однополярныв положительные импульсы п.раллельно на входные шины 1 к управляющим электродам б тех ионотронов строки, .в которых необходимо записать единицу и импульсы отрицатвльноИ полярности источника тока на одну из адресных входных шин 2. В выбранноИ строке ионотронов металл от управляющих электродов переходит на подложку электрода, образуя рабочив затворы в твх полевых транзисторах, в которых записываются единицы. Остальные .: ионотроны полевых транзисторов строки Остаются в исходном состоянии "нульф так как они нв подучили однополярного полжитвльного импульса,...
Аналоговое запоминающее устройство для двухполярных напряжений
Номер патента: 441594
Опубликовано: 30.08.1974
Автор: Демидов
МПК: G11C 27/00
Метки: аналоговое, двухполярных, запоминающее, напряжений
...10 ключ 5 открывается, ключи Ф,1,8 закрываются, конденсатор 2 заряжается до входного напряжения Ж . При снятии сигнала Йу схема переходит в режим хранения: ключ 5 закрывается, а ключи 4,6,8 йачинают периодйчески открйваться с частотой уВ момент времени (интервал 2, фиг.2) через ключи Ф и б к входу усилителя 1 подключается конденсатор 2, а к выходу его- конденсатор 5, который заряжается до напряжения="ф, где 6 - напряжение на кондейсаторе 2; Ы- коэффициент усиления. Пока ключи 4 и б открыты (интервал 2-5 на фиг.2) происходит частичный разряд входного конденсатора 2 через входное сопротивление усилителя 1. В интервале времени 5-Ф (фиг.2) все ключи закрыты и разряд конденсатора 2 определяется сопротивлением закрытых ключей, а...
Логическое запоминающее устройство
Номер патента: 442512
Опубликовано: 05.09.1974
МПК: G11C 11/06
Метки: запоминающее, логическое
...числа 5. При этом в выбранной ячейке памяти производится перемагничивание сердечников из нулевого состояния в единичное в тех разрядах, где в регистре числа 5 записана единица, а в ячейке памяти накопителя 1 хранится нуль, Следовательно, на выходах усилителей считывания 2 возникают единичные сигналы, соответствующие поразрядной логической функции запрет от У, а на выходах схем НЕ 3 - сигналы, соответствующие функции импликация от Х к У, На входы схем И 14 подается синхросигпал по шине 1 б, а на их выходах появляется сигнал, соответствующий поразрядной конъюпкции двух слов: хранимого в ячейке памяти и записанного в регистр числа 5, Код с выходов схем И 14 записывается в регистр числа 5.В следующем такте осуществляется коррекция...
Запоминающее устройство
Номер патента: 442514
Опубликовано: 05.09.1974
Авторы: Завадский, Манжело, Самофалов
МПК: G11C 11/22
Метки: запоминающее
...сульфида кадмия и-типа). Шины записи 13 и 14 охватывают пленки 12 и отделены от шины 10 пленкой 15 из электро- изоляционного материала.20Шины для считывания на противоположных гранях пластины 1 расположены таким образом, что нормальные проекции элементов 2, 3, 4, 7 и 8 на противоположную грань совпадают соответственно с элементами 9, 12, 10, 25 11 и 15; а нормальные проекции шин 5 и 6 на противоположную грань пластины 1 накладываются на все шины 13 и 14 на этой прани, Шины 2 подключены к дешифратору адреса 16, а соответствующие им шины 9 - к шине 30 нулевого потенциала (заземлены). Шины 4 и 10 соединены и подключены к усилителю считывания 17 и через резисторы 18 к источнику напряжения смещения 19. Шины 5 и 6 соединены с формирователями...
Логическое запоминающее устройство
Номер патента: 443411
Опубликовано: 15.09.1974
Авторы: Колосов, Мелехин, Омаров
МПК: G11C 15/00
Метки: запоминающее, логическое
...записи логичесо" м и регистра 6 регенерации, а э,д.с.,2. Между анодами диодов 17 в д Раведенная на шине 18, включеннойнальную цепь моста включена кооРди- в разрядную цепь с -го разряданатнатная шина 3 воспРоизведен 25 ,(фиг,2), не поступает на вход соотматрицы 2, соединенная со входом ветствуйщего Усилителя 5 воспроизУсилителя 5 воспроизведения ведения, так как в цепи действияпредлагаемом устройстве воэ.д.с. ,меются два встречно вклювремя передачи инормации из нако ченных диода 17.пителя 1 (фиг. 1) в логическую матрицу 2 и обратно производится . зоВ четвертом такте производитсясдвиг двоичного слова Х на "-Разря- считывание формирователеи б регистдов влево или вправо при условии, ра регенерации (.ьиг.1) и формировачто К м, где м -...
Полупостоянное запоминающее устройство
Номер патента: 443412
Опубликовано: 15.09.1974
Авторы: Бяльский, Гехт, Тихвинский
МПК: G11C 17/00
Метки: запоминающее, полупостоянное
...адрвсных трансформаторов 4 в простзИшзм случаз равно количзству чисвл, хранимых в ППЗУ. На чзртзжз прздставлзны двз кодовыз дины 5 с соотвзтствующими им адресными трансформаторами Ф.5При считывании информации из запоминающзго устройства по выбран ному адрзсу чзрзз входную обмотку 5 соотв:тствующзго адрзсного трансформатора 4 пропусказтся импульс тока, Ы кодовоИ шина 5, проходящоИ чзрзз выбранный адроснйй трансформатор, наводится ток, вызванны из мзнзнйом потока сордзчника этого 1;нс;орматора. Этот ток, в свою оч:;рог,1:, наводйт дДС в вйходных ооцоткох 2 разрядных трансформаторов 1, чорзз которыо прошита выбранная кодовая шина 5.20Ы связи с тзм 1 что носколько кодовых шин могут проходить чзрзз одни и тз жз разрядныз...
Запоминающее устройство с автономным контролем
Номер патента: 443413
Опубликовано: 15.09.1974
Авторы: Городний, Корнейчук, Небукин
МПК: G11C 29/00
Метки: автономным, запоминающее, контролем
...слово иззан с одним входом схемы 22 сравне- накопителя поступает в регистр 5, ания, с дргим входом котоРой соеди- с его выхода через блок 7 - в блокнен другой управляющий выход блока 10, С целью повышения быстродействия10, а выход схемы 22 связан с бло- мрто же слово поступает из накопитеком 11. Выход схемы 21 соединен так- ля 1 в блоки 10 и 7, минуя регистрже с одним входом дополнительной 5, Елок 10 определяет наличие ошибсхемы 23 сравнения, с другим входом кй в считанном слове,которой, а также с управляющими вхо Если сигнал ошибки из блока 10дами блоков 10 и 17, связан выход 5 оотсутствует, информационное слово срегистра 24 силы коруектирующего его выхода через блок 14 выдаетсякода, а выход схемы 23 соединен с на выход 15.блоком 11...
Запоминающее устройство
Номер патента: 444239
Опубликовано: 25.09.1974
Авторы: Белов, Белоус, Маркизов, Семин
МПК: G11C 11/02
Метки: запоминающее
...7, адресный Формирователь 8 считывания и числовая линейка 9.Адресные формирователи записи 1 управляются младшими разрядами регистра адреса 2 через основной дешифратор 3, Выход каждого адресного формирователя записи подключен через диоды к ьходным концам двух шин записи, прошивающих сердечники в кубе памяти 4. Выходные концы шин записи объединены в две группы и соединены с корпусом через ключи 5 и б. Эти ключи управляются старшими разрядами регистра адреса через дополнительный дешифратор 7. Аналогично выполнены и цеи считывания, которые соединены с адресными формирователями считывания 8.Б соответствии с состоянием регистра адреса 2 Основным Дешифратором 3 выбирается один из адресных формирователей записи 1 и соответствующий...
Буферное запоминающее устройство
Номер патента: 444240
Опубликовано: 25.09.1974
МПК: G11C 11/00
Метки: буферное, запоминающее
...выбор ячейки памяти в накопителе 1.Информация содержащаяся в ячейках памяти того же адреса накопителя 2 перезаписывается по цепи регенерации (на чертеже не показана).По выбранному адресу осуществляется запись информационных символов в накопитель 1 и контрольных символов в накопитель 2 (один раз за п тактов обращения к первому накопителю, где а - количество информационных символов, преходящееся на один контрольный). Каждый такт обращения по частоте Рсопровождается тактом обращения по частоте Р, который не поступает на вход датчика адреса 5 накопителя 2, а поступает через делитель 7 на вход датчика адреса 5 накопителя 1 и производит в нем схему кода адреса, по которому запись информации в накопитель 1 не производится,Таким образом, в...
Запоминающее устройство
Номер патента: 444241
Опубликовано: 25.09.1974
Авторы: Веселовский, Гриц
МПК: G11C 11/06
Метки: запоминающее
...полноточного феррит-диодного ЗУ за один такт возможна за счет одновременного формирования тока считывания в тех разрядах, где необходимо записать нуль, и тока записи в разрядах, где необходимо записать единицу. При этом н 1 ц й п У, О+ 2,У,0+Х,нО+У, дХПредлагаемое устройство отличается от известных тем, что в каждом разряде содержится сумматор по модулю два, один из входов которого соединен с выходом усилителя воспроизведения, а второй - с выходом соответствующего триггера регистра числа.Структурная схема предлагаемого ЗУ приведена на чертеже,Устройство состоит из полноточного феррит-диодного накопителя 1, выходные шины которого соединены с усилителями 2 воспроизведения, а разрядные шины подключены к выходам двухполярных формирователей 3...
Постоянное запоминающее устройство
Номер патента: 444246
Опубликовано: 25.09.1974
Автор: Свердлов
МПК: G11C 17/00
Метки: запоминающее, постоянное
...запоминающип транзистор (в данном случае р-канальный) имеет по два затвора. Один из них, плавающий, выполнен из поликристаллического кремния или молибдена и изолирован от подложки слоем ЯО 2. Поверх плавающего затвора нанесен еще один слой 510 на котором расположен дополнительный затвор.Схема работает следующим образом, Прп записи информации включаются транзисторы 5 и б тех разрядов, где должна быть записана 1. Этп транзисторы подают напряжение - Ьпп, на стоки запоминающих транзисторов, объединенных разрядной шиной 1. На одну нз числовых шин подается отрицательное напряжение /зап Напряжение Сзап уменьшает величину пробивного напряжения транзисторов. Под действием напряжения Упп, в транзисторе 8 происходит пробой стокового диода и...
Запоминающее устройство с автономным контролем
Номер патента: 444250
Опубликовано: 25.09.1974
Авторы: Городний, Корнейчук, Небукин, Самофалов
МПК: G11C 29/00
Метки: автономным, запоминающее, контролем
...на код, мощность которого равна О, а сила - з, где з-кратность возникающего отказа (имеющие весто в яечейках накопителя 1 отказы являются результатом накопления в этих ячейках возникающих в разные моменты времени отказов кратности з, равной, например, 1). При обнаружении в какой-ниоудь ячейке накопителя 1 отказа кратности 1 блоки 11 и 25 с помощью регистров 23 и 24 настраиваются на код, мощность которого равна 1, а сила - 2; в случае обнаружения отказа кратности 2, что возможно, когда в ячейке, содержащей одиночный отказ, произойдет еще один одиночный отказ, блоки 11 и 25 настраиваются на код с той же мощностью, равной 1, но с силой - 3 и так далее,В исходном состоянии триггер 16 сигналом с блока 13 устанавливается в состояше ", . На...
Аналоговое запоминающее устройство
Номер патента: 445078
Опубликовано: 30.09.1974
Автор: Зинкевич
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...записи информации. Резистор 2 - ния (трогания), то необходимая веразвязывающий, он позволяет в це 95 личина поля смещения образуетсяпи сброса создать Режим заданнО- для каждого сердечника путем сложеГ не тор 3 смещения образу- ния двух полуполей смещения. щенератор щже поле, воздействующее на выбранимпульсы тока, которые вместе с ный сердечник в процессе записи, током, генерируемым генератором 17 зо состоит из трех полей: двух полусмещейия, выводят сердечники 9 и полей смещения и одного поля запи 10 в необходимую точку характерис- си, причем сумма второго поля сметики запись - считывание. Примене- щения и поля записи недостаточна :ние двух генераторов смещения обес для изменения состояния сердечникапечивает построение матричных 35 Если...
Буферное запоминающее устройство
Номер патента: 446052
Опубликовано: 05.10.1974
МПК: G11C 11/00
Метки: буферное, запоминающее
...счетчика 1 увеличивается на единицу, Импульс опрашивающей частоты , в случае, если в ячейке памяти 3 записана единица, вызывает появление выходного импульса, Одновременно выходной импульс поступает на вход схемы "И" 4 и через эле;лент задержки 9 на первый вход схемы "И" 7. При прохождении выходного импульса через схему "И" 7, с помощью узла управления 2 содержимое счетчика 1 уменьшается на единицу. Наличие совместного действия входных импульсов и импульсов опрашивающей частоты с длительностями Б определяется схемой "И" 4. В случае несовпадения импульсов входной и выходной частот на выходе схемы "И" 4 сигнал отсутствует и схема формирования сигнала запрета 5 раз решает прохождение сигналов на сум мирующлй вход счетчика 1 и на вход узла...
Запоминающее устройство
Номер патента: 446107
Опубликовано: 05.10.1974
Авторы: Балашов, Лаврентьев, Тимофеев, Шумилов
МПК: G11C 11/06
Метки: запоминающее
...6. Кроме того, ЗУ включает адресные шины 7 считывания, шину 15 8 смещения, разрядные шины 9 записи, разрядные шины 10 чтения, усилители 11 воспроизведения, триггеры 12 регистра 13 слова с входными шинами 14, разрядные вентили 15, разрядные формирователи 16 тока записи, 20 блок адресной выборки 17 с входными шинами 18, блок 19 управления с входными шинами 20, управляющий формирователь 21, вентиль 22 тока смещения, источник 23 смещения.Устройство работает следующим образом 25 (см. фиг. 2).Перед обращением к ЗУ сердечник 5 находится в состоянии + Фили - Фв зависимости от содержания хранимой в нем инфор.мации, а сердечник 4 - всегда в точке - Ф. З 0 Обращение к ЗУ производится в два такта иначинается со считывания хранимой в нем...
Запоминающее устройство
Номер патента: 446108
Опубликовано: 05.10.1974
Авторы: Балашов, Тимофеев, Шумилов
МПК: G11C 11/08
Метки: запоминающее
...выходы которых подключены к соответствующим разрядным обмоткам 3, двухуровневыйделитель 8 напряжения, его выход подсоединен к входам формирователей 7 однополяр 25 ных разрядных токов, входные вентили 9, через которые с шин 10 поступает обратный кодчисла, усилители 11 чтения, к входам которых подключены разрядные выходные обмотки 4, а выходы связаны с кодовыми шинами30 числа 12, узел 13 местного управления, на3 вход которого поступает команда по шинам 14.При поступлении по шинам 14 команды Запись узел 13 местного управления выдает импульсы разрешения на входные .вентили 9 обратного кода числа и на дешифратор 5 и управляет двухуровневым делителем 8 напряжения так, чтобы на его выходе был высокий уровень напряжения. Формирователи 7...
Запоминающее устройство
Номер патента: 446114
Опубликовано: 05.10.1974
Авторы: Ашман, Кнох, Любчанский
МПК: G11C 13/00
Метки: запоминающее
...позволяет упростить устройство и повысить его надежность за счет того, что в нем для формирования адресных токов выборки допускается использование транзисторов с предельно допустшими, чем требуемыеминимуме элементов вров ателей.На чертеже дана схема предложенного для случая, когда формирователи содерж два транзистора в каждой группе. Одновременно работающие в к 10 двух различных типов формировате зисторы 1 и 2 для одного типа ф телей и 3 и 4 для другого объедине пы 5 и б соответственно. Со сторон чения к магнитному накопителю 15 электроды всех транзисторов кажд объединены и соединены с соответ входом магнитного накопителя, Со подключения к источнику питания электроды 1=х транзисторов соеди 20 выравнивающим резистором 9. В...
Способ записи информации в магнитоакустическое запоминающее устройство
Номер патента: 446907
Опубликовано: 15.10.1974
Автор: Ганин
МПК: G11C 11/02
Метки: записи, запоминающее, информации, магнитоакустическое
...среде. К недостаткам устройств, в которых запись сигналов осуществляется этим способом, относятся: неравномерность частотных характеристик, детонация, паразитная амплитудная модуляция, малый срок службы и необходимость частых профилактических работ, связанных с движением запоминающей среды,Целью изобретения является обеспечение равномерности частотной характеристики.Поставленная цель достигается тем, что амплитудно-модулированные сигналы преобразуют в акустические, размагничивают магнигную среду, после чего на магнитную среду накладывают магнитное поле, индукция которого не превышает 10% индукции насыщения среды, а затем накладывают механические напряжения,Для нормальной работы запоминающегоустройства при записи информации необхо...
Запоминающее устройство с магнитной лентой
Номер патента: 447751
Опубликовано: 25.10.1974
МПК: G11B 25/06
Метки: запоминающее, лентой, магнитной
...при переполнении буферного кармана и запрещения процесса считывания с ленты при пустом буферном кармане) и сигналы текущего состояния буферного кармана.Запоминающее устройство функционирует в основных режимах КАНАЛ-ЗУМЛ и КАНАЛ-ЗУМЛ-КАНАЛ, В режиме КАНЛЛ-ЗУМЛ запоминающее устройство выполняет запись информации от любого из каналов, хранение этой информации на магнитной ленте, поиск хранимой на ленте информации и воспроизведение информации в любом из каналов. В режиме КЛНАЛ-ЗУМЛ-КАНАЛ запоминающее устройство выполняет запись информации от одного из каналов, хранение этой информации на магнитной ленте, организует буферную область памяти и осуществляет независимо от процесса записи воспроизведение информации с магнитной ленты в другой...
Запоминающее устройство
Номер патента: 447753
Опубликовано: 25.10.1974
Автор: Булычев
МПК: G11C 11/00
Метки: запоминающее
...блока 5 подключен формирователь Ь. Выход блока 5 подключен через усилитель 2 к входу формирователя 7, Выход формирователя 7 подключен к второму входу блока 5. Вход формирователя 6 непосредственно, а3входы матриц 1 и 4 через блок 9 подключены к клемме 8,При обращении к ЗУ на клемму 8 поступает команда обращения 10. По команде 10 формирователь 6 вырабатывает импульс напряжения 11, блок 9 считывает с матрицы 1 сигнал 12 и одновременно с матрицы 4 сигнал 13, усилитель 2 передает сигнал 12 на один из входов блока 3, Блок 5 суммирует импульс напряжения 11 и сигнал 13, усилитель 2 передает сигнал 14 суммы на вход формирователя 7. Сигнал 14 достигает порога 15, при этом формирователь 7 вырабатывает стробирующий импульс 16, который поступает...
Запоминающее устройство
Номер патента: 447754
Опубликовано: 25.10.1974
Автор: Дормидонтов
МПК: G11C 11/00
Метки: запоминающее
...блок 6 содержитэлектрэнные реле 16, выходы которых подключены к одним входам схем "И" 17, другие вхэды которых подсоединены к управляющей шине 10, а выходы - к входамблока 6,Выход каждэй схемы "И" 17, кроме последней, подключен кэ входу последующегореле 16.Устройство работает следую 1 иим образом,Унравляющце сигналы поступают на шину 10 и одни входы схем "И" 17, кодовыеслова - на илну 11 во время паузы между управляэии 1 д 1 и идиульсадц. Первый управляюицй импульс записывает в триггере2 единицу. Сигнал с егэ выхода пэступаетии дифференицрующую схему 3, с которойэтр 1 иительный импульс, сээтветствующцйпереднему фронту импульса, через схему"ИЛИ" 4 полнятся на вхэи первого реле 16ц запускает егоС выхода реле 16 ид 1 пульсс...
Запоминающее устройство
Номер патента: 447757
Опубликовано: 25.10.1974
Авторы: Мартынюк, Самофалов, Шпак
МПК: G11C 11/22
Метки: запоминающее
...Запись информации производится после перевода всех запоминающих элементов данного адреса в состояние О, т. е, стирания информации.При стирании информации в выбранном адресе, на соответствующую числовую шину 11 с адресного формирователя записи 12 подается напряжение поляризации Ур, а разрядные формирователи записи 17 подключают все разрядные шины 14 и 15 к общей точке устройства (подается нулевой потенциал), Вследствие этого пластины 4 элементов выбранного адреса поляризуются в направлении, соответствующем записи О.В режиме записи на выбранную шину 11 с выхода адресного формирователя записи 12 подается напряжение - //р/2, а с разрядных формирователей записи 17 тех разрядов, где записывается 1, подается +Бр/2, а где записывается О,...