Патенты с меткой «запоминающее»
Запоминающее устройство с диагностикой отказов его варианты
Номер патента: 1196958
Опубликовано: 07.12.1985
МПК: G11C 29/00
Метки: варианты, диагностикой, запоминающее, отказов
...второй и четвертой групп.7. Устройство по п. 1, о т л ич а ю щ е е с я тем, что адресные входы накопителя подключенык входам других формирователей сигналов четности групп с первой почетвертую,8, Устройство по п. 1, о т л ич а ю щ е е с я тем, что адресныевходы накопителя соединены с входами других формирователей сигналовчетности первой и третьей групп9. Устройство по п, 1, о т л ич а ю щ е ес я тем, что адресные входы накопителя соединены свходами других формирователей сигналов четности второй и четвертойгрупп.1 1Изобретение относится к вычислительной технике, в частности к запоминающим устройствам со схемами обнаружения ошибок, и может быть использовано в полупроводниковых модульных запоминающих устройствах.Цель изобретения - повышение...
Запоминающее устройство для телеграфного аппарата
Номер патента: 1200343
Опубликовано: 23.12.1985
МПК: G11C 17/00
Метки: аппарата, запоминающее, телеграфного
...третий 10 и четвеетый 11.управляющие входы устройства, редакционные входы 12 устройства, выход 13 формирователя 9 одиночных импульсов соединен с первым входом второго элемента И 14, второй вход которого является первым управляющим входом 15 устройства, элемент ИЛИ 16, один из входов которого соединен с выходом 17 блока 9, счетчик 18 данных, переключатель 19, второй адресный счетчик 20, третий элемент И 21, четвертый элемент И 22, управляющий вход 23 регистра 3, выход 24 бло ка 9, выход 25 блока 8, управляющий вход 26 блока 2, пятый элемент И 27, вход 28 блока 8, установочный вход 29 устройства, управляющий вход 30 счетчика 18, выход 31 блока 8, второй управляющий вход 32 устройства, выход ЗЗ блока 8, выход 34 устройства.Устройство...
Аналоговое запоминающее устройство
Номер патента: 1200345
Опубликовано: 23.12.1985
Авторы: Масехнович, Солоха
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...представляет собой управляемый генератор тока, пороговые элементы 5 и 6 обеспечивают формирование импульсов по амплитуде при превышении амплитуды импульсов порогового значения, в качестве первого триггера использован КЬ-триггер, а в качестве второго - О-триггер.Аналоговое запоминающее устройство работает следующим образом,При отсутствии импульса управления (фиг.2 г) генератор 4 тока разряда включен и аналоговое запоминающее устройство находится в режиме выборки, при этом напряжение на выходе 1 (фиг.2 в) отслеживает напряжение на входе 1 (фиг.2 а) или на входе 2 (фиг.2 б), т.е. по выходу 1 устройство выполняет функции ИЛИ для аналоговых сигналов.При наличии сигнала управления на шине 10 (фиг.2 г) генератор 4 тока разряда выключается и...
Оперативное запоминающее устройство с коррекцией информации
Номер патента: 1203364
Опубликовано: 07.01.1986
МПК: G11C 29/00
Метки: запоминающее, информации, коррекцией, оперативное
...17 присутствует нулевойуровень, перекспочающий блок 5 навыдачу данных на выходы 16, При записи на входы 15 поступает адрес,вьбирающий требуемую ячейку памяти. На входы 16 поступает словоданных. На время установления адреса на входе 17 присутствует нулевойуровень. Слово данных с контрольнымкодом из накопителей 1 и 2 поступает на входы регистра 19. По переднему фронту импульса записи на входе 17 в регистре 19 фиксируется сло 120336410 15 20 25 30 35 40 45 50 55 во данных, хранившееся в выбраннойячейке памяти, со своим контрольнымкодом. Блок 5 по сигналу на входе17 переключается на передачу словаданных с входов 16. Сигнал записина входе 17 переключает накопители1 и 2 в режим записи. Слово данныхзаносится в выбранную ячейку накопителя 1, а...
Запоминающее устройство
Номер патента: 1203592
Опубликовано: 07.01.1986
Авторы: Бабенко, Игнатьев, Мызгин, Неклюдов, Нестеров
МПК: G11C 11/40, G11C 7/00
Метки: запоминающее
...источника 5 тока. Выходы первого 3 и второго 4 дешифраторов выборки столбцов подключены соответственно к базам первых 13 и вторых 14 транзисторов усилителей считывания. 35В качестве элемента 1 памяти в запоминающем устройстве может быть использован триггер ИЛИ типа, состоящий из первого 15 и второго 16 транзисторов первого типа проводимости с перекрестно связанными базовыми и коллекторными выводами, третьего7 и четвертого 18 транзисторов второго типа проводимости и первого 19 и второго 20 резисторов, первые выводы которых являются входом элемента памяти. Второй вывод резистора 19 подклкчен к эмиттеру транзистора 15 и к базе транзистора 17, а второй вывод резистора 20 соединен с эмиттером транзистора 16 и с базой транзистора 18. Эмиттеры...
Буферное запоминающее устройство
Номер патента: 1203595
Опубликовано: 07.01.1986
Автор: Протасеня
МПК: G06F 13/00
Метки: буферное, запоминающее
...которого соединен с входом второго элемента НЕ, выходы элементов И третьей группы подключены к входам второго элемента ИЛИ, выход которого и выход элемента задержки являются соответственно информационным и управляющим выходами блока считывания, выходами сброса которого являются выходы элементов И четвертой группы, вторые входы которых, четвертые входы блоков сравнения и вход формирователя сигналов считывания являются соответственно другими управляющими входами блока считывания. 2ное устройство содержит входные регистры9, регистры 10 данных, выходной регистр11, блок 12 записи, блок 13 считывания,формирователь 14 тактовых импульсов, первую 1 5 и вторую 16 группы элементов ИЛИ.Блок 12 записи (фиг. 2) содержит первую 17 и вторую 18...
Запоминающее устройство
Номер патента: 1203596
Опубликовано: 07.01.1986
Авторы: Конопелько, Осипов
МПК: G11C 11/00
Метки: запоминающее
...четвертый вход которого соединен с вторым 33 выходом блока 3 тестового контроля 25и входом блока 34 приоритета, выходы кото.рого соединены с входами третьей 35 группы блока памяти дефектных адресов, а входы соединены с входами второй группы блока сравнения и выходами 36 блока 7 памяти зо дефектных адресов, четвертый выход 37 блока 18 анализа ошибок соединен с вторым входом 38 блока 3 тестового контроля, вто 1203596Режимработы Вход 28 Вход 27ВК РЗ Вход 24 Вход 25 0 1 0Запись Чтение Хранение Контроль Запись 50 55 рым входом блока 7 памяти дефектных адресов и является вторым 39 выходом устройства.Блок диагностики 27 содержит первый 40, второй 41, третий 42 элементы И и элемент ИЛИ 43.Блок 18 анализа ошибок содержит элементы И 44 - 50,...
Аналоговое запоминающее устройство
Номер патента: 1203598
Опубликовано: 07.01.1986
Автор: Редченко
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...РОСа, КОТОРЬ( Й Рс 13 Ы ЛК с 1 З25)срез элем(нт 7 10 тупа) ц Вхо.3. и,)н)сГ)я 1, Оорс 1 тня 5 сия;ь ко)Орс)ГО разом кн(л)И )СС)ЭС)С)И(ИСН) УСИГ)СНИ 51 ВС,1 И)с, Т. С. (.МКОСЬОц(СЯ 10 Р 1)1 КГПОЧСцс(, И СИНа 1 ЦЯ ВЫХО 3 с уил иГ(.;151 1,1(к"Ги)э)ст 1 рсбусм Ои Вел и чин ы)351:)ь)0, г. с. Практически мгновснно. Хро(ТОГО, практичсски 11)сннО Г 10 яВГ)яст 51С)(ГцсГ 1 На ВТОРОИ ООКГ)с 1 ЛКЕ КОНЛСНСс 1 ТОР 1 211 Ри,)0.т)женин нс Кон;3са 10 Р( 2 ПО)сццияла Входиго сигцяла при помо(ци элсЫС)ТЯ 5 ВКЛ 10 Чс 1(ТСЯ (ОРс 1 ТНЯ 51 СВЯЗЬ, И ХСТ.00 иство ыО)ке ПсрсхОЛ 3)ть В режим хра 3 сии 51Таким Образом, прехол В режим запоминяИЯ ПРОИСХО,И 1)РЯКТЧССКИ ПРИ ОТКР)к)ец -(ой обратнс)й связи при помоци элеме)гов 5451 6, т. с. екОсь кон)(енес)тоРЯ 2...
Аналоговое запоминающее устройство
Номер патента: 1203599
Опубликовано: 07.01.1986
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...логического 0 0- - 0,8 В,в результате чего на выходе формирователя 8устанавливается высокий потенциал +14 В,открывающий ключи 2 и 3. Конденсатор 4через эти ключи заряжается до уровня входного сигнала и отслеживает в дальнейшемего изменение. Напряжение с конденсатора 4через усилитель 6 передается на выход устройства. Через делитель, образованный сопротивлением Яю открытого ключа 3 и резистором 7, в цепь прохождения входного сигнала подается напряжение источника 11опорного напряжения Ь - 11 В, Погрешность от прохождения 1 мала из-за несоизмеримости сопротивлений открытого ключа 3 и резистора 7. Переход устройствав режим запоминания происходит по перепаду нуль-единица, когда на шину 9 подается уровень логической 1 2,4 - 4,5 В,в...
Запоминающее устройство с самоконтролем
Номер патента: 1203600
Опубликовано: 07.01.1986
Авторы: Горшков, Корнышев, Шаварин
МПК: G11C 29/00
Метки: запоминающее, самоконтролем
...И 18 подается потенциал с единичного выхода триггера 16, запрещающий прохождение синхросигналов на вход счетчика 17. На этом цикл раооты устройства заканчивается.Блок 5 управления позволяет менять временную диаграмму цикла работы устройства. При изменении управляющего кода, поступающего с выходов 22 блока 6 анализа ошибок на управлякцций вход коммутатора 15, например, на единицу, на вход счетчика 17 поступают синхросигналы более низкой частоты с второго выхода формирователя 14, что приводит к увеличению времени цикла работы устройства. В режиме заполнения ассоциативного накопителя (контроля) в счетчике 8 код не меняется. Следовательно, частота . управляющих сигналов также че меняется и должна быть выбрана такой, чтобы устройство...
Запоминающее устройство
Номер патента: 1203602
Опубликовано: 07.01.1986
МПК: G11C 29/00
Метки: запоминающее
...блок 23 элементов ИЛИ, регистр 24 адреса, дешифратор 25 кода адреса, накопитель 26, информационное поле 27 накопителя, поле 28 контрольных разрядов накопителя, выходной регистр 29, блок 30 свертки по модулю 2, блок 31 сравнения, адресный вход 32, вход 33 опроса и выходную шину 34.Запоминающее устройство работает сле. дуюш,им образом.На вход 32 устройства подается код адреса, а на вход 33 - сигнал опроса. В каждом блоке- 3 памяти код адреса подается на вход регистра 24, и сигнал опроса на второй вход дешифратора 25, управляющего регистром 24. При наличии сигнала опроса на входе дешифратора 25 на одном из его выходов появляется сигнал, при помощи которого выбирается информация из соответствующей ячейки накопителя 26. С выхода...
Аналоговое запоминающее устройство
Номер патента: 1206838
Опубликовано: 23.01.1986
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...входного сигнала положительной полярности, При этом в начальныймомент времени ток генератора 5 обес 1 О 5 20 40 печивается выходным током генератора 7 и током, протекающим от источника входного сигнала через диоц диодного мостового ключа 1. Диоды 8 и 9 и режиме выборки закрыты, Конденсатор 3 оказывается включенным через открытый диод мостового ключамежду коллектором и эмиттером выходного транзистора в генераторе 6 тока и начинает разряжаться через этот .транзистор импульсным током, превышаощим выходной ток генератора 6 в установившемся режиме в 15 раз, где коэффициент усиления транзистора по току, При достижении равенства напряжений на входе и выходе ключа 1 ток через конденсатор 3 спадает до нуля и выходной ток генератора 6...
Запоминающее устройство
Номер патента: 1208583
Опубликовано: 30.01.1986
Авторы: Езерницкий, Лавров, Мартынник
МПК: G11C 17/00
Метки: запоминающее
...40 Формула изобретения определяется устройством управлениядвижением головки считывания.Сигнал с выхода триггера 17 после опрокидывания является сигналомзаписи. С началом .сигнала записи 5на шине 8 формирователь 6 формируетимпульс фронта, сбрасывающий триггер5 в исходное состояние, и в качестве тактового сигнала записывающийинформацию по второму входу в триг Огер 4,В режиме считывания по разрешениювнешнего устройства по шине 18 с задаваемым периодом появляются тактовые импульсы. По разрешению сигнала 15на шине 8 информация с входа устройства через элемент И 13 и формирователь 7, формирующий короткие импульсы фронта и среза, проходит на первый вход, например, триггера 5. 20Кроме того, сигнал на шине 8 на протяжении интервала записи...
Аналоговое запоминающее устройство
Номер патента: 1208584
Опубликовано: 30.01.1986
Автор: Некрасов
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...окончаниявыборки (с, ) напряжение на выходеусилителя 2 (Б) равноБ = Бвх (.) (1 + ь ), (1)где й - относительная погрешностьусилителей 1, 4 и 2.Разность напряжений Б (.) и11 п(с) усиливается усилителем 9 и кмоменту окончания выборки сигналаравна" вх (") Бвх (- ) ь г 3 К 9 (2)где К - коэффициент усиления усилителя 9,ьс - временный сдвиг относительно г. за счет более широкого импульса с формирователя 11.Отметим, что величина К выбирается несколько меньшей величины(Юк 81 ), что исключает насьпцение дифференциального усилителя 9к моменту времени г. = (с + ьп) вслучае питания одним и тем же напряжением усилителей 2 и 9.К моменту окончания импульса нашине 12 напряжение на выходе усилителя 4 Б равноО= и,(п,+ ьс) (1+ ь,), (3)где ь -...
Буферное запоминающее устройство (его варианты)
Номер патента: 1211807
Опубликовано: 15.02.1986
Авторы: Овчинников, Скрипко
МПК: G11C 19/00
Метки: буферное, варианты, его, запоминающее
...в устройство и начала контроля четности) 50 и на прямой вход элемента 17-1 запрета, на выходе 42 которого формируется сигнал, поступающий на первыевходы триггеров 14-5, 14-6, 14-7,которые перебрасываются и на их 55 выходах формируются сигналы. Этисигналы поступают на первые входыэлементов И 16-4, 16-5 и 16-6, частично разрешая их, а также на ин 121807" зс версные входы злемен(тов запрета 17-3, 17-1 и 17-5 которые заире" щаются,1(роме того, сигнал с выхода триг" гера 1-2 поступает на вход элемен". та И 16-1 поэтому при поступлении на вход (1 сигнала ризЯка отсутствия ин(ормя 1 еи в накопителе) ня его выходе формируется сигнал по ступающий ня выход 30 узла (сигнал разрешения сравнения и перерасределения каналов) я также на инверсый...
Аналоговое запоминающее устройство
Номер патента: 1211808
Опубликовано: 15.02.1986
Автор: Юрченко
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...ВНИИПИ Заказ 647/57 Тираж 544 Филиал ППП фПвтеигаогород, ул. т 1 и -щ оцписно Изобретение относится к вычи:лигельной технике, в частности, к аналоговым запоминающим устройствам,н может быть использовано в устрой"твах для измерения напряжений.Целью изобретения является пэвышение точности устройства.На чертеже представлена функциональная схема аналогового запоминающего устройства.Устройство содержит усилителии 2, ключ 3, выполненньп, на полевомтранзисторе, накопительные элементына конденсаторах 4, 5 и 6, формиро.ватели 7 и 8 импульсов, элемент 9управления, шину О управления и шину 11 нулевого потенциала,Устройство работает следующим образом,С выхода усилителя 1 входной сиг -нал поступает на вход усилителя 2и первую обкладку конденсатора 4...
Запоминающее устройство с самоконтролем
Номер патента: 1211811
Опубликовано: 15.02.1986
Авторы: Горшков, Дерунов, Малецкий, Соколов
МПК: G11C 29/00
Метки: запоминающее, самоконтролем
...занесения кода "О" или "1" в/триггер 10,фи. 1 при зя 5 Си дян -ных или содержимым триггера 11 врис.чить"ванин,Запись информации г.ри пег)зом сг 10 - :.г С:аОЕ КОДИРОВаИЯ ПРОИСХО.;Ит СгЕДУЮщим образам,Б исходном состоянии все трггерыи регистрь обнуленьЦеи гяс ияня фиг. 1 не показаны,. В триггер 1 Ос входа 23 записывается ко: 6","ерез коммутатор 9 .)ереписывяется внакопитель 1 по заданному адресу,тт3 поступающему на вход 26,;1 осле этогоосуществляется контрольное считывание слова из накопителя 1 через элементы И 15 и элементы ИЛИ 7 в регистр 4 ".,Читанное слава, гоступяю;. ЩЕЕ В РЕГИСТР 4, МажЕт ОтгЛИЧатЬСЯзт исходного слова из-за боев иТаким образом, в результате выполнения вьппе указанных инверсий для всех М=1,2 Т в регистре 4...
Динамическое запоминающее устройство
Номер патента: 1211812
Опубликовано: 15.02.1986
МПК: G11C 29/00
Метки: динамическое, запоминающее
...в момент импульса 41 и включенного триггера 15, т.е, при наличии сигнала 47, формируется сигнал 48 управления мультиплексором 2 для пропускания адреса регенерации, а импульс 44 через элемент ИЛИ-НЕ 7 и формирователь 8 формирует разрешающий сигнал "СЕ 1 на входе блока 3.Обращение к памяти в режиме регенерации реализуется всегда за счет того, что запуск триггера 21 осуществляется только в момент импульса 43.Благодаря связи между выходом дешифратора 4 и входом 27 блока 5, сигнал 52 "Выбор микросхемы" поступает в блок 5, где происходит раздельное формирование сигнала раэреше ния "СЕ" для режима обращения к памяти сигнала 55 "СЕИП" и для режима регенерации "СЕРГ", т.е. сигнала 44. Это позволяет реализовать операцию обращения к блоку 3 в...
Оптическое запоминающее устройство
Номер патента: 1075848
Опубликовано: 15.02.1986
Авторы: Вербовецкий, Федоров
МПК: G11C 11/42
Метки: запоминающее, оптическое
....1 излучения, блок 2 адресации луча, блок 3 фор. мирования луча, управляемый транспарант 4, блок 5 Фокусировки луча, блоки 6 хранения информации, коллимирующий узел 7, управляемый свето- переключатель 8, носитель 9 информации, светообъединитель 10, управляемый оптический вентиль 11, узел 12 фокусировки луча, блок 13 оптического считывания, фотоприемный блок14 и блок 15 управления.В качестве источника 1 излучения может быть использован, например, лазер.В качестве блока 2 адресации луча могут быть использованы, например, электрооптические, акустооптичес:ие или жидкокристаллические дефлекторы.Блок 3 формирования луча может состоять, например, из телескопической системы, оптически связанной с линзовым растром, и двух объективов,...
Буферное запоминающее устройство
Номер патента: 1213502
Опубликовано: 23.02.1986
Авторы: Баранов, Лучин, Мазаник, Степанов
МПК: G06F 13/00
Метки: буферное, запоминающее
...40 45 50 жимое счетчика 3 лежит в пределахот 0 до н -1. При записи в накопитель 6 поступающий на его вход 32 адрес записи дешифрируется дешифратором 16. Далее "1" с 1-ного выхода дешифратора 16 вместе с сигналом "Запись", поступающим с входа 33 накопителя 6, но- ступает на 1 -й элемент И 7. Единичный сигнал с выхода этого элемента разрешает запись через 3-й элемент И 18 слова в соответствующий регистр 20, Единичный сигнал с выхода ,1 -го элемента И 17 является признаком того, что произведена запись в соответствующий регистр 20. Этот . сигнал поступает на 1-й вход элемента ИЛИ 19, на выходе которого формируется сигнал Записано". Последний с выхода 39 накопителя 6 через элемент ИЛИ 2 поступает на счетный вход триггера 1 и суммирующий вход...
Трехканальное резервированное запоминающее устройство
Номер патента: 1215133
Опубликовано: 28.02.1986
МПК: G11C 11/00
Метки: запоминающее, резервированное, трехканальное
...триггера 3подаются сигналы 41 и 42, а на еговыходе образуются прямые и инверсные ,сигналы 48 ( фиг.2 у, Сдвиг на регист- З 5ре 13 и занесение на триггер 15 происходит по отрицательному перепадусигнала 49,На триггер 15 записывается информация с выхода элемента НЕРАВНОЗНАЧНОСТЬ 18, на котором происходитсравнение выдвигаемой по-битно инФормации с выхода регистра 13 данного канала и с выхода элемента 11,на котором происходит мажоритирование выдвигаемой информации с выходов регистров 13. всех каналов. Несовпадение информации на входах элемента 18 свидетельствует о сбое информации в рассматриваемом канале, 50что вызывает взведение триггера 15.Но при мажоритировании следующегобита из-за введенной обратной связина вход триггера 15, он...
Полупроводниковое запоминающее устройство с произвольной выборкой
Номер патента: 1215135
Опубликовано: 28.02.1986
Авторы: Зеленцов, Красильников, Панкратов, Трушин
МПК: G11C 11/40
Метки: выборкой, запоминающее, полупроводниковое, произвольной
...регистры 6 и 1 Одля приема нового адреса, одновременно блок предварительного зарядаразрядных шин 2 начинает восстанавливать исходные потенциалы на разрядных шинах накопителя, Информация хранится в усилителе считывания12 до установления уровня ВК, соотнстстнующего невыбранному состояниюсхемы ЗУПВ,Поскольку прием нового кода адреса в блоки приема и хранения инфор- .мации и. восстановление потенциаловна адресных шинах строк и разрядных шинах матричного накопителя практическизаканчивается в период считыванияинформации с выхода схемы то минимальная длительность уровня ВК в пеКроме того, в ОЗУ большой емкости время считывания информации сильно зависит от места положения ЯП в накопителе. Выигрыш в быстродействии при использовании...
Запоминающее устройство с коррекцией информации
Номер патента: 1215137
Опубликовано: 28.02.1986
Автор: Эннс
МПК: G11C 29/00
Метки: запоминающее, информации, коррекцией
...щинах потенциал логической "1" не устанавливается. В соответствии с потенциалом на возбужденных шинах 6 регистры 11 устанавливаются через коммутаторы 1 О в одно из двух состояний: логической "1", соответствующее логической "1"на шине 6 (шина исправна), либо логической "1", соответствующее логическому 0" на шине 6 (шина неисправна). После возбуждения одной числовой шины в соответствии с адресным сигналом А -А , т.е.перехода ее из состояния логической "1" в состояниелогического "0", в зависимости от информации, записанной в запоминающих элементах 8, на разрядных шинах 7 устанавливаются либо логическая "1", либо логический "0", В это время управляющий сигнал, посту-10 рованном виде. 15 В противном случае инвертирования не происходит...
Оперативное запоминающее устройство с коррекцией ошибок
Номер патента: 1215139
Опубликовано: 28.02.1986
Авторы: Горшков, Корнышев, Невский
МПК: G11C 29/00
Метки: запоминающее, коррекцией, оперативное, ошибок
...и 15 поступает код "0". Поэтомупри появлении единичного сигналана выходе 32 блока 19 через коммутатор 18 содержимое регистров 10 и 11передается на выход 3 устронствабез изменения,производится считывание инверсногослова А и прямого слова В на регистры 10 и 11 соответственно, прием информации в которые синхроннзируется сигналом на выходе 30 блока 19. В результате считывания прямого и обратного слов А в регистре 1 О на инверсных выходах код 1" будет в том разряде, который отказал. Этот код через соответствующий из элементов И 20 упоступает на вход сумматора 16 и инвертирует искаженный . разряд слова А. Если имеется только один отказавший разряд, то на выходе элемента НЕРАВНОЗНАЧНОСТЬ 12 код "1", Этот код поступает на вход 34 блока...
Запоминающее устройство с автономным контролем
Номер патента: 1215140
Опубликовано: 28.02.1986
Автор: Горшков
МПК: G11C 29/00
Метки: автономным, запоминающее, контролем
...разряда встроке, в которой надо записатьновую информацию, Если эти номера несовпадают, то на выходе блока 31 код"0". При подаче сигнала на вход 5элемент И 26 закрыт и содержимоеразрядов регистра 21 и разряда 23не меняется, т.е. там остается обратный код. Это приводит к тому,что при подаче сигнала на вход 4производится запись обратного кодаслова, соответствующих контрольныхразрядов и кода "1" в разряде 23 внакопитель 9. В результате .записанный символ и характер отказаразряда совпадают и искажения словане происходит. Если же номера разрядов на входах блока 31 совпадают,то на выходе блока 31 формируетсякод "1". На выходе сумматора 34 приэтом формируется сумма на модулюдва считанного разряда и значейияразряда, который будет записан наэто...
Многоканальное аналоговое запоминающее устройство (его варианты)
Номер патента: 1223306
Опубликовано: 07.04.1986
МПК: G11C 27/00
Метки: аналоговое, варианты, его, запоминающее, многоканальное
...коммутатора 5 и повторителя напряжения 8 на управляющий вход дифференциального усилителя 7. В качестве такого входа может использонаться вывод общей точки дифференциального усилителя. Тогда на выходе дифференциального усилителя 7 установится напряжение, равное сумме выходного напряжения цифроаналогового преобразователя 6 и напряжения помехи на общем выводе выбранной ячейки памяти. При поступлении сигнала разрешения на второй вход управления первого коммутатора это напряжение записывается в ячейку памяти, причем относительно общего вывода данной ячейки памяти записываемое напряжение соответствует коду на входе515 1 О 20 ществляется подавление помехи на общем выводе выбранной ячейки памяти. 25 30 35 40 45 50 55 0 устройства, и...
Аналоговое запоминающее устройство
Номер патента: 1223307
Опубликовано: 07.04.1986
Автор: Неволин
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...запоминающее устройство содержит ключи 1-6, операционные усилители 7 и 8, конденсаторы 9 и 10, резистор 11 и дифференциальный усилитель 12., Аналоговое запоминающее устройство работает следующим образом.В исходном состоянии ключи 1 и 4 разомкнуты, ключи 2, 3 5 и б замкнуты и конденсаторы 9 и 1 О разряжены. При переходе в режим интегрирования ключи 1 и 4 замыкаются, а ключи 2, 3, 5 и б размыкаются, При этом на неинвертирующие входы операционных усилителей 7 и 8 поступают входные напряжения Б и Б , разность которых выделяется на резисторе 11, и протекающий через последний ток "аряжает конденсаторы 9 и 10. При равной емкости конденсаторов 9 и 10 разность напряжений на них пропорциональна интегралу от (П-П), причем синфазная помеха...
Аналоговое запоминающее устройство
Номер патента: 1223308
Опубликовано: 07.04.1986
Авторы: Позен, Садовский, Холод
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...операционного усилителя 13,Пвх - напряжение на его неинвертирующем входе,09- напряжение на его инвертирующем входе.При Условии П Вк. = 11 вК мК 5 + 2 К 6 + К 7 + Р 9К 5 + К 6 + К 7 Для реального усилителя, имеющего К(20 - 50) 10, необходимо чтобы соотношение резисторов К 5, К 6, К 7 и К 9 было также равно этому значению.При поступлении управляющего сигнала на шину 10 ключ 1 открывается и напряжение со входа устройства поступает через этот ключ на неинвертирующий вход усилителя 13 и через резистор 8 на конденсатор 4. Резистор 8 служит для уменьшения токовой нагрузки на ключ 1.При этом конденсатор 4 заряжается до напряжения П . Конденсатор 3 подключен к выходу устройства через резисторы 7, 6 и 5, которые совместно в переходный период...
Аналоговое запоминающее устройство
Номер патента: 1223309
Опубликовано: 07.04.1986
Автор: Солонин
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...вэлементе 2. Как только полностью заполнится тактовыми импульсами элемент 1 задержки (т.е. первый тактовый импульс 16 появится на его выходе), закрывается ключ 6 сигналомпо шине 11 (в результате элементы1 и 2 задержки оказываются включенными последовательно). В этот мо. -мент времени выход элемента 4 сравнения находится в состоянии логической "1", так как напряжение на выхо" де генератора 3 линейно изменяющегося напряжения превосходит напряжение на выходе элемента 7 согласования, При поступлении на вход аналогового сигнала, подлежащего запоминанию, открывается ключ 5 сигналом по шине 10. Появившийся в результате этого импульс на выходе ключа 5 записывается в элемент 1 задержки.Этот импульс вызьвает появление треугольного импульса,...
Буферное запоминающее устройство
Номер патента: 1226528
Опубликовано: 23.04.1986
МПК: G11C 7/24
Метки: буферное, запоминающее
...импульса считывания на К-входе КБ-триггера 8 перебрасывает его в нулевое состояние, запрещая тем самым включение режима записи до тех пор, пока не закончится цикл считывания информации из накопителя 2 в выходной регистр 3. При этом на инверсном выходе КБ-триггера 8 появляется единичный сигнал, который ввиду наличия единичного уровня на инверсном выходе КБ-триггера 10 поступает через третий элемент И 7 на второй управляющий вход многофазного генератора 9 одиночных импульсов, по которому разрешается Формирование импульсов, тактирующих цикл считывания информации из накопителя 2 в выходной регистр 3. При этом в начале появляется импульс на четвертом выходе многофазного генератора 9 одиночных импульсов, поступающий через...