Патенты с меткой «запоминающее»
Буферное запоминающее устройство
Номер патента: 1363308
Опубликовано: 30.12.1987
Авторы: Гриц, Зубцовский, Лупиков
МПК: G11C 19/00
Метки: буферное, запоминающее
...5 на длинуодного параметра. Блок 13 Формирует сигналы на всех выходах 12, - 12 так как на входе 70 элемента ИЛИ 62(Фиг, 5) присутствует единичный сигнал. Режим чтения выделенных упакованных параметров выполняется независимо от состояния триггера 16 при наличии единичного сигнала, соответствующего операции чтения для накопителей 1, на входе 18 и заявок начтение на входах 42, - 42 д. Сигнална входе 18 обеспечивает формирова"ние блоком 13 сигналов "Разрешениевыбора" на всех выходах 12- 12,так как на одном из входов элементаИЛИ 62 присутствует единичный сигналс входа 18, Управляющая частотнаяпоследовательность с входа 54 фиг.3поступает на вход счетчика 52, и кодс его выхода поступает на управляющие входы мультиплексоров 46 и 47,а через...
Буферное запоминающее устройство
Номер патента: 1363309
Опубликовано: 30.12.1987
МПК: G11C 19/00
Метки: буферное, запоминающее
...счетчика 7 адреса считывания к адресным шинам накопителя 2 и в выходной регистр 3 считывается информация, хранившаяся в накопителе 2 по адресу, определяемому состоянием счетчика 7 адреса считывания; если же устройство - приемник информации устанавливает на входе "Управление" высокий потенциал, то мультиплексор 5 подключает выходы регистра 8 внешнего адреса к адресным входам накопителя 2 и в выходной регистр 3 считывается информация, хранившаяся в накопителе 2 по адресу, определяемому состоянием триггеров регистра 8 внешнего адреса. Таким образом, использование изобретения позволяет существенно повысить быстродействие устройства. Применение устройства для согласования выходного информационного потока многоканальной...
Запоминающее устройство с самоконтролем
Номер патента: 1363312
Опубликовано: 30.12.1987
Автор: Урбанович
МПК: G11C 29/00
Метки: запоминающее, самоконтролем
...накопителя контрольными разрядами. На выходах 21 таким образом формируется признак ошибки (синдром). Если в считанных.из накопителя символах нет ошибок, то синдром равен нулю, и отличен от нуля - в противном случае. Синдром происходит через коммутатор 22 и дешифрируется дешифратором 25, результат чего записывается в регистр 28, В момент времени г. изменяется сигнал на входе 5, на выходе элемента И 31 - нулевой сигнал, разрешающий прохождение через коммутатор 22 двоичных символов, установленных на выходах блока 24, где к этому времени уже сформирована сумма по модулю два контрольных символов, выработанных шифраторамии 15, Ес" ли шифраторы и предшествующие им цепи прохождения соответствующих сигналов функционируют нормально, то на...
Запоминающее устройство
Номер патента: 1365127
Опубликовано: 07.01.1988
Автор: Лукашенко
МПК: G11C 11/00
Метки: запоминающее
...закрываются транзистор ключа 7 и со К КК = - , ---- сопротивление этой2 КЗГ,цепи в предложенномустройстве;К - сопротивление открытоготранзистора ключа 7 разряда. 45 50 Формула изобретения Запоминающее устройство, содержащее входные усилители, информационные входы которых являются адресными входами устройства, дешифратор, информационные входы которых соединены с выходами входных усилителей, регистр хранения, информационные входы ответствующий ключ 6. При этом потенциал выхода преобразователя 1 О равеннулю и н одной из ячеек 4 памяти сохраняется заряд. С приходом нечетноготактового импульса высокого уровня спреобразователя 11 и благодаря ис"пользованию МДП-нарактора в ячейке 4памяти формируется накопление заряда:быстро открывается...
Запоминающее устройство на моп-транзисторах
Номер патента: 1365129
Опубликовано: 07.01.1988
Авторы: Варшавский, Кравченко, Мараховский, Цирлин
МПК: G11C 11/40
Метки: запоминающее, моп-транзисторах
...састояния последней не лрсисха,:,и, . после того, как на выходе элемента 1 появляется высокий потенциал, та зыхаде элемента О появляется:иэкий лстенциал, а затем на выходеипвертора 12 и выходе 18 устройства -вьсокийт чта, как и в режще ттения,25 является признакзавершения переходных пг 1;де с сов. Есни ттнфарматтия,устаовгенная на информационных входах 16 и 17 устройства, противоположна ра;.ее записан; , в элемент 1,з раис ходт те рекзпслззие последнего..".зи:там, .несмотря на высокий потенцал на гг ходе элем=нта 1 , переключенс элемента 10 не происходит дотех лар, пака в элементе 1 не устанавливается требуемое состояние. Вэтом случае сначала на обеих шинах13 и 14 появляется низкий потенциалЗатем, когда информация записываетсяв...
Постоянное запоминающее устройство
Номер патента: 1365130
Опубликовано: 07.01.1988
Автор: Иванов
МПК: G11C 17/00
Метки: запоминающее, постоянное
...17 - 20 блока 16 элементов И. Так как на второй вход первой секции 17 поступает сигнал с первого выхода дешифратора 11 байтов, первый байт слова через первую секцию 17 блока 16 элементов И эаписывается в соответствующую часть числового регистра 7. Сигнал с первого выхода дешифратора 11 байтов поступает на вход установки единицы триггера 14. С приходом на второй синхрониэирующий вход триггера 14 сигнала "Обращение к устройству" триггер 14 устанавливается в состояние "1", Сигнал "Обращение к устройству и сигнал с выхода триггера 14 разрешают прохождение импульсов через элемент И 13 на счетный вход счетчика 12 байтов, С приходом каждого импульса на счетный вход счетчика 12 байтов его состояние изменяется, сигналы с его выхода поступают на...
Буферное запоминающее устройство
Номер патента: 1365131
Опубликовано: 07.01.1988
Авторы: Волков, Котов, Привалов, Фомин
МПК: G11C 19/00
Метки: буферное, запоминающее
...состояние, что соответствует переполнению накопителя 13. Этот же сигнал, поступающий с пятого выхода формирователя 2 на второй вход элемента И 9, закрывает его для прохождения сигналов по входу 41. Сигнал с пятого выхода формирователя 2 поступает на вход элемента ИЛИ 7 и устанавливает триггер 16 в единичное состояние, о чем свидетельствует сигнал готовности устройства к считыванию информации на выходе 42. Считывание информации происходит в два этапа: сначала приходит на вход 44 сигнал опроса готовности, который поступает на вход триггера 4, и при отсутствии сигнала на входе 41, причем на выходе элемента 49 присутствует нулевой потенциал, устанавливает триггер 4 в нулевое состояние, при этом на выходе триггера 4 формируется сигнал...
Аналоговое запоминающее устройство
Номер патента: 1365132
Опубликовано: 07.01.1988
Авторы: Гнатив, Парамуд, Ярема
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...10, резистор 12и диод 11, резистор 13 создаются напряжения, закрывающие диоды ключа 1.Напряжение на конденсаторе 8 равнонапряжению входного сигнала на шине16 в момент перехода от выборки кхранению.Рассмотрим процесс перехода от выборки к хранению,В режиме выборки емкости диодов 3и 5 заряжены до напряжения1)ь - 1) = 1)о,(1)где 1) - падение напряжения на диоде3 в режиме выборки;- падение напряжения на ди 6оде 5 в режиме выборки. В режиме хранения потенциал анода диода 3 равен Ь Бьы - ЕЗ), потенциал катода диода 5 равен (1 с ц+ + Е 4), где 1 - коэффициент передачи усилителя 7, ЕЗ - падение напряжения на диоде 10 и резисторе 12, Е 4 - падение напряжения на диоде 11 и резисторе 13, П- напряжение на выходеусилителя 7.Иэ соотношения (1) при ч =...
Запоминающее устройство с сохранением информации при отключении питания
Номер патента: 1365133
Опубликовано: 07.01.1988
Автор: Медведев
МПК: G11C 29/00
Метки: запоминающее, информации, отключении, питания, сохранением
...12 на выход 21. Таким образом, снимается напряжение со нходов питания блока 2 формирователя 27, триггера 3, элементов И 4-6, элементов НЕ 7, 8 с первого входа блока 16 и входа ключа 17. В момент снятия основного напряжения со входов питания элементов НЕ 7 и 8 на их выходах стабильно удерживается потенциал логической единицы, так как, во-перных, до момента снятия напряжения основного питания на входах элементов НЕ 7 и 8 имеется потенциал логического нуля, а н; их выходах потенциал лоГической единицы, во-вторых, снятие напряжения со входон питания элементов НЕ 1, с осуществляется путем замыкания их в ,одон и выходов питания между собой ключо 14, в-третьих, потенциал логической единицы удерживается за счет подачи напряжения через...
Постоянное запоминающее устройство
Номер патента: 1367041
Опубликовано: 15.01.1988
МПК: G11C 17/00
Метки: запоминающее, постоянное
...формирователя 2-4 адреса, три блока 5-7памяти, три усилителя 8-10 считывания, два счетчика 11, 12 адреса, регистр 13 числа, инвертор 14, блок 15местного управления. Устройствоимеет три входа 16-18 и один выход19.Устройство работает следующим образом.В исходном положении, пока не поступил сигнал обращения на второй вход17 устройства, управляющим сигналомс пятого выхода блока местного управления счетчики 11, 12 обнуляются,При поступлении в регистр 1 адреса спервого входа устройства 16 адресапервого линейного участка программыиз первого блока 5 памяти с помощьюформирователя 2, усилителя 8 в первыйсчетчик 11 считывается адрес линейного участка программы во втором блоке 6 памяти, а во второй счетчик 12 -адрес адресной части первой...
Постоянное запоминающее устройство
Номер патента: 1367042
Опубликовано: 15.01.1988
МПК: G11C 17/00
Метки: запоминающее, постоянное
...входом первого формирователя адреса, выход которого соединен с адресным входом первого блока памяти, выход которого соединенс информационным входом первого уси-лителя считывания, выход которого соединен с информационным входом первого регистра числа, первый выход которого является первым выходом устройства, первый вход блока управленияявляется входом обращения устройства,первая группа выходов блока управления соединена с вторыми входами уп.равлениявыходом регистра адреса,первого формирователя адреса, первогоусилителя считывания и первого регистра числа соответственно, а втораягруппа выходов соединена с третьимивходами начальной установки регистраадреса и первого регистра числа соответственно, о т л и ч а ю щ е е с ятем, что, с...
Запоминающее устройство с контролем цепей обнаружения ошибок
Номер патента: 1367046
Опубликовано: 15.01.1988
МПК: G11C 29/00
Метки: запоминающее, контролем, обнаружения, ошибок, цепей
...7 содержит меньше разрядов,чем ячейки блока 6, информация с еговыходов полностью заполняет регистр2 и лишь частично регистр 1, Остальные разряды регистра 1 заполняютсянулями, Далее процесс идет аналогично процессу. считывания информациииз ячейки блока 6.Ошибки блока 6 достаточно простоотделяются отошибок цепей коррекции. Для этого достаточно последовательно записать и считать одинаковуюинформацию в различные ячейки бло-.ка 6. Неизменность ошибки говорит онеисправности цепей коррекции, впротивном случае имеет место отказ вячейках блока 6. Для локализации отказа в цепяхкоррекции в регистр 7 записываетсянулевая информация. При чтении этойинформации из регистра 7 на выходе9 устройства должна быть информация,046 35 з 1367состоящая из...
Постоянное запоминающее устройство с коррекцией информации
Номер патента: 1368920
Опубликовано: 23.01.1988
Авторы: Бокач, Пашковский
МПК: G11C 29/00
Метки: запоминающее, информации, коррекцией, постоянное
...и некорректируемых адресов. Если информация в первом накопителе 1 не корректируется, то на всех входах элемента И 4 будет "1" и на выходе этого элемента формируется сигнал разрешения функционирования основного накопителя. С помощью элемента НЕ 5 производится управление корректирующим накопителем.Если на управляющий вход накопителя подается сигнал, запрещающий выдачу информации, то на его разрядных выходах поддерживается третье (высокоимпедансное) состояние.Таким образом, при подаче адресных сигналов на входы устройства на разрядных выходах управляющего накопителя формируется набор сигналов, определяющих необходимость коррекции. Если все эти сигналы "1", то при выборке функционирует основной накопитель и запрещается функционирование...
Запоминающее устройство с самоконтролем
Номер патента: 1368921
Опубликовано: 23.01.1988
Авторы: Дрозд, Карпенко, Минченко, Полин, Соколов
МПК: G11C 29/00
Метки: запоминающее, самоконтролем
...данному устройству информацию о неисправности других устройств, решающих совместно единую задачу,Работа устройства начинается с подачи на вход блока запуска 3 через шину 29 пуска сигнала "Начало". При этом блок 3 запуска формирует импульс сброса, который устанавливает в нулевое состояние первый 15, второй 18 и третий 19 счетчики, а также первый триггер 4. По окончании действия импульса сброса первый 15 и третий 19 счетчики под действием синхросигналов, поступающих на их счетные входы с выходов 6 синхронизации, начинают синхронно изменять свои состояния. Коды состояния третьего счетчика 19 поступают с его выхода на управляющий вход третьего коммутатора 16, При этом сигналы контроля, каждый иэ которых однозначно соответствует...
Запоминающее устройство с самоконтролем
Номер патента: 1368923
Опубликовано: 23.01.1988
Автор: Барашенков
МПК: G11C 29/00
Метки: запоминающее, самоконтролем
...ответа, соответствующий достоверной информации на выход- З 0 ных числовых шинах 22.При неисправном устройстве рассмотренное соответствие выходных сигналов элементов И 16, ИЛИ-НЕ 15 и блоков 9 и 17 нарушается.35При неисправности адресного йнтерФейса, например обрыве одной (или нечетного количества) из адресных шин 25, тип кодирования информации накопителем 2 при чтении (прямой или 40 обратный код), определяемый элементами ИЛИ-НЕ 15 и И 16 блока 14 фиксации отказов по состоянию элементов 4/ сравнения, оказывается не соответствующим четности кода адреса, оп ределяемой третьим блоком контроля 17. Рассмотренное соответствие может быть нарушено также при отсутствии активизации накопителей 1 и 2, проявляющейся в считывании нулевых кодов при...
Резервированное запоминающее устройство
Номер патента: 1370668
Опубликовано: 30.01.1988
Авторы: Высочина, Сидоренко, Солод, Хоменко
МПК: G11C 29/00
Метки: запоминающее, резервированное
...нулевой потенциал навыходе дополнительного накопителя 5(фиг, 2).Одновременно блоки выбора строкпроизводят выбор строки в основном ирезервном накопителях, а блок выбора70668 2 35 40 45 50 55 5 10 15 20 25 30 столбцов выбирает столбцы на обоихнакопителях,Если ячейка не была забракованаи сигнал о наличии брака не был записан, то на выход дополнительногонакопителя 5 (момент временинафиг. 2) поступит положительный потенциал, который подключит выход устройства к первому информационному входу,т.е, к выходу дополнительного накопителя 5.Если ячейка была забракована, тов дополнительный накопитель 5 будетзаписан сигнал брака и на выходе вмомент временибудет установленнулевой потенциал, который через формирователь 6 сигналов...
Запоминающее устройство для графического дисплея
Номер патента: 1372316
Опубликовано: 07.02.1988
МПК: G06F 3/153
Метки: графического, дисплея, запоминающее
...50налом САБ по входу 11 и выдает индивидуальные для каждой цветовой плоскости сигналы САБ.Информация с выходов блоков памяти цветовых плоскостей заносится в55соответствующие регистры сдвига посигналу на входе 15 и далее преооразуется в последовательный код на выходах 13. При этом происходят считывание и передача на выход кода последовательных пикселей.В режиме записи одновременно ссигналом КАК на входе 10 подаетсясигнал разрешения записи высокимуровнем на вход 8, который разрешаетвыдачу сигналов разрешения записина выходах дешифратора 4. Сигнал навход 8 подается синхронно во времени с сигналом КАБ. При этом данныес входов 14 записываются в соответствующие блоки памяти цветовых плоскостей. Если на входе 9 присутствует единичный...
Запоминающее устройство
Номер патента: 1372357
Опубликовано: 07.02.1988
Авторы: Абрамов, Гуминов, Эннс
МПК: G11C 11/40
Метки: запоминающее
...особенность работы полусумматора 12 позволяет устранитьложные выбросы напряжения на входахи, соответственно, на выходах дешифратора 5 при переключении ЗУ из ре 1372357жима хранения в режим считывания информации, что обеспечивает надежнуюработу ЗУ в целом. Только после прохождения информационного сигнала поцепи с наибольшей задержкой возбуждается один из выходов дешифратора5, соответствующий ошибочному разряду, либо возбуждения не происходит,если ошибки не быпо,Предлагаемое выполнение полусумматоров и построение на их основекаскадов суммирования блока обнаружения ошибок позволяет использоватьбездефектные ЗУ, в которых не требуется производить коррекцию ошибок,в режиме работы с повышенным быстродействием. Блоки обнаружения и исправления...
Программируемое постоянное запоминающее устройство
Номер патента: 1372358
Опубликовано: 07.02.1988
Авторы: Львович, Приходько, Фастов, Щетинин
МПК: G11C 11/40
Метки: запоминающее, постоянное, программируемое
...ПРИ 6 лг.сп и сд гиии сопротивления перемычки, , Е,руженные при таком режиме 51015 35 40 45 контроля не полностью пережженные перемычки могут быть подвергнуты дальнейшему программированию до полного пережигация перемычек, благодаря чему будет повышена надежность ИС и коэффициент просраммиронае(ия, ИС, которых перемычки це удаетгя дожечь, должнь быть забракованы, При отбраковке целых перемычек, имеющих недопустимо большое сопротивсееие, порог переключения выходного усилителя 8 изменяется таким образом, что переключение угилителя 8 происхопит при большем токе считывания, соответсе - есееЕеЕО при меньшем сопротинлении перемычки (фиг,2).Степень изменения в ту или иную сторону порога переключения ныходцого усилителя 8 ньбирается...
Программируемое постоянное запоминающее устройство с коррекцией
Номер патента: 1372359
Опубликовано: 07.02.1988
Авторы: Гецко, Гусейнов, Исмаилов, Мамедов
МПК: G11C 17/00
Метки: запоминающее, коррекцией, постоянное, программируемое
...в чистом - незапрограммированном виде, т.е. по всем адресам содержатся только "1"). По этой причине на выходе мультиплексора 12 присутствует сигнал логического "0", который держит накопитель 8 в режиме "Хранение".Накопители 7 и 8 имеют и и щ разрядов соответственно, т,е. устройство содержит п, щ - разрядных накопителей блока 1. Пусть К-м (К = 1, 2п) накопителем блока 1 по 1-м (д = 0,1В, где М - количество адресуемых ячеек накопителей) адресам обнаружена неисправность в о-м (Ч = 1,2щ) разряде, который находится в единичном состоянии, а остальные разряды - в нулевом состоянии:1,29-1, с + 1 щ;,О.До коррекции в накопителях 7 и 8по всем адресам записаны только1",1,2сщ; 1,2,)Кив11 ууКоррекция неисправности в К-м накопителе блока 1...
Постоянное запоминающее устройство трансформаторного типа
Номер патента: 1372360
Опубликовано: 07.02.1988
Авторы: Иванов, Леонтьев, Милованов, Муранков, Мхатришвили, Рогинский, Севериновский, Соколенко, Фокин
МПК: G11C 17/00
Метки: запоминающее, постоянное, типа, трансформаторного
...напряжения совпадает сполярностью сигнала, соответствующего считывайию кода "1".При уменьшении емкости параллельных конденсаторов между кодовыми проводами, вследствие предложенного размещения секций 3 жгута кодовых проводов, напряжение помехи также уменьшается, что приведет к расширению области работоспособности устройства и повышению надежности его работы.Большой вклад в образование помехвносят паразитные емкости между секциями 3 кодовых проводов. Секция 3 кодовых проводов, подключенная к выбранному формирователю 4, имеет в этой точке подключения потенциал, равный О; секция 3 кодовых проводов, подключенная к невыбранному формирователю 4, имеет в точке подключения потенциал, близкий по значению к напряжению питания последнего...
Постоянное запоминающее устройство с резервированием
Номер патента: 1372363
Опубликовано: 07.02.1988
Авторы: Антипова, Слудников, Сорока
МПК: G11C 29/00
Метки: запоминающее, постоянное, резервированием
...3.Сигнал единичного логического уровня с выхода триггера 20 контроляблокирует запись текущего адреса врегистр 24 контрольного адреса изапись сигналов контроля отказавшего накопителя в выходной регистр блока 16 контроля, а также разрешаетработу счетчика 27 контрольного адре"са и прохождение на его вход сигналов с входа 31 синхронизации устройства через элемент И 21,Устройство переходит в режим самоконтроля отказавшего накопителя, приэтом выдача истинной информации потребителю по команде обращения к устройству не приостанавливается.Режим самоконтроля отказавшегонакопителя заключается последовательном обходе массива адреса этого накопителя в поисках информации, идентичной истинной информации отказавшей ячейки.Истинная информация...
Способ записи информации в запоминающее устройство на биаксах
Номер патента: 1374278
Опубликовано: 15.02.1988
Автор: Ермолин
МПК: G11C 17/02
Метки: биаксах, записи, запоминающее, информации
...диаграммы токов Т и 1в шинах Х и У; на фиг.2 - петли гистерезиса материала биакса по разрядному отверстию соответственно при воздействии последовательности из разнополярных импульсов тока на адресное отверстие (а) и до воздействия (б); на фиг.З - схема матрицы запоминающего устройства на биаксах.Сущность способа заключается в том, что разрядный ток подают после того как с помощью последовательности раэнополярных импульсов адресного тока произойдет сужение (стягивание) петли гистерезиса по разрядному отверстию биакса. Оканчиваются токи одновременно. При этом длительность импульсов разрядного тока меньше, чем в способе-прототипе, что обеспечивает уменьшение потребляемой при записи информации мощности. Способ реализуют аналогично...
Буферное запоминающее устройство
Номер патента: 1374279
Опубликовано: 15.02.1988
Автор: Друз
МПК: G11C 19/00
Метки: буферное, запоминающее
...первого символа, считанного из блока 15, на адресном входе преобразователя 11 установлен адрес считывания кода регистрового признака Импульс с 5 третьего выхода дешифратора 32 распределителя 27 считывает этот код с выходов преобразователя 11 и записывает его в регистр 8. Одновременно считываются с выхода 38 сигнал "Ре гистр", который устанавливает триггер 9 в единичное состояние, и соответствующий из сигналов "Русский", "Латинский", "Цифра", который устанавливает в единичное состояние соот ветствующий триггер 35 в блоке 10 (фиг.3), обнуляя через элементы ИЛИ 34 два других триггера 35, после чего триггер 9 закрывает элементы И 25 и 26, В блоке 10 фиксируется ре гистровый признак предыдущего символа, который подается на блок 14 для...
Аналоговое запоминающее устройство
Номер патента: 1374281
Опубликовано: 15.02.1988
Авторы: Белогорцев, Карпушко, Лихачев, Якушев
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...и может быть использовано для запоминания и хранения выборочных значений амплитуды аналогового сигнала.Целью изобретения является повышение точности аналогового запоминающего устройства.10На чертеже приведена функциональная схема предлагаемого устройства.Устройство содержит ключ на МДП- транзисторе 1, накопительный элемент яа конденсаторе 2, повторитель 3 нап ряжения и аналоговый вычитатель 4.Устройство работает следующим образом. В режи е выборки на вход управле ния устройства подается напряжейие такой величины и полярности, чтобы напряжение на выходе аналогового вычитателя 4 открывало ключ на МДП- транзисторе 1, За счет того, что на суммирующий вход вычитателя 4 посту-, пает напряжение с выхода повторителя 3 напряжения, разность...
Аналоговое запоминающее устройство
Номер патента: 1374282
Опубликовано: 15.02.1988
Авторы: Белогорцев, Лихачев, Урбан, Якушев
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...появляется дополнительный сигнал с амплитудой П,Ц,; этовызывает переключение компаратора 6в единичное состояние, что, однако,не приводит к дозаряду элемента-конденсатора 4 и искажению выходной инФормации, так как выход элемента Иблокирован по входу нулевым потенциалом инверсного выхода триггера 11. При поступлении на вход устройства сигнала положительной полярности (фиг.2) срабатывает компаратор 10, и на его выходе устанавливается логи 11ческая 1 . Поскольку на выходе к омпаратор а 6 находится логический " 0 " , то на выходе элемента ИСКЛ 10 ЧЮ 0 ЩЕЕ ИЛИ устанавливается значение логической1 111 , которое передается на выход элемента И, что приводит к замыканию ключа 3 и переходу устройства в режим запоминания входного сигнала. Когда на...
Аналоговое запоминающее устройство
Номер патента: 1374283
Опубликовано: 15.02.1988
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...изобретения - повышение точности аналогового устройства.На чертеже представлена структурная схема аналогового запоминающего устройстваУстройство содержит первый 1 и второй 2 вычитатели, сумматор 3, первый 4 и второй 5 аналоговые ключи, первый и второй интеграторы 6 и 7.Устройство работает следующим образом.В режиме слежения ключи 4 и 5 замкнуты. Входной сигнал х(й) подается на вход первого сумматора 1, на выходе которого образуется сигнал Г(1) рассогласования:(Е,) = Е(Е) - г(Е),где г(с) - выходной сигналвторогоинтегратора 6.Сигнал фй) через замкнутый ключ 5 поступает на вход второго интегра" тора 6. Сигналы у(С) и г суммируются в сумматоре 3, образуя выходной сигнал устройства. В режиме хранения ключи 4 и 5 размыкаются, раэрывая цепь...
Запоминающее устройство с самоконтролем
Номер патента: 1374284
Опубликовано: 15.02.1988
Авторы: Горшков, Леонтьев, Минин
МПК: G11C 29/00
Метки: запоминающее, самоконтролем
...состояние и снимает сигнал "Готовность" с выхода 30. Двоичное кодовое слово под воздействием сигнала с выхода 33 блока 14 передается через коммутатор 4 в регистр 2, При этом формируются контрольные разряды кода Хемминга формирователем 7, код контроля на четкость формирователем 8, а в первый и второй разряды регистра 2 записываются коды нуля. Записываемое слово с прямых выходов регистра 2 записывается в накопитель 1 по адресу, поступающему на входы 20. При считывании слова по сигналу на входе 24 блок 14 формирует постоянный сигнал на выходе 40 и импульсный сигнал на выходе 31. Считанное слово поступает в регистр 3., При этом сигнал "Готовность" на выходе 30 не формируется. Код слова и признак четности с прямых выходов регистра.З...
Запоминающее устройство с коррекцией ошибок
Номер патента: 1374286
Опубликовано: 15.02.1988
Авторы: Дичка, Колесник, Коляда, Корнейчук
МПК: G11C 29/00
Метки: запоминающее, коррекцией, ошибок
...ячейки блока 1 памяти.Если и в первом и во втором циклах чтения слово содержит ошибку кратности три и бопее (1 = 1), то блок 27 выдает на выход 44 сигнал "Ошибка". Кроме того, если в процессе декодирования информации на входы 30-33 блока 27 поступает код Х Х,Х,Хотсутствующий в табл. 1 (при этом выполняется логическое условие У = 1), то независимо от цикла чтения инфор мации (первой или второй) на выход 45блока 27 выдается сигнал "Неисправность декодера". 50 5 3 кристалла") и Х (38) = 9 (" Запись" ) слово записывается в блок 1 памяти.Поступление на вход 29 блока 27 сигнала "Чтение" (Х, 1) определяет режим чтения. Блок 27 выдает с выходов 37 и 38 сигналы Х - 1 и Х - 1, которые поступают на управляющие входы блока 1. При этом на...
Аналоговое запоминающее устройство
Номер патента: 1376119
Опубликовано: 23.02.1988
Авторы: Бондаренко, Зуев, Криночкин, Мануилов, Соболев
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...1 информации, преобразователь 2 акустических волн, обмотку 3 записи-считывания, стирающийэлемент 4, пьезокерамическую пластину 5, электроды 6,Устройство работает следующим образом.Информационный радиосигнал поступает на преобразователь 2 акустических волн, который возбуждает в магнитострикцйонном носителе 1 информации акустическую волну, Одновременнорадиоимпульс той же частоты подаетсяна обмотку 3 записи-считывания, с 25помощью которой в магнитострикционном носителе 1 информации возбуждается магнитное поле. При взаимодейст-,вии магнитного поля, созданного радиоимпульсом, с акустической волной 30в магнитострикционном носителе информации образуется регулярная структура магнитных неоднородностей, сост"ветствующая информационному...