Патенты с меткой «запоминающее»

Страница 45

Запоминающее устройство с кор-рекцией программы

Загрузка...

Номер патента: 809400

Опубликовано: 28.02.1981

Авторы: Кондратьева, Косов, Милованов, Мхатришвили, Проскуряков, Савельев, Фокин, Щербаков

МПК: G11C 29/00

Метки: запоминающее, кор-рекцией, программы

...стандартных логических элементов, элементов задержки, триггеров, регистров и тумблеров установки режимаОн включает в себя элементы И, ИЛИ,инверторы НЕ, генератор стандартных сигналов прямоугольной 4 ормы,счетчик на триггерах, триггеры рабочего режима и режима ручной коррекции, триггеры записи-считыванияи элементы согласования. В рабочемрежиме дополнительный блок 10 управления преобразует поступаюШиеиз блока 1 управления сигналы запуска и установки нуля в сигналыразрешения пропуска рабочего адреса через первый элемент И .13 в блок2 постоянной памяти и через второйэлемент И 14 из дополнительного адресного регистра 8 в блок 12 полупостоянной памяти. Сигнал с регистра кода неиспранных адресов 3преобразуется в дополнительном блоке 10...

Оперативное запоминающее устрой-ctbo c самоконтролем

Загрузка...

Номер патента: 809402

Опубликовано: 28.02.1981

Авторы: Анучин, Гаврилов, Пелипейко

МПК: G11C 29/00

Метки: запоминающее, оперативное, самоконтролем, устрой-ctbo

...указывает на неисправныйразряд соответствующей функциональной группы. Таким образом локализуется неисправная сменная плата,а н случае, если функциональнаягруппа содержит по одной микросхеме в каждом разряде, можно указатьнеисправную микросхему памяти. С целью более полной проверки ячеек памяти описанный процесс повторяетсяс записью в память инверсных значений номеров Функциональных групп.В режиме контроля устройствоработает следующим образом,Блок б управления последовательно изменяет,состояние счетчика 2 и обеспечивает запись в ячейкеблока 1 памяти кода, поступающегос дешифратора 7 через блок 8 вентилей, мультиплексор 9 и регистр 3.Дешифратор 7 преобразует код адресаячейки в код номера функциональнойгруппы, в которой находится...

Запоминающее устройство с авто-номным контролем

Загрузка...

Номер патента: 809403

Опубликовано: 28.02.1981

Авторы: Гарбузов, Огнев, Сарычев, Шамаев

МПК: G11C 29/00

Метки: авто-номным, запоминающее, контролем

...контрольных разрядов кода Хэмминга, ко вторым формирователям 5 четности, а также выходов Формирователей 4 и 5 к входам накопителя 1 и выходов накопителя 1 к входам третьего 6 и четвертого 9 формирователей показана посредством Н-матрицы кода (Фиг. 2). Цифрами 188 обозначены информациннные разряды числа СО, С 7, разряды кода Хэмминга, С 1Сб - контрольные разряды,образуемые формирователями четности, О, 7 - разряды проверочного слова, образуемые Аормирователем 6 проверочного слова, 1 - 6 - разряды проверочного слова, образуемые выходными Аормирователями 9 четности,Устройство работает следующимобразом.При записи число с входных шин10 2 поступает на информационные входынакопителя 1, на входы первого формирователя 4, Формирующего контрольные...

Запоминающее устройство с непосред-ственной выборкой

Загрузка...

Номер патента: 813505

Опубликовано: 15.03.1981

Авторы: Берг, Лашевский, Максимов, Старос, Хавкин

МПК: G11C 11/06

Метки: выборкой, запоминающее, непосред-ственной

...устройства.Запоминающее устройство представляет собой набор нечетных 1 и четных 2 кассет, собранных вместе с контактной рамкой средних точек разрядных 30 обмоток 3, имеющей выводные контакты4, по краям набора кассет расположеныкрышки 5. Части устройства соединеныс помощью стержней б.Крышки 5 снабжены металлическимиконтактами 7 и реэьбовыми втулками 8,предназначенными для крепления запоминающего устройства. Выводы кассет,расположенные с одной стороны, соединяются между собой посредствомперемычек 9.Кассета запоминающего устройстваизображена на фиг. 3 и 4. Она состоит из пакета многоотверстных ферритовых пластин числовых линеек, двухмногоотверстных пластин дешифратораи двух интегральных диодных сборок, . В верхней части кассеты...

Аналоговое запоминающее устрой-ctbo

Загрузка...

Номер патента: 813506

Опубликовано: 15.03.1981

Авторы: Коваль, Краковский, Чайковский

МПК: G11C 27/00

Метки: аналоговое, запоминающее, устрой-ctbo

...элемент, например, резистор и второй ключ, выход которого соединен синвертирующим входом операционногоусилителя и с одной иэ обкладок вто рого конденсатора, другая обкладка813506 Формула изобретения И Заказ 782/66645 Подписное второго конденсатора подключена квыходу устройства и через второйрезистор ко входу второго ключа.На чертеже изображена функциональная схема устройства,Устройство содержит операционныйусилитель 1, накопительные элементы,например конденсаторы 2 и 3, ключи4 и 5, пассивные элементы, напримеррезисторы 6 и 7 , шину 8 нулевогопотенциала.Аналоговое запоминающее устройство работает следующим Образом,При замкнутых ключах 4 и 5 АЗУотслеживает входной сигнал, В результате неинвертирующего включения ОУзнак входного...

Ассоциативное запоминающее уст-ройство c автономным контролем

Загрузка...

Номер патента: 813507

Опубликовано: 15.03.1981

Авторы: Доля, Никифоров

МПК: G11C 29/00

Метки: автономным, ассоциативное, запоминающее, контролем, уст-ройство

...хотя бы одно совпадение ), то запрещается прохождение сигналов срегистра 4 занятости ячеек памяти через элементы И б в блок 7, который в этом случае производит обработку результатон поиска. В случае многозначного ответа блок 7 по сигналу из блока 5 организует последовательность выборки из адресного накопителя 8 всех слов, удовлетворяющих данному признаку опроса,При записи информации н устройство возможны дна случая; информация по данному ассоциативному признаку уже хранится в накопителе 8 и ее надо только скорректировать; информация по данному ассоциативному признаку записывается впервые.В первом случае запись происходит аналогично поиску информации, только по результатам ассоциативного по иска производится запись ин формациипо...

Постоянное запоминающее устройство

Загрузка...

Номер патента: 815769

Опубликовано: 23.03.1981

Автор: Шилинговский

МПК: G11C 17/00

Метки: запоминающее, постоянное

...устройство работает. следующим образом.Перед обращением к устройству кольцевой регистр 1 сдвига находится в исходном состоянии, при котором в его ячейки 2 памяти записаны нули.При подаче импульса обращение" на вход регистра 1 приходит разрешаю щий сигнал и в регистре записывается начальный код числа, При этом возбуждены по одной выбранной адресной шине в первой и второй группе адресных шин 7 и 11, с которых разрешающие у сигналы поцаются соответственно на первый и второй управляющие входы о,цного из элементов И 3, на информационном входе которого устанавливается инФормация соответствующего разряда начального кода числа, который через элемент ИЛИ 4 поступает на выход устройства. Затем Формируется тактовый сигнал на...

Запоминающее устройство

Загрузка...

Номер патента: 818504

Опубликовано: 30.03.1981

Авторы: Джорж, Рональд

МПК: G11C 11/34

Метки: запоминающее

...1эЛектронного пучка, блок 2 управления, запоминающий элемент, состоящийиэ основного полупроводникового слоя3, дополнительного полупроводниково-го слоя 4, изолирующего слоя 5 ипроводящего слоя б, источник 7 постоянного напряжения смещения, генератор8 разнополярных импульсов и преобразователь.9 тока в напряжение.устройство работает следующим образом,Пучок электронов проникает черезизолирующий слой 5 к дополнительному полупроводниковому слою и-типа. Ки-слою 4 и основному р-слою 3 подключены источник 7 постоянного напряжения смещения и преобразователь 9 тока в напряжение, который обеспечиваетвыход переменного напряжения при считывании информации из запоминающегоустройства. Между проводящим слоем би изолирующим слоем 5 подключен генератор 8...

Буферное запоминающее устройство

Загрузка...

Номер патента: 822287

Опубликовано: 15.04.1981

Авторы: Гузеев, Дегтярев, Поликанов, Шпак

МПК: G11C 19/00

Метки: буферное, запоминающее

...и четвертой 23групп и первому входу четвертого элемента И 18, выход которого соединенсо входом второго элемента 20 задержки. Второй выход третьего триггера 5 40 подключен .ко второму входу элементаИЛИ 12, входу счетчика 24 адресовсчитывания, второму входу первогоэлемента И 8, и третьему управляюще-.му входу накопителя 1. Второй вход 45 первого триггера 3 соединен с выходомсинхронизации накопителя 1 и вторымивходами третьего 17 и четвертого 18элементов И. Выход первого триггера3 подключен ко входу ждущего генератора 2 импульсов, выход которогосрединен с третьим входом первогоэлемента И 8 и входом третьего элемента 21 задержки, выход которогоподключен к третьему входу второгоэлемента И 9.55 Устройство работает следующим образомЗапись...

Буферное запоминающее устройство

Загрузка...

Номер патента: 822288

Опубликовано: 15.04.1981

Авторы: Мотиенко, Паскевич

МПК: G11C 19/00

Метки: буферное, запоминающее

...подключены к разрядным выходам быстродействующего источника информации, например, аналого-циФрового преобразователя, а разрядные выходы буферного запоминающего устройстна - к разрядным входам медленнодействующего приемника инФормации, например печатающего устройства.: Работа начинается с подачи на регистры 1.1-1.п и 4 О 8 двух серий тактовых импульсов, обеснечивающих хранение и сдвиги информации в данных регистрах. Для записи информации в буферное запоминающее устройство на шину 6 подается сигнал, 45 открывающий элементы И 3.1-3.п, а на шины 5.1-5.п синхронно с тактовыми импульсами подаются сигналы, соответствующие кодам чисел. ОднЬвременно с записью первого числа на шину 15 пода-о ется сигнал, и н регистр 8 записывается код...

Постоянное запоминающее устройство

Загрузка...

Номер патента: 822292

Опубликовано: 15.04.1981

Автор: Шилинговский

МПК: G11C 17/00

Метки: запоминающее, постоянное

...хранимых в устройствечисел.. Регистр 10 сдвига предназначендля организации выборки определенного начального кода чиСла из первого кольцевого регистра 1 сдвига.Две группы элементов ИЛИ 7 и 9служат для организации произвольнойвыборки чисел из устройства по дан 4 О ному адресу путем соединения входовэтих элементов к соответствующим адресным шинам 8, причем для выборкиодного числа к выбранной адреснойшине 8 надо подключить по одномувходу соответствующих элементов ИЛИ7 и 9.Количество чисел, записанных вустройство, равно и х р , где п и рколичество ячеек 4 и 11 памяти вовтором кольцевом регистре 3 сдвигаи регистре 10 сдвига, а разрядностьзаписанных в устройстве чисел равняется разрядности чисел, записанныхво втором кольцевом регистре 3...

Буферное запоминающее устройство

Загрузка...

Номер патента: 822293

Опубликовано: 15.04.1981

Авторы: Гриц, Лупиков

МПК: G11C 17/00

Метки: буферное, запоминающее

...1 выходы счетчика б адреса записи и осуществляет запись данных из входного регистра 3 числа в накопитель 1По окончании записи блок 2 управления по шине 13 модификации адреса записи увеличивает, на единицу содержимое счетчика б адреса записи и счетчика 8 объема накопителя. При выполнении операции чтения данных (наличие сигнала на шине 16 запроса чтения) блок 2 управления через элементы 4 И-ИЛИ подключает к адресным входам накопителя 1 выходы счетчика 7 адреса чтения и осуществляет запись в выходной регистр 5 числа данных, считанных из накопителя 1. По окончании чтения блок 2 управления по шине 14 модификации адреса чтения увеличивает на единицу содержимое счетчика 7 адреса чтения и уменьшает на единицу содержимое счетчика 8 объема...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 822294

Опубликовано: 15.04.1981

Авторы: Бабак, Есипенко, Сергейчук, Филиппов

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...и с выходом корректирующего элемента, вьиод нуль-органа подключен ко входу корректирующего элемента и входу эле мента управления, выход которого соединен со входом генератора пилообразного напряжения.На фиг.1 изображена функциональная схема предлагаемого устройства, на фиг.2 представлена временная диаграмма.Предлагаемое устройство (фиг.1) содержит накопительный элемент, например конденсатор 1, пассивный элемент 2, элементы 3 и 4,с нелинейной характеристикой, генератор 5 пилооб- разного напряжения, элемент б управления, нуль-орган 7, корректирующий элемент 8 ключ 9, входные и вьиодные шины 10 и, 11 и мостовая схема 12, О образованная элементами 1-4.Устройство работает следующим образом.На конденсатор 1 с входньи шин 1поступает...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 822295

Опубликовано: 15.04.1981

Автор: Свищ

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...с нелинейной харак.теристикой, например диоды, анодтретьего из которых соединен с анодом первого диода и третьим выходомформирователя импульсов, катод четвертого диода подключен к катодувторого диода и к четвертому выходуформирователя импульсов, катод третьего и анод четвертого диодов подсоединены ко, второй диагонали мостового диодного ключа, а также тем,что формирователь импульсов содержитэлемент ИЛИ-НЕ, два переключателятока, первый из которых выполнен надифференциальной паре р-и-р-транзисторов, эмиттеры р-и-р-транзисторовсоединены с источником тока положительной полярности, базы р-и-р-транзисторов подсоединены через первыйи второй стабилитроны к выходам элемента ИЛИ-НЕ соответственно, а через первый и втоРой резисторы - к положи- р...

Запоминающее устройство

Загрузка...

Номер патента: 824304

Опубликовано: 23.04.1981

Автор: Савельев

МПК: G11C 11/00

Метки: запоминающее

...преапагаемое запоминающее устройство работает обычнымобразом, т.е. запись осушествпяется посигнапам с бпока 2 1 управпения, за счеткоторых опрашивается чисповой регистр5, срабатывают формироватепи 19 и 20в соответствии с коаом чиспа в чисповом регистре.Таким образом, введение в запоминаюшее устройство сумматора, бпоковсогпасования, формирователя уровня дискриминации позволяет повысить нааежность устройства. ацресных и разряцнык токов,ф управпяюшие вкоаы формироватепя строба, регист, ра чиспа и формироватепей адресных и разрядных токов соединены с выходами бпока управпения, выход формирователя строба поцкпючен к оцним из управляющих вкоцов усипчтепей считывания, введены сумматор, блоки согласования и формироватепь уровня дискриминации,...

Запоминающее устройство

Загрузка...

Номер патента: 824305

Опубликовано: 23.04.1981

Авторы: Кузьменко, Мищенко

МПК: G11C 11/00

Метки: запоминающее

...в котором определяется наличие 45или отсутствие пробелов. Оановременно этот же массив поступает на вхоа первого блока 1 памяти.Блок 4 управления записью выдает сигнал в формирователь 5 при поступлении по вхоцной шине 3 коцов символов или графической информации. При этом с формирователя 5 поступает сигнал разрешающий запись этой информации в первый блок 1 памяти. В этот же момент. в первый счетчик 6 адреса и второй счетчик 7 ацреса с блока 4 управления записью поступают сигналы, которые изменяют 05 4состояние счетчиков 6 и 7, сигналами с выхоцов которых поаготавливаются к записи слеаующие ячейки первого и, второго блоков 1 и 2 памяти соответственно.При поступлении по входной шине 3 коаа пробела блок 4 управления записью...

Ассоциативное запоминающее устройство

Загрузка...

Номер патента: 824311

Опубликовано: 23.04.1981

Авторы: Акопов, Терзян, Чахоян

МПК: G11C 15/00

Метки: ассоциативное, запоминающее

...содержит И +К-разрядный регистр 1, одноразрядные пресные накопители 2., 21 21 с К-адресными Входами каждый, алеьйнт И 3. Входы 4 оегистра 1 являются входами устройства. Выходы 5., 5 5 ц ." регистра 1 подключены к адресным входам накопителей 2., 2, , 2 следующим образом выходы 5,. 5 к подключены к адресным входам накопителя 21, выходы 5 Д Кч 1 к адресным вхоцам накопителя 2,1, и т.ц., выходы 5 й5+к 1, - к адресным вхо дам накопителя 2 . Выхоц каждого на копителя 2, 2, ,2 и подключен к соответствующему входу элемента И 3. Выход 6 элемента И 3 является выходом устройства.Устройство работает следующим об разом.. В исходном состоянии по всем адресам накопителей Д, 2, 2 записаны нули. Сигналы кода адреса блока памяти (БП) подаются на...

Постоянное запоминающее устройство

Загрузка...

Номер патента: 824312

Опубликовано: 23.04.1981

Автор: Шилинговский

МПК: G11C 17/00

Метки: запоминающее, постоянное

...- временная диаграмма работы устройства,Постоянное запоминающее устройствосодержит регистр 1 адреса, адреснуюшину 2 устройства, дешифратор 3 адреса,первую группу элементов ИЛИ 4, дересчетный блок 5, состоящий из элементов56 памяти, шинуустановки устройствав исходное состояние, блок 8 пуска и останова, элемент 9 задержки, первый. элемент И 10, второй элемент И 11 генератор 12,. шину 13 пуска и остановаустройства, инвертор 14, третий и четвертый элементы И 15, кольцевой регистр16 сдвига, вхопы 17 кольцевого регистра опроса разрядных слов в прямом коде,вторую группу элементов ИЛИ 18, третьюгруппу элементов ИЛИ 19, элементы2520 памяти кольцевого регистра сдвига,первый дополнительный элемент И 21,первый элемент 22 ИЛИ, второй элементИЛИ 23,...

Запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 824319

Опубликовано: 23.04.1981

Авторы: Гебгарт, Шумилов

МПК: G11C 29/00

Метки: запоминающее, самоконтролем

...сигнала, блока -5 анализа ошибок поступает на первый вход счетчика (, изменяя это состояние на единицу, и на вход коммутатора 4, через который по этому сигналу считанный код слова поступает на вход накопителя 1 в инвертированной форме с единицей в дополнительном разряде в качестве метки инверсии данного слова, а блок 6 синхронизации обеспечивает операцию записи.В связи с тем, что не все неис-. правные разряды слова могли быть выделены при контрольном считывании прямого кода, производится повторное считывание В случае отсутствия ошибки выходь блока 5 анализа ошибок не оказывают воздействия на работу устройства, режим "Запись" считывается законченным. В случае обнаружения ошибки сигнал со второговыхода блока 5 анализа ошибок поступает...

Запоминающее устройство

Загрузка...

Номер патента: 826417

Опубликовано: 30.04.1981

Авторы: Косов, Савельев, Соколов

МПК: G11C 11/00

Метки: запоминающее

...10 второи группы. Однако в каждом разряде срабатывает или разрядный формирователь 6, вырабатывающий положительный сигнал, поступающий на разделительный элемент 4 и далее в блок 1 памяти для записи 1, или разрядный формирователь 7, вырабатывающий отрицательный сигнал, поступающий на раз 55 дены дополнительные разделительные элементы, дополнительные разрядные формирователи, группы элементов И и счетчик, входы которого подключены к четвертому и пятому выходам блока управления, третий выход которого соединен с первыми входами элементов И, вторые входы которых соединены с выходами числового регистра, третьи входы элементов И одной из групп подключены к выходам счетчика, выходы элементов И соединены с входами соответствующих разрядных...

Запоминающее устройство

Загрузка...

Номер патента: 826418

Опубликовано: 30.04.1981

Авторы: Матвеев, Прокашев, Страбыкин, Шибанов

МПК: G11C 11/00

Метки: запоминающее

...поступает сигнал логического нуля. Адресные сигналы старших разрядов регистра 1 адреса поступают на адресные входы всех блоков 7 памяти.Таким образом, оказывается выбранной одна ячейка блоков памяти 1-й строки матрицы.2.2, Производится считывание. Сигнал считываемого числа с информационных выходов блоков 7 памяти 1-й строки через основной блок 8 элементов ИЛИ и выходной коммутатор 10 поступает на входы выходного регистра 11 (число из выбранной ячейки памяти записывается в выходной регистр) 5 1 о о 2 о н зо 3. Запись Ь-разрядного числа.3.1. Так же, как и в и. 2.1 производится выбор ячейки памяти, в которую необходимо записать число.3,2. Производится запись. Сигналы записываемого числа с выходов входного регистра 5 через первые входы...

Оперативное запоминающее устройство

Загрузка...

Номер патента: 826419

Опубликовано: 30.04.1981

Авторы: Колос, Липко, Шпак

МПК: G11C 11/00

Метки: запоминающее, оперативное

...2 И - ИЛИ - НЕ 17 - 21, при этом на выходе элемента НЕ 23 и на одном из з 5 входов элементов ИЛИ - НЕ 12 - 16 присутствует высокий уровень напряжения. С выходов элементов 2 И - ИЛИ - НЕ 17 - 21 высокий уровень напряжения поступает на входы разрешения выборки 27 накопителей 4 О 1 - 5 и запрещает выборку ячейки памяти,таким образом, накопители 1 - 5 находятся в режиме хранения.поступления следующего импульса первая ступень накопителей 1 - 5 находится в режиме хранения.При поступлении на вход 24 второго импульса записи на выходе элемента 2 И - ИЛИ - НЕ 17 и на входе разрешения выборки 27 накопителя 1 появляется низкий уровень, а на вход разрешения записи 28 этого же накопителя поступает постоянный низкий уровень напряжения с выхода элемента...

Ассоциативное запоминающее устройство

Загрузка...

Номер патента: 826421

Опубликовано: 30.04.1981

Авторы: Каплун, Таран, Хомяков

МПК: G11C 15/00

Метки: ассоциативное, запоминающее

...(отмеченные 1 в маркерном разряде отображаются на экране ЭЛТ , а немаркированные - пропускаются б ез обращения в накопитель 1 по их адресам.Также предполагается наличие выделенной области памяти для хра" ненни маркерных данных, Каждой ячейке информационного массива выделен 1 бит маркерного массива таким образом (см, фиг.З), что первому инфор.мационному блоку из К-ячеек соответствует последняя маркерная ячейка памяти, второму блоку - предпоследняя и т.д. Такая. организация памяти обеспечивает оптимальное использование обьемапамяти при обеспечении эффективного програмюю-независимого перехода от адресации ос новных данных к адресации маркерных данных и наоборот.Устройство может выполнять маркиро-. вание с упреждением, т.е. использоваться...

Запоминающее устройство

Загрузка...

Номер патента: 826423

Опубликовано: 30.04.1981

Авторы: Косов, Милованов, Мхатришвили, Проскуряков, Савельев, Фокин

МПК: G11C 17/00

Метки: запоминающее

...дорогостоящие и требующие длительноговремени технологические и проверочные операции изменения информациив долговременной памяти, В режимеперезаписи информации работа начинается с установки в исходное состояние всех элементов блока 6 управления, регистра 2 числа, счетчика 4, дополнительного регистра 13числа, Блок 6 управления вырабатывает сигналы "Уст.0" и "Запуск",которые поступают в долговременнуюпамять 1. Одновременно по разрешающему сигналу с блока 6 управления7 8264В режиме ввода новой информации и коррекции ранее записанной все регистры и счетчик 4 также устанавливаются в исходное состояние по сигналу с блока 6 управления. На полу- постоянную память 7 с блока 6 управления подается сигнал "Запуск", а со счетчика 4 через...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 826565

Опубликовано: 30.04.1981

Авторы: Ильянок, Ямный

МПК: H03K 17/60

Метки: аналоговое, запоминающее

...токовые ключи соединены с вы 5ходом отражателя тока, причем коллекторвторого транзистора второй дифференциальной пары подключен к накопительному конденсатору.На чертеже представлено предлагаемое ана.логовое запоминающее устройство, схема.Устройство содержит источник 1 измеряемого напряжения, дифференциальные пары 2и 3, содержащие соответственцо транзисторы4-7, токовые ключи 8 - 11, отражатель 12 1тока, генераторы 13 и 14 тока, диод 15 пако.пительный конденсатор 16, блок 17 управле.ния, полевой транзистор 18, интегрирующеезвено 19, усилитель 20.Устройство работает следующим образом.В исходном состоянии с. блока 17 управления поступают потенциалы на токовые ключи8 - 11, так что ключи 9, 11 замыкаются и поцепи, от отражателя 12 тока...

Запоминающее устройство

Загрузка...

Номер патента: 830576

Опубликовано: 15.05.1981

Авторы: Вовк, Лопашов, Мясников

МПК: G11C 11/52

Метки: запоминающее

...получаем запоминающее устройство на ии бит, Подключив строчные шины через распределитель на ивыходов к импульсному входу, а объединенные переключающие контакты установочных реле к общей шине, получаем запоминающее устройство, работаюцее от импульсов у:.равления, с емкостью памяти а х и бит.50Ячейка памяти (например, первая),входящая в состав запоминающего устройства, изображенного на чертеже,работает следующим образом.Если реле 1 выключено, оно наход тся в перво устойчивом состоянии. При одновременном срабатыванииключа 7.1 и замыкании ключа 6,1реле 1 включается посредством обмотки 2 по цепи "минус" источника 8питания - сработанный нормально ра- ф)эомкнутый контакт ключа 7,1 - первая вертикальная шина 11.1 - развязывающий диод 4.1...

Запоминающее устройство

Загрузка...

Номер патента: 830578

Опубликовано: 15.05.1981

Автор: Суслов

МПК: G11C 19/00, H03K 5/156

Метки: запоминающее

...7 преобразуется в последовательность дискретных отсчетов, взятых через равноотстоящие промежутки времени и представленных в двоичном коде. Отсчетыв цифровом виде поступают в основной регистр 2, через который онипродвигаются со входа на его выходс помощью генератора 7 тактовых импульсов и блока 8 синхронизации. Навыходе основного регистра 2 отсчетыпоявляются с задер"кой во времени,равной времени прохождения одногоотсчета через все ячейки памяти регистра 2Задержанная последовательностьцифровых отсчетов поступает на входдополнительного регистра 4 и в зависимости от работы блока 5 запуска Ъ 5и блока б управления или аннулируется на входе дополнительного регистра4, или в такт с импульсами генератора 7, проходящими на регистр 4 черезэлемент И...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 830581

Опубликовано: 15.05.1981

Авторы: Ковинько, Нестеренко, Попов, Сидоренко

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...устройства, второйвход подключен к выходу генератораопорной частоты, а третий вход реверсивного счетчика подключен квыходу устройства и выходу триггерауравления, второй вход которогоподключен к выходу реверсивного счетчика.На чертеже приведена блок-схемаустройства.Формула изобретения Составитель В. Муратов тор М. Циткина Техред М, Рейвес Корректор Н. Бабинец, Тираж 645 ПодписиоГосударственного комитета СССРделам изобретений и открытийосква, Ж, Раушская наб., д. 4/5 Заказ 3507/65 ВНИИП и 113035, иал ППП "Патент", г. Ужгород , ул. Проектная,4 Устройство содержит триггер 1 управления, генератор 2 опорной частоты, реверсивный счетчик 3, первый 4 и второй 5 входы устройства и выход 6 устройства.Устройство работает следующим образом.В...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 830582

Опубликовано: 15.05.1981

Авторы: Климов, Крылов

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...через Формирователь 5, инвертируется и запирает ключ б, отключая выход операционного усилителя 4 от точки соединения ключей 1 и 2. Таким образом, сопротивление ключей 1 и 2 (каналов транзисторов, в режиме записи) включено последовательно с высоким входным сопротивлением операционного усилителя 4 по неинвертирующему входу, и падение напряжения на сопротивлении ключей 1 и 2 минимально. В результате снижается погрешность запоминания. Так как сигнал управления на управляющем входе ключа подается непосредственно, то исключаются задержки на промежуточных цепях и возрастает быстродействие устройства.Иалая нелинейность устройства запоминания достигается следующим образом: на конденсатор 3 наводится паразитная помеха, обусловленная...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 830583

Опубликовано: 15.05.1981

Авторы: Сапалев, Шкиль

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...одна обкладка которого подключена к шине нулевого потенциала, другая обкладка второго конденсаторасоединена с выходом второго ключа ипервым входом дифференциального каскада, второй вход которого соединен свыходом первого ключа, третий и четвертый входы дифференциального каскада подключены соответственно ковторому и третьему входам устройства,пятый вход дифференциального каскада соединен с выходом операционного усилителя, входы которого подсоеди иены к выходам дифференциального каскада.На чертеже представлена функциональная схема предлагаемого устройства. 65 Устройство содержит ключи 1 и 2, накопительные элементы, например конденсаторы 3 и 4, дифференциальный каскад 5, операционный усилитель б, причем дифференциальный каскад 5...