Патенты с меткой «запоминающее»
Постоянное запоминающее устройство
Номер патента: 750562
Опубликовано: 23.07.1980
Авторы: Гаврилов, Милославский, Самойлов
МПК: G11C 17/00
Метки: запоминающее, постоянное
...В режиме очистки накопителя по всем обмоткам 11 запрета от генератора 7 на накопитель поступает импульс очист 5 10 15 26 25 30 35 40 45 зф 55 ки, переводящий все сердечники накопителя в состояние 0, например, - Вг. Цикл обращения к ПЗУ по какому-либо адресу начинается с режима восстановления. В этом режиме участвуют как первый и второй дешифраторы 3 и 4, так и третий дешифра гор 5. Необходимый для считывания адрес дешифрируется на дешифраторах 3, 4 и 5, в результате чего формируются импульсы на одной из числовых обмоток 9, на одной из дополнительных обмоток 10 записи и на всех обмотках 11 запрета, кроме одной, по которой в дальнейшем, уже в режиме считывания, формируется импульс считывания. Таким образом, дешифратор 5 в режиме...
Запоминающее устройство без разрушения информации
Номер патента: 750563
Опубликовано: 23.07.1980
Авторы: Богданова, Бурковский, Гольдберг, Сташков
МПК: G11C 17/02
Метки: запоминающее, информации, разрушения
...13 считывяция, который в соответствии с кодом адреса иа других его входах производит выборку адресных формирователей 14 токов сч(пывация, иозбу)кддОцИх токи опроса в цдкоцитсле 6,В режиме здццсц блок цамлги, в котором иеобходимо записать ицформдцию, ца. пример блок 11, цодключсц раз ьемдмц 12,12 с помощью соедицительцых кабелеи,., - 17 к раз ьемам 2, - 2 соотиетст 17 - 7иеццо, На регистре 5 адреса устанавливаетсл код, В соответствии с которым ца Выходе Дсшифрдторя 8 ВЕ:рябаъВестсл сигнал, разреп)деощий поступление импульса опроса из блокауправления В пыбраццый блок памяти, цапример и блок 1;. При наличии вышеуказаццои коммутацци сигнал с дешифряторя 8 через контрольные контакты разьемов 12, -2 и 2,2, поступает ца все входы...
Буферное запоминающее устройство
Номер патента: 750565
Опубликовано: 23.07.1980
Авторы: Ноздринов, Петрухин, Поздняков
МПК: G11C 19/00
Метки: буферное, запоминающее
...высокий потенциал с вентиля 5 и подает высокий потенциал на вентиль 5. Второй импульс ТИ 1 через вентиль 5 и вентили 2 записывает слово в регистр 1, одновременно триггер 7 управляющего регистра переключается и подает высокий потенциал на вентиль 8. Второй импульс ТИ 2 через вентиль 8 сбрасывает регистр 1, переключает триггер 4" и 4 так, что на вентили 5 и 5 поступают, соответственно, высокий и низкий потенциалы.1),алее описанные циклы повторяются и слово фиксируется в и-ом регистре.(яитывание информации, т. е. обновление е в ьыходном регистре осуществляется подачей импульса считывания на шину 14. Импульс считывания подтвеждает состояние триггера 9 и поступает на вентиль 10. Первый же, после воздействия импульса считывания. импульс ТИ 2...
Буферное запоминающее устройство
Номер патента: 750567
Опубликовано: 23.07.1980
Автор: Светников
МПК: G11C 19/00
Метки: буферное, запоминающее
...случае закрепления за конкретной парой абонентов двух буферных зон реализуется режим, так называемый. двойной или обменной буферизации, при которой осуьцествляется запись в одну буферную зону, считывание из другой и, наоборот, причем как и в первых двух случаях сохраняется дисциплина обслуживания первый пришел - первый обслужен. При реализации двойной буферизации каждому абоненту выделяетс 5 два канала, по которому поступают запросы на обслуживание, например 1 и 2, 3 и 4, 5 и 6 и т. п.Запросы от абонентов по шинам 12(13) поступают в блок 8(9), который выделяет наиболее приоритетный запрос, выставляет на шинах 16(1) требование на запись (считывание) информации из БЗУ и вырабатывает номер обслуживаемого в данный момент абонента....
Буферное запоминающее устройство
Номер патента: 750568
Опубликовано: 23.07.1980
Авторы: Кукин, Милославский
МПК: G11C 21/00
Метки: буферное, запоминающее
...информаци- го онные входы регистров 1. При уровнях напряжения на управляющих входах регистров 1 - Ч ( (Ч)(Ч,в каждом,из регистров 1 образуется потенциальная яма на всю длину регистра 1, в которую стекает входной заряд, величина которого пропорциональна величине выходного напряжения с соответствующего элемента 5 И. Причем, если с некоторого элемента 3 И на информационный вход соответствующего регистра 1 поступает высокий уровень напряжения з 0 (код 1), то в регистре 1 происходит формирование заряда в потенциальной яме, если же на информационный вход регистра с элемента 3 И поступает низкий уровень напряжения (код 0), то в потенциальной яме,регистра 1 формирование заряда не происходит. Таким образом, в регистры 1 с информационных входов...
Аналоговое запоминающее устройство
Номер патента: 750569
Опубликовано: 23.07.1980
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...адреса единственного элемента памяти в на копителе 1 и задают программу импульсов считывания и подготовки. Выходной сигнал с накопителя 1 поступает непосредственно на входы интегрирующих усилителей 4 и 5. Особенностью работы интегрирующего усилителя 5 является закорачивание его конден- и сатора ключом 7 на время действия сигнала от первого импульса считывания, который вносит искажения в считываемый сигнал в первом рабочем периоде, но на выход устройства этот сигнал не проходит, так как выходной ключ 9 в этот момент времени разомкнут. Он открывается только в момент появления импульса ст роба второго сигнала счить 1 вания, К этому моменту времени на выходах интегрирующих усилителей 4 и 5 сформированы две последовательности импульсов,...
Полупостоянное запоминающее устройство
Номер патента: 752467
Опубликовано: 30.07.1980
Авторы: Гунько, Рылешников, Сафронов
МПК: G11C 11/00
Метки: запоминающее, полупостоянное
...информации врегистре проводится до ее перезаписи из 10 регистра в матрицу,Основным преимушеством полупостоянного запоминающего устройства являетсяпрямая связь регистра и элементов памяти накопителя, благодаря чему обес печиваеся надежность записи при большойскорости воспроизведения и перезаписиинформации./Полупостоянное запоминающее устройство, содержащее регистр адреса, дешифраторы адреса, входы которых подключе 25 ны к соответствующим шинам управления,накопитель, входы элементов памяти которого соединены с соответствуюшими выходами дешифратора, и усилитель считывания, входы которого подключены к соот 30 ветствующим выходам накопителя, о ч- л и ч а ю ш е е с я тем, что с цельюповышения надежности записи информации,оно содержит...
Запоминающее устройство
Номер патента: 752468
Опубликовано: 30.07.1980
МПК: G11C 11/00
Метки: запоминающее
...в последовательный, упорядоченный по определенному критерию перебора шин выборки матричного накопителя 7 поступает на регистр 3 адреса, где он запоминается и подается на вход дешифратора 5, в котором двоичный адрес преобразуется в униполярный код, управляющий работой формирователей б токов счи тывания - записи.На фиг. 2 приведена схема накопителя и формирователей.В такте считывания возбуждается пара формирователей тока считывания 1 У 1 Х,10 по координатам У = Х и выбирается шина выборки накопителя Ш В момент времени 1=ттакт считывания заканчивает 2ся и начинается такт записи (регенерации), 15 во время которого возбуждаются формирователи тока записи 1 Уи 1 Хзп В тот же момент времени на вход ЗУ поступает новый адрес, который...
Оперативное запоминающее устройство
Номер патента: 752469
Опубликовано: 30.07.1980
Авторы: Скорик, Токовенко, Чаусский
МПК: G11C 11/00
Метки: запоминающее, оперативное
...два, выходы ходам элемент Ися выходом 8 ттст 752469ройства. Вход 9 синхронизации записислужит входом устройства.Работа ОЗУ заключается в следующем.Генератор 5 импульсов выдает циклически комбинации потенциалов, например, на четырех выходах в двоично-десятичном коде (см. фиг. 2,а - г). Смена кодовой комбинации производится с частотой в десять раз большей, чем частота следования сигналов входного фазоимпульсного кода с десятичным кодированием, подаваемых на вход 9. При записи информации в накопитель 1 с регистра 4 адреса поступает сигнал и дешифратор 3 подключает входы определенной группы двоичных запоминающих элементов 2 к входу 9. Сигнал входного фазоимпульсного кода (см. фиг. 2,д) по входу 9 обеспечивает запись в двоичные запоминающие...
Запоминающее устройство
Номер патента: 752471
Опубликовано: 30.07.1980
МПК: G11C 11/14
Метки: запоминающее
...расположенных неимплантированных смежных дисках 5, Токовая шина 6 осуществляет магнитную связь зон 7 и 7", расположеууых между соседними дисками 5 регистра 3 ввода-вывода, с ближайшими к нему зонами 8 и 8" у границ крайних дисков 5 регистров 4 хранения. Проводящий участок 9 шины 6, имеющий меньшую ширину 1, магнитосвязан с зонами 7 и 8, а проводящий участок 10 шины 6, имеющий большую ширины Ь 2, причем справедливоф 2 2 осоотношение 100% ) 10%, магнитосвязан с зонами 7" и 8". Шина б соединена с импульсным источником 11 тока. Пленка 1 находится в параллельном ее плоскости вращающемся магнитном поле источника 12. С регистром 3 ввода-вывода связан генератор 13 ЦМД,Предложенное ЗУ работает следующим образом.Генератор 13 ЦМД подает в регистр...
Оптоэлектронное запоминающее устройство
Номер патента: 752478
Опубликовано: 30.07.1980
Авторы: Есьман, Пилипович, Шматин
МПК: G11C 13/04
Метки: запоминающее, оптоэлектронное
...10фотоприемников связаны оптически.Матрица 10 Фотоприемников электрическиподключена через коммутатор 16 кблоку 17 управления, соединенному сизмерительным блоком 14 и электрооптическим модулятором 2. Выходы блока11 усилителей соединены непосредственно с первыми входами первого .блока 12дифференциальных усилителей и черезэлементы 15 задержки со вторыми входами и с измерительным блоком 14. Выходы второго блока 13 дифференциальных.усилителей соединены с блоком 1.8отображения информации, оптическисвязанным с управляемым отражателем 9, который электрически связан с блоком 17 управления, Первые входы второго блока 13 дифференциальных усилителей соединены с выходами первого блока дифференциальных усилителей, а вторые входы - с...
Логическое запоминающее устройство
Номер патента: 752479
Опубликовано: 30.07.1980
Авторы: Колдасов, Петровский
МПК: G11C 15/00
Метки: запоминающее, логическое
...О распределителя 7.1, когдавторой импульс ПУИ достигает второго20 разряда стержня, "1" КП будет на выходе О, а выходу О будет при этомсоответствовать "0" КП, и т. д.,когдавторой импульс ПУИ достигает и-огоразряда, состоянию выходов распреде 75 лителя 7.1 будет соответствоватьЦ 1, О О = 001. Распространение ПУИ по металлическим стержням 1и перемещение КП "1" по одним входамФормирователей 9 с помощью распреде 3 О лителя 7,1 будет продолжаться до техпор, пока первый импульс ПУИ не сосчитает первый "0" содержимого выбранного стержня 1Только при этом считанный сигнал пройдет через усилительЗ 5 б, задержится затем блоком 15 на время ср и откроет формирователь 9(по нторым входам)для Формирования .импульсов записи, поступающих в шинызаписи...
Постоянное запоминающее устройство
Номер патента: 752481
Опубликовано: 30.07.1980
Автор: Муртазин
МПК: G11C 17/00
Метки: запоминающее, постоянное
...которых через диоды 11 соединены с Р/д выходами дешифратор а 1 ( 11 - информационная емкость устройства). Другие концы шин 8 соединены с входами и групп по О ключей 12 в каждой группе. Выходы ключей подключены к шине 13 нулевого потенциала.Устройство также содержит т групп по д логических элементов И 14, установленных между управляющими входами 15 ключей 12 и выходами 16 дешифратора 2, Другие входы каждой из групп элементов И 14 подключены к соответствующим выходам распределителя 17 импульсов, подключенного основным выходом 18 к стробирующему входу дешифратора 2, вход распределителя 17 соединен со стробирующим входом дешифратора 1 числовых шин.Запись информации в устройство осуществляется установкой перемычек 19 на информационных...
Постоянное запоминающее устройство
Номер патента: 752482
Опубликовано: 30.07.1980
Авторы: Козырь, Коледов, Петросян
МПК: G11C 17/00
Метки: запоминающее, постоянное
...транзисторов с инжекционным р-ипереходом считывающих Формирователейобъединены и являются выходами устройства, эмиттеры всех транзисторовс инжекционным р-и переходом подключены к шине нулевого потенциала, а инжекторы - к общей выходной шине,На чертеже приведена электрическаясхема постоянного запоминающего устройства.ПЗУ содержит адресные дешифраторы1, 2, выходы адресного дешифраторапервой группы 1 соединены с соответствующими базами транзисторов с инжекционным р-и переходом 3 формирователей 4 для выборки одной строки,коллекторы транзисторов с инжекционным р-и переходом 3 соединены с соответствующими адресными шинами 5матричного накопителя б, состоящегоиэ в секций, к адресным шинам 5 подключены катоды диодов Шоттки 7 матричного...
Запоминающее устройство параллельного типа
Номер патента: 752484
Опубликовано: 30.07.1980
Авторы: Балашов, Бронников, Гужавин, Кокаев
МПК: G11C 19/00
Метки: запоминающее, параллельного, типа
...иэ выходов дешифратора 2 записи слова соединен с первыми входамивентилей записи, вторые входы которыхподключены к шинам записи 4, выходывентилей записи подключены ко входамэлементов памяти, выходы которых подсоединены ко вторым входам вентилейсчитывания, а к их первым входам подключены соответствующие выходы дешифратора 18 считывания слова, выходывентилей считывания соединены с соответствующими шинами 3 считывания.Устройство работает следующим образом,Первый дешифратор служит для фиксирования границы свободной эоны ЗУ,а второй - для фиксирования занятойэоны ЗУ, на выходе каждого иэ нихдвоичный код со счетчика 1, десятичное значение которого соответствуетчислу занятых ячеек Зу.В табл. 1 и 2 показано соответст-вие входов и выходов...
Запоминающее устройство
Номер патента: 752492
Опубликовано: 30.07.1980
Автор: Шахнин
МПК: G11C 23/00
Метки: запоминающее
...с ним зубчатой передачей.На чертеже изображена кинематическая схема запоминающего устройства.устройство содержит валы 1, 2. и 3, барабан 4, металлические элементы ,цевки) 5, звездочки 6, 7, шестерни 8 и 9, преобразователь 10. Устройство работает следующим образом.На барабане 4, жестко закрепленномна валу 1, устанавливаются металлические элементы (цевки) 5 с левойи с правой стороны, которые при вращении вала 1 поочередно (в соответствии с программой) входят в зацепление со звездочками 6 и 7 и поворачивают валы " или 3 на угол, определяемый передаточным отношением этихцевочных передач и модулем зацепления. При вращении вала 3 движение передается валу 2 через шестеренчатуюпару 8 и 9, На валу 2 укреплен преобразователь, например, ротор...
Аналоговое запоминающее устройство
Номер патента: 752493
Опубликовано: 30.07.1980
Авторы: Алякринский, Ермина, Коншин
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...генератор 3 непрерывно генерирует прямоугольные импульсы со скважностью, равной двум (Фиг. 2 а). Эти импульсы поступают во второй вход триггера 4, который под действием заднего фронта импульса от задающего генератора 3 устанавливается в состояние "1" (Фиг. 2 в), Импульс с выхода триггера 4 запускает генератор 5 линейно изменяющегося напряжения (фиг. 2 б). Напряжение с выхода генератора 5 линейно изменяющегося напряжения поступает на второй вход элемента б сравнения, на первый вход которого подается напряжение с конденсатора 2. Пока напряжение на конденсаторе 2 О больше напряжения на выходе генератора 5 линейно изменяющегося напряжения, на ныходе элемента б сравнения имеется высокий положительный потенциал (Фиг. 2 г) . Как только...
Аналоговое запоминающее устройство
Номер патента: 752494
Опубликовано: 30.07.1980
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...выходами пятого и шестого ключей,входы пятого и шестого ключей соединены соответственно с выходами буферных каскадов, третий вывод потенциометра через второй пассивный элемент соединен с инвертирующим входомоперационного усилителя.На фиг. 1 представлена блок-схемааналогового запоминающего устройства;на фиг. 2 - временная диаграмма управления ключами.Устройство содержит операционныйусилитель 1, первый пассивный элемент 2, ключи 3-8, накопительныеэлементы, например конденсаторы 9 и10, буферные каскады 11 и 12, второйпассивный элемент 13, третий пассивный элемент, например потенциометр14, выходной каскад 15.Устройство работает следующим образом.В моменты времени с , си с 6 гроисходит переключениеключей 3-8 (фиг.2). В моменты...
Аналоговое запоминающее устройство
Номер патента: 752495
Опубликовано: 30.07.1980
Авторы: Дзибалов, Копотилов, Литвиненко, Лукьянов, Щербак
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...первым входом третьего ключа, другой вывод первого пассивного элемента соединен со входом третьего усилителя и выходом третьего ключа, второй вход которого соединен с первым выводом второго пассивного элемента, второй вывод второго пассивного элемента подключен к его третьему выводу и шине нулевого потенциала, второй вход третьего ключа соединен с первым входомчетвертого ключа, второй вход которого соединен со входом устройства.выход четвертого ключа соединен совходом первого усилителя,5 На чертеже изображена функциональная схема предложенного устройства.Оно содержит усилители 1, 2 и 3,ключи 4-7, накопительный элемент,О например конденсатор 8, первый пассивный элемент 9, второй пассивныйэлемент 10, динамический корректор11 нулевого...
Аналоговое запоминающее устройство
Номер патента: 752496
Опубликовано: 30.07.1980
Авторы: Афанасьев, Иванова, Калугин, Лачугин, Овчеренко, Соболев
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...ЭДС коммутации.Поставленная цель достигается тем, что в известное аналоговое запоминающее устройство, содержащее операцпонньш усилитель с конденсатором в цепи обратной связи, делитель напряжения, подключенный к источнику входного сигнала и к выходу операционного усилителя, инвертирующий вход которого через ключ соединен со средней точкой делителя напряжения, второй конденсатор, включенный между нецнвертирующим входом и общей точкой, второй ключ, подключенный выходом к неинвертирующему входу, введен резистор, включенный между входом второго ключа и шиной нулевого потенциала.На чертеже представлена функциональЗаказ 1454/14 Изд.393 Тираж 673 ПодписноеНПО Поиск Государственного комитета СССР по делам изобретений и открытий113035,...
Запоминающее устройство с автономным контролем
Номер патента: 752500
Опубликовано: 30.07.1980
Авторы: Гарбузов, Огнев, Сарычев, Шамаев
МПК: G11C 29/00
Метки: автономным, запоминающее, контролем
...2 контрольных разрядов Хэмминга, входным формирователям. 7 четности, накопителю 1, а также выходов формирователей 2 и 7 к входам накопителя 1 и выходов накопителя 1 к входам формирователей 4 проверочного слова и выходных формирователей8 четности. Здесь обозначены разряды чисел БП 1 БП 8, хранящихся в соотвев 0фствуюших .блоках накопителя 1, дополнительный контрольный разряд Хэмминга СО, контрольные разряды Хэмминга С 4 -С 6, контрольные разряды С 1СЗ,образуемые входными формирователями 7четности, информационные разряды 125 (столбцы Н-матрицы), дополнительный разряд проверочного слова 80и разряды проверочного слова б 4 ЭЗ,образуемые формирователями 4, разряды проверочного слова 5153, образуемые выходными фор мирователя ми 8...
Буферное запоминающее устройство
Номер патента: 763965
Опубликовано: 15.09.1980
Автор: Шабанов
МПК: G11C 19/00
Метки: буферное, запоминающее
...первуюступень и т,д,Предлагаемое устройство работаетследующим образом,При поступлении импульса записина шину 4 производится запись числав первые триггеры регистров 1,1-1.пхранения Опрокидывается управляющий триггер 2,1 и блокируется элемент 3,1, Сигнал с выхода триггера 402,1 подтверждает запись числа в первую ступень и разрешает его перезапись вследующую ступень. По окончании импульса записи, если вторая ступень свободна, срабатывает элемент3.1 и производится запись числа вовторые триггеры регистров 1,1-1.пхранения. Происходит опрокидываниетриггера 2,(щ), элемент 3.(щ)блокируется и возвращается в исходное состояние триггер 2,1 первой ступени, Выходные сигналы триггеров 2,1и 2.(щ) возвращают элемент 3.1 висходное состояние, прекращая...
Логическое запоминающее устройство
Номер патента: 763967
Опубликовано: 15.09.1980
Автор: Колдасов
МПК: G11C 15/00
Метки: запоминающее, логическое
...18 электрических импульсов в ультразвуковые до зоны записи первого разряда накопителя к скорости Ск распространения ультразвуковых сигналов по стержню из магнитострикционного материала;ЬрСХ, гдер - расстояние между соседними разрядами накопителя (т. е. соседними зонами на стержне 3 (см.фиге 3С - скорость распространения ультразвуковых сигналов по стержню 3,3967 6- время задержки между считываквщим Ъ и записывающим Ъ ультразвуковыми импульсами.Устройство работает следующим образом,При поступлении входного сигналаадресный блок 14 вырабатывает кодадреса канала накопителя (эпюра Едфиг. 3), который через блок управления10 11 поступает в адресный распределитель10 импульсов и затем через адресныйраспределитель подается на вход...
Полупроводниковое постоянное запоминающее устройство
Номер патента: 763968
Опубликовано: 15.09.1980
МПК: G11C 16/04
Метки: запоминающее, полупроводниковое, постоянное
...причем инжекторы 21 подключены к шине 15 источника питания.Полупроводниковое постоянное запоминающее устройство работает следующим образом,На входы 8 устройства (базы 6 адресных первых транзисторов 1 с инжектором 7 р-типа и базу 5 управляющего транзистора 3 с инжектором 4 р-типа) подается код адреса (комбинация сигналов низкого и высокого уровня напряжения на базы 6 адресных первых транзисторов 1 с инжектором 7 р-типа и низкий уровень напряжения на базу 5 управляющего транзистора 3 с инжектором 4 р-типа), При этом накатодах 18 базовых диодов 19 Шотткивыбранного запоминающего транзистора 20 с инжектором 21 р-типа устанавливаются высокие уровни напряжения. В результате. из выбранного з апоминающего транзистора 20 с инжектором 21...
Постоянное запоминающее устройство
Номер патента: 763969
Опубликовано: 15.09.1980
Авторы: Козырь, Коледов, Петросян
МПК: G11C 17/00
Метки: запоминающее, постоянное
...устройство непосредственно по входам и выходам может работать с логическими элементами типа ТТЛ.На чертеже представлена электрическаясхема предлагаемого устройства,ПЗУ содержит дешифраторы первой 1и второй 2 ступени, причем каждый вход 25адресного цешифратора первой ступени1 подключен к базе первого транзистора,3 соответствующего входного усиаителя4, выполненного на двух транзисторах.Коллектор первого транзистора 3 сое 1динен с шиной "земляф, эмиттер подключен к базе второго транзистора 5, ичерез резистор 6 к шине источника питания, Коллектор второго транзистора 5подключен к шине источника питания,при этом эмиттер второго транзистора/ г5 поаключен к соответствующей горизонтальной шине 7 аиопно-матричногонакопителя 8....
Буферное запоминающее устройство
Номер патента: 763970
Опубликовано: 15.09.1980
Автор: Шабанов
МПК: G11C 19/00
Метки: буферное, запоминающее
...4 производится перезаписьчисла во второй триггер 2, опрокидывание второго триггера 3, возврат висходное состояние первого триггера2 и блокировка входа второго элемента И-НЕ 4. Сигналы с нулевого выхода второго триггера 3 и единичноговыхода первого триггера 3 после их опрокидывания возврашают первый элемент И-НЕ 4 в исходное состояние,При этом сигнал перезаписи заканчивается и разблокируется второй элементИ-НЕ 4. Дальнейшая перезапись числа происходит аналогично до каскада,вход элемента И-НЕ 4 которого заблокирован сигналом с нулевого выходатриггера 3 слецуюшего каскада. Приподаче сигнала стирания на шину 7последнего триггера 3 он опрокиць- вается в исходное состояние и вход прецыаушего элемента И-НЕ 4 блокируется. По...
Аналоговое запоминающее устройство
Номер патента: 763971
Опубликовано: 15.09.1980
Автор: Ямный
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...схема предложенного устройся ва. Оно содержит операционный усилитель 1, ключи 2-9, нелинейные элементы 10 и 11, накопительные элементы, например конпенсаторы 12-15, стабилизаторы 16 и 17, повторители напряжений 18 и 19, триггер 20 одно- вибратор 21, элемент управления 22,1 фпассивный элемент 23, оптроны 24 и25, вход устройства 26.Устройство работает следующим образом.При появлении на входе 26 сигнала, например отрицательной полярности, срабатывает оптрон 24 и подаетна первую клемму питания устройства27 положительное напряжение от источника питания, стабилитрон 17 пробивается и через конденсатор 15 и резистор ключа 9 начинает протекать ток. . Появившееся напряжение на этом резисторе, открывает транзистор ключа 9 и...
Аналоговое запоминающее устройство
Номер патента: 763972
Опубликовано: 15.09.1980
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...подключены соответственно ко вторым входам третьего и четвертого элементов И,третьи входы которых соединены с шиной опроса, выход элемента ИЛИ соединен.с выходом устройства..На чертеже представлена функциональная схема предложенного устройства.Оно содержит элементы И 1-5, три. геры 6-8, реверсивные счетчики 9 и 10, элемент ИЛИ 11, шину запуска 12, шину опроса 13.Устройство работает следующим образом.Перед началом работы триггеры 6 и 7, а также реверсивные счетчики.9 и10 устанавливаотся в исходное состояние, в частности триггер 6 в единичное состояние, а триггер 7 и реверсивные счетчики 9 и 10 в нулевое состояние.При наличии потенциала запуска первый импульс входного сигнала проходит через элемент И 1 и устанавливает триггер 7 в...
Буферное запоминающее устройство с автономным контролем
Номер патента: 763973
Опубликовано: 15.09.1980
Авторы: Мацуев, Мержвинский, Сосницкий
МПК: G11C 29/00, G11C 7/00
Метки: автономным, буферное, запоминающее, контролем
...с входами устоойства,Устройство работает следующим образом. В исходном состоянии реверсивный счетчик 4 и регистры сдвига1 установлены в нулевое положение, а коммутатор 6 обеспечивает сижрониэацию тактов управления регистрами 1 от сигналов устройства счи тывания информации (не показано). С выходов регистров савига 1 через коммутатор 3 считывается код Пус- ф 5 10 15 20 25 30 35 4Информация от устройства считывания, начиная с граничного коаа, поразрядно записывается в регистры сдвига 1, первый разряд - в первый регистр, второй разряд - во второй регистр и т.д. В момент появления второго граничного кода, который свидетельствует о конце первого сообщения, при условии правильности записанной в регистры эа это время информации, на вход...
Запоминающее устройство с обнаружением и исправлением ошибок
Номер патента: 763975
Опубликовано: 15.09.1980
Авторы: Городний, Корнейчук, Сергеев, Ткаченко
МПК: G11C 29/00
Метки: запоминающее, исправлением, обнаружением, ошибок
...четности. Значения четности цля каждой из групп разрядов записываются через элементы ИЛИ 11 в соответствующие разряды 19 регистра слова 12. Одновременно значения-х разрядов каждой группы поступают на соответствующий-й сумматор 14. Значение бита четности цля каждой 1 -й ветви подается через элементы ИЛИ 11 в-й разряд 20 веточной четности. По сигналу с блока управления 5 осуществляется запись закодированного слова (коцового слова) через блок 10 в ячейку накопителя 1, номер которой задан кодом ацреса на выходе блока 3.При считывании информации образование всех контрольных разрядов групповой четности и неточной четности происходит так же,как и при записи, только блок управления 5 блокирует запись этих разрядов с сумматоров 13 и 14...