Патенты с меткой «запоминающее»

Страница 87

Запоминающее устройство с сохранением информации при отключении питания

Загрузка...

Номер патента: 1411837

Опубликовано: 23.07.1988

Авторы: Николаев, Шабанов

МПК: G11C 29/00

Метки: запоминающее, информации, отключении, питания, сохранением

...закрывает ключ 11 по управляю- э 0 щему входу. Поэтому ток с выхода стабилизатора 3 тока не поступает на вход питания накопителя 1.1При отключении основного источника питания прекращается питание накопителя 1 через разделительный элемент 5, а также прекращается питание блока 2 сопряжения и подзарядка резервного источника питания 4 черезумножитель 9 напряжения и стабилизатор 3 тока. Отсутствие напряженияна управляющем входе ключа 11 открьгвает последний. Напряжение от резервного источника питания 4 через ключ11 и стабилизатор 10 напряжения поступает на вход питания накопителя 1.фильтрующий элемент 8 ограничиваетброски напряжения при переключениипитания, а также уменьшает пульсациинапряжения питания накопителя 1.Стабилизатор 10...

Запоминающее устройство

Загрузка...

Номер патента: 1413674

Опубликовано: 30.07.1988

Авторы: Буч, Калинин, Попечителев, Стерлин

МПК: G11C 11/00

Метки: запоминающее

...элемент И 19 во время текущего кадразаписи проходит на один из входов элементов ИСКЛЮЧАКЮЮЕ ИЛИ 21, - 21, Поскольку на выходе генератора 17 (при отсутствии запускающего сигнала на управляющем входе 26) в это время будет уровень Ф, то дешифратор 20 закрыт и на всех его выходах устанавливается уровень 1. Так как сигналы на обоих входах всех элементов 21, - 21 совпадают, то на их выходах формируется сигнал записи, действующий в продолжение всего строб- сигнала формирователя 15.Сохраняется установленный принцип работы ЗУ " непрерывное цикличное обращение к элементам памяти, при котором включение и выключение сигнала записи синхронизировано с циклами обращения.Чтобы согласовать во времени сигнап записи и установку входной видеоинформации на...

Оперативное запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 1413676

Опубликовано: 30.07.1988

Авторы: Андрианов, Гринштейн

МПК: G11C 29/00

Метки: запоминающее, оперативное, самоконтролем

...второго триггера 7 и элемента 16 индикации остается неизменным. В режиме "Контроль" логи" ческий "0" на входе 13 разрешает работу генератора 12, определяет работу счетчика 6 в режиме непрерывного пересчета генератор 12 работает в автоколебательном режиме) и работу мультиплексора 18 в режиме передачи с входов А А , При этом состояние счетчика 6 не зависит от сигналов на его входах данных, а состояние выходов мультиплексора 18 не зависит от50 состояния сигналов на его входах В В . Так как стимуляция адресных входов блока 1 оперативной памяти осуществляется разрядамисчетчика 6, начиная с З-го, то длительность обращения к блоку 1 оперативной памяти55 составляет 8 тактов синхросигнала генератора 12 (состояние счетчика 6 изменяется по...

Запоминающее устройство

Загрузка...

Номер патента: 1417036

Опубликовано: 15.08.1988

Авторы: Баринов, Гафаров, Титов

МПК: G11C 11/40

Метки: запоминающее

...обеспечивают надежное считывание информации из ЗУ. Сигнал с первого выхода блока 10 синхрониза" ции поступает на первый вход 20 ФИВ 13, имеющего характеристики, идентичные основным ФИВ 12, второй вход 26 ФЛВ 13 подключен к.шине 14 опорного напряжения, потенциал которой определяется в зависимости от сигналов, задаваемых ФИВ 12 в нормальных усло" виях. В результате на выходе ФИВ 13 формируется сигнал, имеющий характеристики, аналогичные характеристикам сигналов, вырабатываемых основными ФИВ 12, если бы в ЗУ не было бы блока 15 контроля. Сигнал с выхода дополнительного ФЛВ 13 поступает на вход 16 блока 15 контроля, на выходе 17 которого формируется сигнал с параметрами, зависящими от того, обеспез 14170чивают или нет параметры сигналов...

Буферное запоминающее устройство

Загрузка...

Номер патента: 1417039

Опубликовано: 15.08.1988

Авторы: Борискин, Жиров, Лаврешин, Тимашев, Цакоев

МПК: G11C 19/00

Метки: буферное, запоминающее

...одновибратор 8 30. Выработанный одновибратором 8 30 импульс, прой. дя через элемент И-НЕ 34, поступаетна суммирующий вход счетчика адреса чтения, вычитающий вход счетчика объема накопителя, модифицируя их значения (задним фронтом). Одновременно он блокирует на элементе И 10 поступ ление входных данных на вход-выход накопителя, задает режим чтения накопителю (через элементы НЕ 40, ИЛИ 4 1) и записывает считанные данные в выходной регистр 7 числа, в то же время задним фронтом устанавливает Р- триггер 11 в лог. "1", и на его инверсном выходе появляется сигнал лог, "0". Этот уровень блокирует (на элементе И-НЕ 32) механизм автоматического чтения и одновременно вьдает" ся на выход устройства "Готовность", сообщая о том, что очередные данные...

Буферное запоминающее устройство

Загрузка...

Номер патента: 1417040

Опубликовано: 15.08.1988

Авторы: Богданов, Зубцовский, Лупиков

МПК: G11C 19/00

Метки: буферное, запоминающее

...уровня сигнала на входах 14 и 15. При этом выходной сигнал формирователя 27 стробирует дешифратор 31 и выполняет отключение от входа 5 питания тех из блоков 1 -1 щ, данные в которые не записаны. 11 ри выполнении операции чтения на вход 16 поступает запрос чтения, который, воздействуя на дешифратор 29, обеспечивает чтение на выходы 3 данных из последней заполненной в режиме записи ячейки последнего из блоков 1 -1 адрес которой содержит 1 Мфся в счетчике 32. По окончании чтения задним фронтом сигнала на входе 16, проходящим через элементы И 21 и ИЛИ 36, из содержимого счетчиков 32 и 33 вычитается единица. Чтение последующих информационных посылок осуществляется аналогично. После того, как чтение данных из 1-го (где 1( сМ) блока...

Резервированное запоминающее устройство

Загрузка...

Номер патента: 1417041

Опубликовано: 15.08.1988

Авторы: Жуков, Хавкин

МПК: G11C 29/00

Метки: запоминающее, резервированное

...такого рода дефектов используется метод контроля по модулю два считанной информации, которая после5 14 четвертого такта оказывается записанной в старших разрядах всех счетчиков 36. Так как каждая связанная пара БИС (например, 1 и 10; 2 и 11 и т.д,) используется одновременно в информационных разрядах двух байтов, необходимо иметь контрольный разряд на каждый байтВначале проводится проверка исправности этих разрядов. Если триггер 39 одного из двух контрольных разрядов не сработал в четвертом такте, то на выходе элемента И 23 и на одном из входов элемента НЕ-И 33 будет "0". Поскольку в устройстве имеется хотя бы один неисправный разряд счетчика 36 с кодом 10 на выходе элемента И 27, а значит, и на входе элемента НЕ-И 33 будет "0", то после...

Запоминающее устройство с резервированием

Загрузка...

Номер патента: 1417042

Опубликовано: 15.08.1988

Авторы: Гафаров, Ковалдин, Насонов, Титов

МПК: G11C 29/00

Метки: запоминающее, резервированием

...выборки элементов памяти при записи происходит аналогично, данные с входа/выхода данных ЗУ поступают на входы/выходы основного и резервного накопителей и записываются в выбранные элементы памяти.При изменении любого адресного сигнала на входах 10. ЗУ на выходе детектора 8 смены адреса появляется кратковременный импульс смены адреса, имеющий логический уровень, на выхо" дах элементов И 11 формируется уровень сигнала, запрещающий работу дешифратора 4 и выбор элементов памяти из основного и резервного накопителей., независимо от логических уровней сигналов на вторых входах элементов И 11 (фиг,2 д,е) . Таким образом, при смене адресных сигналов на входах ЗУ происходит кратковременный запрет обращения к накопителям,...

Многоканальное запоминающее устройство

Загрузка...

Номер патента: 1418811

Опубликовано: 23.08.1988

Авторы: Банников, Миськов, Пастух

МПК: G11C 11/00

Метки: запоминающее, многоканальное

...8) на информационные входы накопителей 1 и 2 обрабатываемое 1-разрядное слово, а на управляющие входы накопителей 1 и 2 через элемент ИЛИ 1 - сигнал "Запись . В зависимости от значения нулевого разряда адреса слово записывается в первый 1 цли второй 2 накопитель. При наличии сигнала Считывание" на входе 26 на управляющих входах накопителей 1 и 2 сохраняется сигнал "Считывание", а сигналом с выхода блока 15 разрешается запись обрабатываемого слова с информационного выхода накопителя 1, если он выбран, или с информационного выхода накопителя 2 через блок 20(который может быть реализован, например на микросхемах К 155 ЛП 1 О), если выбран второй накопитель 2, в регистр 3 числа,Рассмотрим работу 21-разрядного канала 27.На адресный вход 30...

Постоянное запоминающее устройство

Загрузка...

Номер патента: 1418816

Опубликовано: 23.08.1988

Автор: Урбанович

МПК: G11C 29/00

Метки: запоминающее, постоянное

...этой строки программируется в первом из блоков 13, а двоичный номер - в соответствующей группе программируемых элементов 17, . Соответствующие адреса обнаруженных в последующем дефектных элементов идентифицируются с состоянием следующих блоков 13 и групп элементов в блоке 17. При обнаружении дефектов часть строки с дефектными элементамн заменяется соответствующей частью строки накопителя 5, т.е. в эту часть строки 5 заносится информация, которая должна храниться в строке накопителя 1. Ясно, что при использовании только одной резервной строки допускается появление не более еппого дефекта встроке в каждом из поднакопителей в накопителе 1. По схожему принципу можно испольэовать сколько угодно ре зе рв ных с тро к.Устройство работает...

Запоминающее устройство

Загрузка...

Номер патента: 1424054

Опубликовано: 15.09.1988

Авторы: Абрамов, Иванов, Кондалев, Степанов

МПК: G11C 11/00

Метки: запоминающее

...2.Формирование действительного адреса осуществляется следующим образом.В соответствии с кодом количествамассивов, кодом номеров активных массивов и текущим состоянием счетчика8 из блока 7 выбирается базовыйадрес одного из заданных активныхмассивов (при нулевом начальном состоянии счетчика 8 вырабатывается адрес массива с наименьшим номером),который определяет массив, к которомубудет проводиться обращение. Базовыйадрес приформировывается к относительному адресу, поступающему повходам 14 посредством соответствуюшихим элементов ИЛИ 12. В результатена входы блока 3 выдается действи"тельный адрес, состоящий из п - шразрядов относительного адреса навходах 14 и ш разрядов базового адреса на входах 17.Если выполняется операция ввода,то на входы...

Постоянное запоминающее устройство для хранения унитарных кодов

Загрузка...

Номер патента: 1424056

Опубликовано: 15.09.1988

Авторы: Воронин, Добротин, Кузнецов, Морозов

МПК: G11C 17/00

Метки: запоминающее, кодов, постоянное, унитарных, хранения

...предприятие, г. Ужгород, ул. Проектная, 4 Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении запоминающих устройств.Целью изобретения является упрошение устройства.На чертеже приведена схема предлагаемого устройства.Устройство содержит первый 1 и второй 2 дешифраторы, формирователи 3-3, группы разделительных элементов 4,-4 , в виде диодов 5, накопитель 6, выполненный на переключателях 7, согласующие элементы 8, -8, в 15 виде трансформаторов, адресные нхо" ды 9 устройства, вход 10 и выходы 11 устройства.Устройство работает следующим образом.Зались информации в устройство производится с помошью переключателей 7 накопителя 6, при этом в каж" дом столбце матрицы, которая соот-. ветствует...

Запоминающее устройство

Загрузка...

Номер патента: 1424059

Опубликовано: 15.09.1988

Авторы: Баранцев, Гудым, Майструк, Фуников

МПК: G11C 21/00

Метки: запоминающее

...делителя 2 частоты поступает также на счетный вход счетчика 5, имеющего цикл счета М при нуле в момент прихода импульса. С выхода счетчика 5 цифровые коды с периодом, равным й поступают на один иэ входов блока 6 сравнения. На другой вход этого блока постоянно подается в виде кода число иЯ. При совпадении чисел на входах блока 6 сравнения на его выходе формируется импульс, отпираюший ключ 7.1Вследствие того, что каждому информационному импульсу соответствует.импульс на выходе делителя 2 частоты,а смещение информационных импульсов относительно тактового импульса эа период циркуляции равно й можно организовать считывание информационных импульсов после и циркуляций (О ( и с И). При этом и-му импульсуна выходе делителя 2 частоты...

Запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 1424060

Опубликовано: 15.09.1988

Авторы: Завьялов, Ядыкин

МПК: G11C 29/00

Метки: запоминающее, самоконтролем

...появляется инверсное значение с дешифратора 5 кода выборки рабочего сегмента 2 внутри накопителя 1. По этому коду сегмент 2, который бып выбран и при считывании из которого была обнаружена ошибка, становится невыбранным и на его информационных выходах появляются сигналы "О", а остальные рабочие сегменты 2 становятся выб- раиными. Одновременно с этим становитн ся выбранным и сегмент 2 суммы, Считанная информация иэ всех выбранкФ ных рабочих сегментов и сегмента 2 сумма поступает на входы блоков 7 контроля четности, которые производят восстановление информации, хранящейся в отказавшем сегменте, так+как в сегменте 2 суммы хранится результат поразрядного суммирования по модулю два информации из всех рабочих сегментов. Через время йсчи"...

Запоминающее устройство

Загрузка...

Номер патента: 1425693

Опубликовано: 23.09.1988

Авторы: Федорин, Шитиков

МПК: G06F 13/00

Метки: запоминающее

...в цикле "Запись" в регистр 12 режимов пересылает данные таким образом, что на выходе регистра 12 режимов устанавливался сигнал разрешения работы формирователей 10 цикла. Сигнал разрешения стирания при этомотсутствует. Далее процессор начинает цикл "Запись" в блок 1 памятиустройства.Процессор устанавливает адресвыбранной ячейки памяти, которыйчерез шинный формирователь данных4 транслируется на входы регистра3 адреса, далее дешифрируется первым дешифратором 5 адреса и дешифратором 11, причем дешифратор 11 устанавливает один из сигналов Выборкристалла", выбирающего модуль памяти соответствующий ячейки памяти,в которую будет производиться записьданных. По сигналу ОБИ адрес стробируется в регистре 3 адреса устройства, а записываемые...

Оперативное запоминающее устройство

Загрузка...

Номер патента: 1425782

Опубликовано: 23.09.1988

Авторы: Брагин, Лашевский, Шейдин

МПК: G11C 11/40

Метки: запоминающее, оперативное

...соответствующих элементов ИСКЛЮЧАЮЩЕЕ ИЛИ 16 второй группы. Напервые входы последних из элемента 3 памяти контрольного разряда накопиго элемента инвертирует в элементах 16 считываемую информацию, Таким образом, исправляется сигнал, считанный из дефектного элемента 2 памяти информационного разряда, поскольку он не инвертируется при повторной записи из-за неисправности элемента 2 памяти информационного разряда (информация в дефектном элементе неиз- .,менна), а инвертирование при считывании исправляет сигнал дефектной позиции. Информация из исправных элементов 2 памяти информационных раз 57824рядов остается неизменной, так какинвертируется дважды - гри повторнойзаписи и при считывании," С выходовэлементов 16 считываемая...

Запоминающее устройство с обнаружением ошибок

Загрузка...

Номер патента: 1425787

Опубликовано: 23.09.1988

Авторы: Дрозд, Жердев, Карпенко, Лацин, Полин

МПК: G11C 29/00

Метки: запоминающее, обнаружением, ошибок

...записью поступаблок 5. Контрольные разряды вычисляются как свертка по модулю. Занесение информации в выходной регистр 8происходит по заднему Фронту сигнала управления чтением на входе 14,Второй блок 7 свертки вычисляет контрольные разряды для декодированногослова как свертку по тому же модулю,что и блок 3. Блок 9 сравнения производит анализ совпадения контрольныхразрядов вычисленных до записи и кодирования и после считывания декодирования,При нормальной работе разрядныхи адресных цепей устройства (хранение информации в блоке 5 осуществляется без искажения и адрес чтения соответствует адресу записи) декодирование считанного блока 5 слова происходит правильно и контрольные разряды, считанные иэ блока 5, совпадаютс контрольными...

Запоминающее устройство с обнаружением ошибок

Загрузка...

Номер патента: 1425790

Опубликовано: 23.09.1988

Авторы: Дрозд, Лацин, Полин, Романова, Чудненко

МПК: G11C 29/00

Метки: запоминающее, обнаружением, ошибок

...регистра 5. Восстановленное информаци -онное слово с выхода блока 6 поступает на информационный вход выходногорегистра 10, на вход контрольныхразрядов которого поступает информация, полученная блоком 8 сравнения,Блок 8 сравнения осуществляет сравнение контрольных разрядов с выходаблока 4 с контрольными разрядами, вычисленными вторым блокомсвертки помодулю, для восстановленного информационного слова. В выходной регистр10 будет принято восстановленное информационное слово и результат сравнения контрольных разрядов (сигналошибки),В случае, если последовательностьсчитываемого массива информации ненарушается (т,е. соответствует порядку записи ее в блок 4) и блок 4работает безотказно, контрольныеразряды на входах блока 8 сравнениябудут...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 1427423

Опубликовано: 30.09.1988

Автор: Гаськов

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...схема устройства,Устройство содержит блок 1 сравне"ния, усилитель 2, первый 3 и второй4 ключевые элементы, нелинейный эле-,мент 5, интегратор 6, шину .7 нулевого потенциала, элементы 8 и 9 задержки, первый 10 и второй 11 зарядныеэлементыЭлементы 8 и 9 могут быть выполнены в виде интегрирующих ВС-цепочек.Вкачестве элементов 10 м 11 могутбыть использованы диоды.Устройство работает следующим образом.При переходе в режим хранения управляющий сигнал проходит на управляющий вход элемента 3 через элемент8, а на вход элемента 4 - через эле"мент 11. Следовательно, элемент 3закроется после того, как откроетсяэлемент 4 и проходная емкость элемента 4 переэарядится через малое сопротивление открытого элемента 3. Послетого, как откроется...

Оперативное запоминающее устройство

Загрузка...

Номер патента: 1429167

Опубликовано: 07.10.1988

Авторы: Брагин, Тенк

МПК: G11C 11/40

Метки: запоминающее, оперативное

...шину матричного накопителя 1 и 55вход элемента 3 задержки, а такжеодин из входов 16 второй группы. Врежиме считывания одна из разрядных шин 14 в каждом столбце матричногонакопителя 1 разряжается через соответствующий элемент 13 памяти накопителя 1, а разрядная шина 14 элемента3 задержки разряжается через один изтранзисторов 21, соединенный с возбуждаемым адресным входом 15 накопителя 1. Разряд шины 14 элемента 3 задержки (время заряда регулируетсяпараметрами транзисторов 21) происходит значительно быстрее разряда шин14 накопителя 1. По окончании разряда шины 14 элемента 3 задержки одновибратор 4 вырабатывает управляющийсигнал, запирающий транзисторы ключевых элементов 6 и 7. Транзистортретьего ключевого элемента 12 такжезапирается...

Ассоциативное запоминающее устройство

Загрузка...

Номер патента: 1429169

Опубликовано: 07.10.1988

Авторы: Емелин, Логачев

МПК: G11C 15/00

Метки: ассоциативное, запоминающее

...в третьем состоянии) от шины 7. Далее адрес признака поступает на вход дешифратора 34 блока 10 и на адресный вход блока 5. С помощью дешифратора 34 и элемента И 37 на соответствующем входе 18 разрешения записи формирует" ся сигнал, по которому признак запи" сывается в соответствующую ячейку 11, сигнал наличия связи признаков с помощью элемента И 60 записывается втриггер 63, а триггер 59 устанавливается в единичное состояние, чтосвидетельствует о том, что ячейка 11занята. По адресу, подаваемому наадресный вход блока 5, основная инфомация по сигналу Запись" записываРежим поиска.Ассоциативный поиск по одному из признаков опроса осуществляется за один такт. Для этого код признакаопроса подается на входы 17 всехячеек 11. На вход 21...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 1429173

Опубликовано: 07.10.1988

Авторы: Королев, Михайленко, Цыганков

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...емкости не происходит. Изменение разности потенциалов между заземленными базами и эмиттерами транзисторов .также не вызывает паразитной утечки заряда с элемента 17, поскольку токи55 перезарядки емкостей эмиттерных переходов замыкаются через корпусной провод и не протекают в цепи заряда элемента 17, Паразитная утечка зарядана элементе 17 возникает эа счет нзменения потенциалон между коллекторами и эмиттерами трензисторов 9 и 10.Однако емкость коллектор - эмиттеримеет чисто конструктивную природу и,следовательно, не зависит ни от режима работы транзистора, ни от температуры, К тому же из-за парафаэного изменения потенциалов на эмиттерах транзисторов 9 и 10 при переключении происходит частичная (из-за неравенстваемкостей коллектор -...

Буферное запоминающее устройство

Загрузка...

Номер патента: 1432532

Опубликовано: 23.10.1988

Авторы: Голубчик, Минченко, Паришкура, Рухлядев, Сиверский

МПК: G06F 12/00

Метки: буферное, запоминающее

...15 записывается в блок 10 нли 11 по коду адреса на входе 16, старшие разряды которого через коммутатор 9 поступют на адресные входы блоков 10 и 11. При чтении по этому же адресу информация с блоков 10 илн 11 считывается в регистр 12. С выхода регистра 12 выходная информация по выходу 18 передается во вращение устройства,По окончании цикла записи или чтения в блоке 1 О или 11 снова осуще ствляется полный цикл регенерации.В,конце полного цикла регенерации формируется счетная единица для счетчика 13.Младший разряд счетчика 13 не является адресом регенерации, К адресным входам блоков 10 или 11 подключены через коммутатор 9 только старшие разряды счетчика 13. Поэтому адрес регенерации изменяется только при поступлении двух счетных единиц...

Многоканальное оперативное запоминающее устройство

Загрузка...

Номер патента: 1432606

Опубликовано: 23.10.1988

Авторы: Куракин, Сысоев, Чуркин

МПК: G11C 11/00

Метки: запоминающее, многоканальное, оперативное

...поступают соответственнона входы элементов И 21 и разрешаютпередачу слова, поступающего на входсоответствующего элемента И 27 з свыхода усилителя 8 и далее на выходэлемента ИЛИ 26,Для рассматриваемого случая (совпадение адресов обращенич по первомуи второму каналам) на выходе схемы17(фиг.2) появляется сигнал еди"ничного уровня, который поступит навход элемента И 18 ,1, на другой входкоторого поступает признак режимасчитывания ) сигнал единичного уровня)с регистра 1,Сигнал единичного уровня с выходаэлемента И 18 блока 3, свидетельствующий о совпадении адресов обра"щения первого и второго каналов в ре"жиме чтения, поступает на вход элемента 20 и на вход элемента И 28(и разрешает передачуслова, поступающего с выхода элемента ИЛИ 26,...

Ассоциативное запоминающее устройство

Загрузка...

Номер патента: 1432608

Опубликовано: 23.10.1988

Авторы: Болгов, Кильдюшев, Токмаков, Швыдков

МПК: G11C 15/00

Метки: ассоциативное, запоминающее

...сравнение признаковой последовательности,записанной в блоке 1, с признаковыми последовательностями, содержащимися в блоке 2.Допустим, что в результате проведенной процедуры в блоке 1 записанапрнзнаковая последовательность АСначала сравниваются последовательность А, с блока 1 и последовательность А, с блока 2, Счетчики 3 и 4установлены на первые элементы после"довательностей Аи Асоответственно или сброшены в нуль.Считывание инФормации из блоков1 и 2 производится синхронно по ме143260следовательностей прекращается, Присчитывании конца признаковой последовательности из блока 2 срабатывает элемент И 7, что вызывает сброссчетчика 3 и переключение триггера511 в единичное состояние (фиг. Зб).Считываемая из блока 2 информационная...

Запоминающее устройство с коррекцией ошибок

Загрузка...

Номер патента: 1432611

Опубликовано: 23.10.1988

Авторы: Алексеев, Барановская, Жучков, Ковалев, Кугутов, Росницкий, Савельев, Степанян

МПК: G11C 29/00

Метки: запоминающее, коррекцией, ошибок

...4 низкий потенциал. В этом случае приходит разреша" ющий потенциал на вход первого элемента И 13, на другой вход которого приходит сигнал с синхронизатора 6. Сигнал с выхода элемента И 13 поступает на вход элемента ИЛИ-НЕ 16 и далее на выход устройства. Этот сигнал служит сигналом сопровождения считанной информации.При наличии ошибки, т,е, при необходимости коррекции, управляющий потенциал с выхода корректора 4 поступает на элемент И-НЕ 15. За счет этого сигнал сопровождения от синхронизатора 6 проходит на выход устройства через элемент И 14 и элемент ИЛИ-НЕ 16 с некоторой задержкой, которая наперед задана и определяется необходимым временем на коррекцию. С целью сохранения способности обнаружения двойных ошибок формирование признака...

Запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 1432613

Опубликовано: 23.10.1988

Авторы: Антонов, Емелин, Корженевский, Рябуха

МПК: G11C 29/00

Метки: запоминающее, самоконтролем

...равенединице и его сложение по модулю двасо считанкьм разрядом (равным кулю)приводит к появлению в данном разрядеединичного значения, что и требуется,До появления сигнала сравнения врегистр 24 производится запись контрольных разрядов из блока 16 черезгруппу 19 по сигналу Х 4, При несогласоваки,; записьваечого и считанногоразрядов необх димо скорректироватьконтрольные разояды т.;к, чтобь; онисоответстзовзли записьваемой информации, При этом если сигнал сравнения равен единице, то для приведенияк соответствие конт;ьных разрядовзаписываемой информации достаточнок пр "жним значениям коктропьных разрядов пибавить по модулю два столбец коктролькой м.-.трицы, соответствующий записываемому разряду. Блок20 по адресу записьваемого...

Ассоциативное запоминающее устройство

Загрузка...

Номер патента: 1434501

Опубликовано: 30.10.1988

Авторы: Зубцовский, Лупиков

МПК: G11C 15/00

Метки: ассоциативное, запоминающее

...8 поступает через элемент НЕ 17 на выход 23 устройства, указывая, что она переходит в режим считывания информации. Сигнал с выхода триггера 8 поступает также на вход элементов И 18, выводя 4их из состояния высокого сопротивления, тем самым подключая выход блока 4 к информационным выходам 24 устройства. Сигнал с выхода триггера 8 поступает также на вход элемента И 12, подключая счетный вход счетчика 6 к входу 22 устройства, сигналы с которого увеличивают на единицу адрес чтения при передаче информационной последовательности, записанной в блоке 4.Когда считана последнее слово последовательности, записанной в блоке 4, сигнал со входа 22 устанавливает счетчик 6 в нулевое состояние, а появляющийся в этот момент сигнап переполнения со...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 1434502

Опубликовано: 30.10.1988

Авторы: Криночкин, Мануилов, Соболев

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...с генератора 7 и ступает через элемент 8 на преобра" З 5 з ватель 2, который преобразует радиосигналв акустическую волну. Одноврем 1 знно с генератора 11 на элемент 3 подается служебный радиоимпульс, частрта которого совпадает с центральной 40 чЬстотой радиосигнала, Происходит необратимое смещение доменных границ магнитострикционного носителя, соответствующее акустической волне, возбужденной преобразователем 2. Процессподачи пар информационного сигнала и служебного радиоимпульса повторяется многократно 10-200 раз, одновременно на элемент 4 подается импульс спадающей амплитуды с НЧ-заполнением, длительность которого равна При этом частота НЧ-заполнениябольше либо равна тактовой частотеподаваемых пар радиоимпульсов.Происходит когерентное...

Запоминающее устройство с частичным резервированием

Загрузка...

Номер патента: 1434503

Опубликовано: 30.10.1988

Автор: Безручко

МПК: G11C 29/00

Метки: запоминающее, резервированием, частичным

...чего перебрасывается триггер 58, который подает разрешающий уровень на первые входы группы элементов И 43, и через элемент ИЛИ 55 перебрасывается триггер 60, который блокирует эле 40 ментом И 49 вход регистра 34 сдвига от генератора 40 тактовых импульсов. Далее производят через элементы И 47 и 48 последовательный сдвиг ранее записанной единицы в регистр 33,45 В результате последовательного обращения к каждому разряду (за счет потактного сдвига в регистре 33 единицы) срабатывает соответствующий элемент И 43 и триггер 56, разре 50 шающий работу по первому входу элементам И 45. После срабатывания элемента И 43 сигнал через элемент ИЛИ 53 перебрасывает триггеры 59 и 60, тем самым запрещая через элемент И 4855 выдавать тактирующие импульсы...