Патенты с меткой «запоминающее»
Запоминающее устройство
Номер патента: 556495
Опубликовано: 30.04.1977
Автор: Дормидонтов
МПК: G11C 11/00
Метки: запоминающее
...элементов И соединены с управляющим входом распределителя и выходом блока сравнения, входы которого соединены с другими выходами распределителя. Выходы дополнительных элементов И подключены к другому входу первого регистра.На чертеже представлена функциональная схема устройства,Запоминающее устройство содержит накопитель 1, выполненный на регистрах, распределитель 2, блок 3 задания импульсов различной длительности, блок сравнения 4, основные элементы И 5 и дополнительные элементы И 6. Перед началом работы ЗУ ячейки накопителя 1 и распределитель 2 устанавливают в нулевое состояние, а в блок задания импульсов различной длительности записывают код длительности цикла задержки.При работе ЗУ,на информационные входы ячеек памяти накопителя...
Запоминающее устройство
Номер патента: 556496
Опубликовано: 30.04.1977
Авторы: Лаврентьев, Тимофеев, Шумилов
МПК: G11C 11/02
Метки: запоминающее
...выходам ре 15 гистра числа.На чертеже показана блок-схема предлагаемого запоминающего устройства.Запоминающее устройство содержит регистр числа 1 накопитель 2, прошитый раз 20 рядными шинами 3, формирователь 4 токазаписи, выход 5 которого соединен с однимиконцами всех разрядных шин накопителя,источни 1 ки питания 6 и 7, четные 8 и нечетные9 инверторы. Выходы каждой пары четного и25 нечетного инверторов,подключены соответственно к другому концу соответствующейразрядной шины 3 накопителя 2. Одни входычетных инверторов 8 подключены к источникупитания 7, а входы нечетных инверторов 9 -30 к источнику питания 6. Другие входы всех,/ Составитель В. Вака Тскред 3. Тарасова едактор Т, Рыбало корректор Л. Орло Тираж 735Совета Мипистоткрытийан...
Постоянное запоминающее устройство
Номер патента: 556498
Опубликовано: 30.04.1977
Авторы: Васюхин, Деркач, Карманов, Корсунский
МПК: G11C 17/00
Метки: запоминающее, постоянное
...в виде ди- одной матрицы, состоящей из п секций. Устройство содержит также в числовом блоке дополнительную диодную матрицу 4, состоящую из и секций, шины которой, соединяющие катоды диодов, подключены к другой группе разрядов .регистра адреса 1, а шины, соединяющие аноды диодов, подключены .к входам выходных 5 и дополнительных 6 диодных сборок и к разделительным, элементам (резисторам) 7. Выходы выходных диодных сборок 5 подключены к усилителям считывания 8.Предложенное устройство работает следующим образом.В соответствии с состоянием первой группы разрядов регистра адреса 1 дешифратор 2 подает на одну из подключенных к нему вертикальных шин числового блока 3 высокий потенциал. Через все диоды, подключенные к выбранной...
Запоминающее устройство
Номер патента: 556501
Опубликовано: 30.04.1977
МПК: G11C 29/00
Метки: запоминающее
...блок-схема предлагаемого устройства.Устройство содержит накопитель 1, адресный блок 2, входной регистр 3, выходной,регистр 4, буферный накопитель 5, блок б кодирования информации, блок 7 коррекции информации и сумматоры 8 (по модулю два).Запись и)нформации происходит следующим образом. Двоичное кодовое слово х= (хь , х), х;=О, 1, 1и длины и, первые й разрядов которого являются информационными, а последние (г=п - й) равны О, помещается во входной регистр 3 через входы 9. Из входного регистра 3 слово х,переписывается в накопитель 1 по заданному адресу 10. После этого осуществляется контрольное считывание слова х из накопителя 1 в выходной регистр 4.Слово х = (Х 1) ) хл хг=О) 1) 1(с(п) поступающее в выходной регистр 4, может...
Оперативное запоминающее устройство с блокировкой неисправных запоминающих элементов
Номер патента: 556502
Опубликовано: 30.04.1977
МПК: G11C 29/00
Метки: блокировкой, запоминающее, запоминающих, неисправных, оперативное, элементов
...8 контроля, определяющим работоспособность каждой группы разрядов, и заносится в разряды информационной части блока 7. Число таких разрядов в блоке 7 равно числу групп разрядов в слове дополнительного накопителя 5. Для того, чтобы заполнение дополнительного накопителя 5 было оптимальным, необходимо, чтобы резервные группы разрядов подключались в работе с основным накопителем по такому закону, который бы позволял использовать все резервные группы разрядов дополнительного накопителя 5, но при этом не требовалось бы периодической перекомпоновки размещенной в блоке 7 информации. Цели оптимального заполнения служат элементы И 9, 14 и 15 и ИЛИ 10, 11 и 13, а также специальная программа, реализуемая блоком управления 6 и счетчиком 12. С этой...
Буферное запоминающее устройство
Номер патента: 557415
Опубликовано: 05.05.1977
МПК: G11C 19/00
Метки: буферное, запоминающее
...импульсов, поступающихна вход "Вычитание" 16, выборка в накопителеблокируется благодаря связи шины Запрос" 9 сзапрещающим входом накопителя 1,Повторная передача информации начинаетсяпосле снятия сигнала "Запрос",Если сигнал "Запрос" поступил после передачивяи трех бков информации и втеклозапрашиваемых блоков равно 5, то, нри поступлении сигнала "Запрос" блокируется адресный входнакопителя 1, разрешается работа анализатора начального состояния 6, и на вход "Вычитание" 16реверсивного счетчика 2 поступают импульсы реверса, При прохождении реверсивного счетчика 2через начальное состояние (после 3 импульсов реверса) на выходе анализатора 6 ноявляетея сигнал,который устанавливает коммутатор 8, например,счетнь 1 й триггер, в состояние, нрн...
Постоянное запоминающее устройство
Номер патента: 557418
Опубликовано: 05.05.1977
Автор: Кац
МПК: G11C 17/02
Метки: запоминающее, постоянное
...блок-схПЗУ содержит трансформаторы5574" маторам 1 соот.гис тра, м ПЗУ можно торых в полто ров, что позво- ПЗУ. ния ее устроиство, содер. шитые информационмн обмотками, под. считывания, формирон выходной регистр,к формационными проводами 2 и выходными обмот. ками 3, подключенными к усилителям считы. валия 4, формирователь строба считывания 5 и до полнительный формирователь строба считывания б, соединенные с, управляющими входами клю. чей 7 - 9, установленных между усилителями считы. вання и ячейками О и 1 выходного регистра 2.Прн опросе информационного провода 2 напряжения с вторичных обмоток 3 трансформаторовпоступают на усилители считывания 4, формирователь 5 дает строб после начала импульса опроса, формирователь 6 - строб после...
Запоминающее устройство с автономным контролем
Номер патента: 557419
Опубликовано: 05.05.1977
МПК: G11C 29/00
Метки: автономным, запоминающее, контролем
...И 4подключены к счетным выходам регистра числа 5Устройство работает следующим образом, 3Адрес, по которому необходимо произвести зались числа, поступает по кодовым шинам адреса 9 на регистр адреса 1, Адресный коммутатор 2 выбижет ячейку накопителя 3, в которую необходимо записать число, В первой части цикла записи производится считыватве числа и конролноо кода иэ выбранчой ячейки с фиксацией кодов в регистре 5. После этого блок управления б вырабатывает управляющий элементами И 4 сигнал, по которому код адреса через элементы И 4 поступает на счетные входы триггеров регистра числа 5, где производится поразрядное сложение кода адреса и кода числа, Поскольку с итанное число представляет собой по разрядную сумму кода адреса и кода числа, то...
Оперативное запоминающее устройство
Номер патента: 559282
Опубликовано: 25.05.1977
Авторы: Агренич, Диго, Егоров, Коган
МПК: G11C 11/00
Метки: запоминающее, оперативное
...(на регистре адреса 1 продолжает оставаться код адреса, к которому производилось обра. 10 15 20 25 30 35 45 50 55 6 О щенке по записи к ОЗУ). Блок управления 7 выдает сигнал на вторые входы 15 одноразрядных алеман тов свертки 10, блокируя их, и считанная из накопи. теля Ф информация не проходит на выходы 19 ОЗУ, а подается на входы 18 сумматора 8,В сумматоре производится сложение по модулю "два" записанного н считанного кода числа н в тех разрядах сумматора 8, в которых не произошло совпадение записанного и считанного кодов, появляется "единица , Таким образом, наличие единицы" на выходе сумматора 8 в каких;либо разрядах свидетельствует о неисправности в этих разрядах числа накопителя 4, к которому произошло обращение по записи,...
Аналоговое запоминающее устройство
Номер патента: 559283
Опубликовано: 25.05.1977
Авторы: Дроздов, Крюков, Куликов, Перфильев
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...аналоговое запоминают элемент И и дополиительй вход которого соединен срез повторитель напряжения 7 на вход преобразователя 1, на выходе которого вырабатываются нм пульсы напряжения с длительностью, соответствующей запоминаемому напряжению (см. фиг, 2 б),Импульсы напряжения с выхода преобразовате.ля 1 (см. фиг. 2 б) и задающего генератора 10 (см.4 жг, 2 а) поступают на ключ 2.С выхода ключа 11 импульсы (см. фиг. 2 в следуют на управлякнций вход импульсного источника тока 2, состоящего из источника тока 12 и ключевой схе: 1 О мы 13. Импульсы тока с выхода импульсного источника тока 2 разряжают интегрирующий конденсатор 5 ем. фиг. 2 д). Импульсы напряжения с инвертора 14 янерато й ра 3 через элементИ 15 поступают на ключ 4 до напряжения...
Аналоговое запоминающее устройство
Номер патента: 559284
Опубликовано: 25.05.1977
Авторы: Подольный, Чумак, Ямный
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...устройства, управляемые генераторы тока 13, 14, Причем выходы элементов 7 и 8соединены с управляющими входами генераторов; З 6тока 13 и 14, выходы которых подключены к другой обкладке конденсатора 1 О, входу повторителянапряжения 12 и через ключ 11 к инвертирующемувходу и выходу операционного усилителя 1. Другойвход второго элемента сравнения 2 подключен квыходу устройства. Управляющий вход ключа 11подсоединен к выходу генератора импульсов 9,Устройство работает следующим образом. Заисходное состояние принят момент времени, когдаключ 11 разомкнут н триггеры 5 и б сброшены, т.е.генераторы 13 и 14 отключены от конденсатора 10.В этом случае на конденсаторе 10 будет запомнена некоторая величина напряжения Любое значе.ние входного напряжения...
Запоминающее устройство
Номер патента: 560255
Опубликовано: 30.05.1977
Авторы: Городний, Корнейчук, Тарасенко, Торошанко
МПК: G11C 11/00
Метки: запоминающее
...слова записывается набуферной регистр 5, управляющая часть декодирустся блоком 9 и проходит на счетчик10. Блок 7 декодирования по шине 22 настраивается на декодирование корректирующегокода, мощность которого равна числу, записанномуа счетчике 10, т. с. числу т+1. Информационная часть слова с буферного регисзра 5 дскодируется и корректируется блоком7 и выдается па регистр 8 слова.При этом возможны три варианта работыолока 7 декодирования:) исправлена т+1 ошибка (т+1 - число,записанное на счетчике) 10);6) исправлсно число опшбок меньше т;в) исправлено т ошибок.Одновременно с выборкой информации изнакопптсл 5 2 па реГистр 8 слоьа код адресана рсгистрс 1 сравнивается элементом 15 ссодержимым адресн части 17 Всех регистров блока 16.В Та ,Т....
Запоминающее устройство
Номер патента: 560256
Опубликовано: 30.05.1977
Автор: Петросян
МПК: G11C 11/06
Метки: запоминающее
...провод 14 и логический элемент И 10 передается на вход логического элемента ИЛИ 11. На всех невыбранных выходных проводах наводится ЭДС помехи от двух полувыбранных сердечников. Однако эти помехи на выход логического элемента 11 не попадают, так как входы логических элементов И 10 не возбуждаются. При записи кода 1 по данному адресу ЗУ на выходном проводе Изобретение от технике и может б строения запомина Известно запоми жащее регистры ад динены с входами копитель на ферри которых прошита о двумя адресными адресных обмоток шифраторов адресасхема Она шифра 5 шифра ферри менты Раб ющим 0 Доп подан адреса посыл вание 5(11) 560256 лена функциональная стройства,тры 1, 2 адреса, деа, дополнительный де 6, накопитель 7 на 8, 9, логические...
Запоминающее устройство
Номер патента: 560258
Опубликовано: 30.05.1977
Авторы: Верижников, Громов, Панферов
МПК: G11C 21/00
Метки: запоминающее
...схема устройства,где 1 - блок циклической памяти; 2 - коммутатор; 3 - вход блока циклической памяти;20 4 - выход блока циклической памяти; 5 - первый вход коммутатора; б - второй выход коммутатора; 7 - шина управления; 8 - первый выход коммутатора; 9 - второй вход коммутатора.25 Устройство работает следующим образом.На шины 7 управления подают код, который сохраняют неизменным на время информации. Этот код позволяет разбивать память на информационные зоны. При подаче единич ного уровня на шину управления соответству560258 Составитель В. фроловТехрсд Л, Брахнина Редактор И. Грузова 1(орректор Л. Брахнина Заказ 1623/11 Изд. М 538 Тираж 735 Подписное ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и...
Многоканальное оперативное запоминающее устройство
Номер патента: 560259
Опубликовано: 30.05.1977
Авторы: Баран, Калинин, Кобозев, Морозов, Швец
МПК: G11C 21/00
Метки: запоминающее, многоканальное, оперативное
...возбуждает блоки 3 временной выдержки, предназначенные для приема стартовых единиц, считываемых из элементов 8 задержки в режиме ожидания. После запуска всех блоков 3 временной выдержки включается блок 1 синхронизатора и вырабатываются тактирующие серии управления элементами 8 задержки в соответствии с сигналами, считываемыми с элементов задержки. Блок синхронизатора производит также и синхронную запись стартовых единиц в элементы задержки. После записи стартовых единиц осуществляется побитная синхронная запись информации в элементы задержки с регистра 4, предусмотренного для хранения и логической обработки информации через преобразователь 5, преобразующий параллельный код информации в последовательный, регистр 6 и блок 7, который...
Долговременное запоминающее устройство
Номер патента: 561222
Опубликовано: 05.06.1977
Авторы: Гобчанский, Загорец
МПК: G11C 17/00
Метки: долговременное, запоминающее
...обмоткой дополни.тельного трансформатора.На чертеже изображена блок-схема ДЗУ, содержагцего два четырехразрядных числа.ДЗУ содержит адресный дешифратор 1, выходыкоторого подключены к информационным проводам 2 с диодами 3, резлизую 1 ш 1 ьт координатную25 ыборку, Инфорьапионные провода проложены че56 222 ОН КИПИ Эвквз 1581/154 Тарвж 729 Филиал ППП " Пвтект ", г. Ужгород, ул, Проектнав, 4 3реэ трансформаторы числового блока 4 в эависи. мости от записанной информации, а через дополнительный трансформатор 5 всегда в направлении эа. пиан "1" (причем сигнал "1" соответствует заднему фронту адресного тока). Выходные обМотки гран. сформаторов оединены со входами выходных уси. лителей 6, управляющие входы которых соединены с выходами...
Аналого-динамическое запоминающее устройство
Номер патента: 562005
Опубликовано: 15.06.1977
Авторы: Вишневский, Ходак
МПК: G11C 27/00
Метки: аналого-динамическое, запоминающее
...запоминанием сигналов в реальном масштабе времени, что не позволяет считывать запомненный сигнал с помощью низкочастотного осциллографа. Описываемое устройство является развитием известного, защищенного основным авторским свидетельством, и отличается от него тем, что в него введены последовательно соединенные генератор, модулятор и расширитель импульсов, включенные между входом первого элемента задержки и выходом устройства, Это расширяет область применения устройства. Исследуемый однократный или непериодический сигнал после ключей управления 1, поступает в первый элемент задержки 2 и генератор 9, При этом сигнал своим передним фронтом запускает генератор 9, который вырабатывает короткие стробирующпе импульсы с периодом Т,...
Аналоговое запоминающее устройство
Номер патента: 562006
Опубликовано: 15.06.1977
Авторы: Артамонов, Голяков, Марков, Минаев
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...диаграмма, поясняющая его работу.Устройство состоит из нелинейных элементов 1, 2, коммутатора 3, накопительного элемента 4, усилителя 5, триггеров Шмидта 6, 7.Устройство работает следующим образом,Входной сигнал х(т) поступает на входустройства, Через нелинейный элемент 2 икоммутатор 3 этот сигнал поступает на накопительный элемент 4 до момента времени 11.В момент 11 нелинейный элемент 2 выдаетсигнал на триггер Шмидта 7, который, сраба 10 тывая, выдает сигнал на коммутатор 3. Коммутатор 3 отключает накопительный элемент4 от нелинейного элемента 2 и подключаетего к нелинейному элементу 1. Сигнал на накопительном элементе 4 уменьшается до ве 15 личины Амон. В момент времени 12 нелинейный элемент 1 выдает сигнал на триггерШмидта 6,...
Оперативное запоминающее устройство с самоконтролем
Номер патента: 562007
Опубликовано: 15.06.1977
Автор: Тафинцев
МПК: G11C 29/00
Метки: запоминающее, оперативное, самоконтролем
...следующим образом.Адрес, по которому необходи о произвести запись числа, дешифрируется дсшифратором 20 адреса 2, в результате чего выбирается ячейка памяти, в которую требустся записать число. Число, которое необходимо записать, поступает из числовых шин 13 через управляощие элементы И 7 на регистр числа 6. По сиг налу из блока управления 12 код числа через управляющие элементы И 5 и формирователи записи 4 поступает на инрормационныс входы накопителя 1, 1-1 апример, для устройства типа 3 Д сигналы с формирователей зо записи поступают на шины запрета, Предварительное считывание числа из выбранной ячейки не рассматривается. Прц записи числа в выбранную ячейку памяти ца информационных выходах накопителя 3 возцикаот сиг- З 5 палы с...
Запоминающее устройство
Номер патента: 562865
Опубликовано: 25.06.1977
Авторы: Жучков, Ломов, Мочалов, Чиркин
МПК: G11C 11/14
Метки: запоминающее
...4. Перед экраном 10 расположен источник 11 поляризованного света, С другой стороны пластины 1 расположены анализатор 12,фотоприемник 13, выполненный в виде двухнезависимых светочувствительных элементов,выходы которых включены по дифференциальной схеме 14.Работа запоминающего устройства протекает следующим образом.Нулевое состояние ячейки характеризуется присутствием цилиндрического домена 2,формируемого источником поля смещения 3под свободным концом аппликаций 4, единичное - присутствием домена 2 под ее среднимуглом, а индикационное - под петлей 5. Запись едпни гной информации в выбраннуюячейку осуществляется с помощью последовательности токовых импульсов, поступающихв проводники 8 и 5 от дешифраторов 9 и 7.При этом полярность импульсов...
Аналоговое запоминающее устройство
Номер патента: 562867
Опубликовано: 25.06.1977
Автор: Демидов
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...по напряжению, равный единице, ключи 3 - 5, выходной конденсатор 6, согласующий усилитель 7, имеющий коэффициент передачи по напряже ншо больше единицы, блок 8 подзаряда, представляющий собой резистивный делитель с большим выходным сопротивлением, блок 9 записи сигнала и блок 10 управления.Устройство работает следующим образом.В режиме записи на управляющий вход ключа 3 с блока 10 управления поступает импульс длительностью тз. Под действием этого импульса ключ 3 открывается и накопительный конденсатор 1 заряжается до уровня выходного напряжения блока 9 записи сигнала (см. фиг. 2 а интервал 11 - 12), прп этом на выходе устройства устанавливается напряжение, равное выходному напряжению блока записи.По окончании записи сигиреходит в режим...
Ассоциативное запоминающее устройство
Номер патента: 564656
Опубликовано: 05.07.1977
МПК: G11C 15/00
Метки: ассоциативное, запоминающее
...за фпоминающих регистров 1, вторые входы 8 к соответствующим выходам регистра опроса 4, третьи входы 9 одноименных блоковсравнения 3 объединены и подключены кРпервым выходам 10 данных блоков 3, четвертые входы 11 одноименных блоков сравнения 3, кроме последних (верхние - начертеже), объединены и соединены со вторыми выходами 12 последующих блоков сравнения 3, пятые входы 13 блоков срав- ЗОненни 3, кроме первых, подключены к третьим выходам 14 предыдущих блоков сравнения со входами детекторов 6.Устройство работает следующим образом, 35Первоначально в приэнаковые разряды2 запоминающих регистров 1 и в разряды5 регистра опроса 4 заносятся соответствующие коды признаков. В процессе ассоциативного поиска каждый блок сравнения 3...
Аналоговое запоминающее устройство
Номер патента: 564657
Опубликовано: 05.07.1977
Автор: Чернов
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...импульс;Бсли р выбрано достаточно малым,то моментпоявления первого импульса преобразователя определяется софотношением а риР О)0 О 1В моментнапряжение на запоми нающем конленсаторе01(О ) = О (1- - )=О -аР=.ВРсвк ц вхвкщ= сом 1,Выходной импульс преобразователя устанавливает триггер 4 в единичное состояние, Выходное напряжение, снимаемое с единичного выхода триггера, поступает через резистор 5 на информационный вход элемента И и через. элемент ИЛИ на управляющий вход элемента И,В результате на запоминающий конденсатор будет подано дополнительное напряжение, за счет которого он получает дополнительный заряд, равныйародоп о()где Оо - амплитуда импульса триггера;Ткцр, - постоянная времени заряда запомиыаюшего конденсатора от дополнительного...
Аналоговое запоминающее устройство
Номер патента: 564658
Опубликовано: 05.07.1977
Автор: Родионов
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...операционный усилитель 1, пассивные элементынапример резисторы 2 и 3, первый ключ 4, повторители 5-7 напряжения, элементы 8-10 памяти, второй ключ (на чертеже не пока- О зан) с контактами 11 и 12 и третий ключ13. Иэ вестнойство, со запоминаюшее устационный усилиключенный в цепь аналоговое ержашее опеент памяти,язи 11остатком яв тель и элем обратной св Его неяется, невысока чность. Наиболе сушство,вход тм эленос сод е рого со ментом и ч с выходом ния, второй женна, входы вому н второ первый ключ ент перчередусиочност едостаточна. Белью иэобрете очности работы у ни контактынуты, При является повышение ства. Поставленная Изобретение относится к автвычислитеЛьной технике и можпользовано для запоминания анасигналов,близким по технической...
Постоянное запоминающее устройство
Номер патента: 565326
Опубликовано: 15.07.1977
Автор: Шилинговский
МПК: G11C 17/00
Метки: запоминающее, постоянное
...ко входу разрешения записи регистра 1. Выход последнего разряда регистра 1 подключен ко входу первого разряда и образует кольцо. Параллель- ные информационные выходы ячеек 2 регистра сдвига 1 соединены с первымп входами элементов И 3, вторые входы которых подключены к адресным шинам 7, а выходы - ко входам элемента ИЛИ 4, с выхода которого снимается информация в последовательном коде.При подаче импульса Обращение на вход регистра 1 приходит разрешающий сигнал и в регистре записывается начальный код числа, При этом возбуждена одна выбранная адрес 565326ная шипа 7, с которой разрешающий сигнал подаемся на один из элементов И, на другом входе которого устанавливается информация соответствующего разряда начального кода числа, который...
Постоянное запоминающее устройство с самоконтролем
Номер патента: 568081
Опубликовано: 05.08.1977
Авторы: Алумян, Ваганян, Гаспарян, Иванов
МПК: G11C 17/00
Метки: запоминающее, постоянное, самоконтролем
...дана блок-схема предложенного постоянного запоминающего устройствас самоконтролем например, п2),Устройство содержит дешифратор адреса 1,накопитель 2, состоящий из запоминающихблоков Э и 4 и шифраторов 5 и 6, блокиконтроля 7 и 8, и - разрядный регистрчисла 9, сумматоры 10 и 11 по модулюдва, элементы "И" 1215,Выходы дешифратора адреса 1 подклю 1 Очены к накопителю 2, выходы запоминающихблоков 3, 4 - к входам шифраторов 5, 6 иблоков контроля 7, 8, Выходы шифраторов 5,6 подключены к входам регистра числа 9и сумматоров по модулю два 10, 11. Вы 15ходы блоков контроля 7, 8 подключищ Кодним входам элементов И" 12-18, дрэаевходы которых соединены с выходами сумматоров по модулю два 10, 11, Выходыэлементов "Иф 12 15 подключены к...
Аналоговое запоминающее устройство
Номер патента: 568082
Опубликовано: 05.08.1977
Автор: Климов
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...к блокам записи 5 и 6 и к блокам установки в начальное о состояние 7 и 8. Бпоки 5 н 6 вьполнены в виде генераторов тока, блоки 7 и 8 сос тавлены нз транзисторного ключа и диода (не показаны). Входы повторителей (истоковых) 9, 10 подключены к соответствующим конденсаторам 3, 4, а выходы - к одним входам блоков сравнения 11, 12, въвюлаенных в виде дифференциальных усилителей. К выходам блоков сравнения 11, 12 послед ством образиной связи подключены соответ ствующие блоки записи 5, 6. Другие входы блоков 11 и 12 соединены с информационным входом 1 3 устройстваеВходы блоков 5 и 6 подключены к уп равляющему входу 14 устройства. К выхо р дам повторителей 9 и 10 подключены вхс- ды делителя напржкения 15, выход которого соединен с выходом...
Аналоговое запоминающее устройство
Номер патента: 568083
Опубликовано: 05.08.1977
Автор: Дубицкий
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...т. е. ЬЦ Кс.п 1, то выражение (5) перепишется ЬОКсзт+ьО дО, Кст (6)Иэ (4) и (6) найдем статическую погрешность устройствади-д О,тгй: - жКиКс пл35Ъ,Из сравнения величин Ос гии 6 слн видно,что погрешность устройства уменьшается в2 КСп раз,Устройство (фиг. 2) с замкнутыми клю- щ 0чами 7, 8 и разомкнутым 3 охвачено пер.вым контуром отрицательной обратной связии находится в режиме выборки. Элементамиобратной связи в данном режиме являетсякомчаратор 10, суммирующий усилитель 11и ключ 7. Необходимую инверсию сигналас выхода 2 усилителя для обеспечения требуемого в контуре баланса фаз (для обеспечения устойчивости) осуществляет ком- л.паратор 10. Напряжение на конденсаторе 5, 50,и входе 18 усилителя 1 ме ляется синфазносо входным...
Магнитное запоминающее устройство
Номер патента: 568971
Опубликовано: 15.08.1977
Авторы: Жмакин, Тимофеев, Шумилов
МПК: G11C 11/08
Метки: запоминающее, магнитное
...чертеже представлена схема предлагаемого магнитного запоминающего устройства.Магнитное запоминающее устройство содержит матрицу памяти 1, выполненную на трехотверстных сердечниках 2 флюксорного типа из материала с ППГ, прошитых шинами выборки 3, 4, проходящими через большие отверстия сердечников, шиной режима 5, проходящей через первые крайние отверстия сердечников в одном направлении, а через центральные отверстия - в другом направлении, шиной управления-выхода 6, проходящей через вторые крайние отверстия сердечников. Шины выборки 3, 4 подключены к формирователям токов выборки 7, 8, шина режима 5 - к формирователю тока режима 9, а шина управления-выхода - к блоку управления записью и съема сигнала 10, на вход которого поступают...
Аналоговое запоминающее устройство
Номер патента: 570109
Опубликовано: 25.08.1977
Автор: Феоктистов
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...устройствосодержит дифференциальный усилитель, вынолнеяный не транзисторах 1-3, резисторы4-10, диоды 11-16 и конденсатор 17, шину постоянного напряжения 18, шину управФляккцих импульсов 19.Работа устройства происходит следующимобразом, Во время процесса выборки нв шину управляющих импульсов устройства поступают два идентичных о"рицвтельяых импульса управления, которые обеспечивают обратное смещение диодов 15 и 16, При этомток от источника питания, протекая черезрезисторы 4, 5, циоцы 11-14 и резисторы 9, 10, смещает диоды 11-14 в прямом З 0направлении, Благодаря етому конденсатор 17заряжается до величины выходного напрягекия дифференциального усилителя с постояннойвременц.7 С(г +2 г )где С - величине емкости конденсатора 17;-...