Буферное запоминающее устройство

Номер патента: 1517065

Авторы: Зубцовский, Лупиков

ZIP архив

Текст

Изобретенце отшзсится к вычислительцой технике ц может быть цспользовапо Б качестве буферпой памяти для храценцтестовых воздействцц прцпостроенш контрольцо-диагностической аппаратуры средств вычислительной техники,Цель изобретецил - расширение области применения за счет увелБчеиияхранцмоц информацш,Па чертезке приведена структурнаясхема устройства,Устройство содержит первый 1 и второй 2 блоки пачлт 1, второй 3 и первый 4 счетчики, ренерсцвцый счетчик 5,перво)й б ц зторой 7 элегепты 11 г 1,первый 8 и второй 9 элементы 11, злемепт 10 задер:ккц, элемент ЦГ 1 1, перль 1 12 ц Бтороц3 0 понцбр ат 01 зы, пц) о рмаццсшые Бходь 14, цнфоргаццоцпь:еВыходи 15, Бхэ 11 ь7-19 сцнхрош 1 з ацш,выход 2 О)01)ел) и) сяУстройстза работает следуоцпг образоо:, 25Устройства имеет дза режима работы,а :ЕПЦО: ЗЕКЦ. ЗППЦС гЕСТОБЬХ ЕЗОЭдейстшш ц ре;кцм цх чтения,3 зежцм записи, "зторый л. летслцсхсдць, устрсцстезо переводитсяполнлепцег Б.:сокаг 3 ;говця сигпалца зходе 19 пр: эт ). Пг) пало.:г) "ль 1)Оу пе 1 зе(,у 1:1 Ееа п(1 Входесз(бат.Б:е-дсззцбратср 1, вь:."пой сигпзз Отос 1 . у)та гвз 3 ст Бпулевое сэс)ли 1) счзтчцк 1 3-5Зап;с тестогх "эь)ейск Бцй произ -роди сл следуоТик обр зом,ез слскепаьятц .3 апцсываОгся тестоные воздействия (данцые) с цп 1)ормаццоцпых 13:(сд)э 3 14; стзойстналом по Б:(оду 16 устройстгза, которьй,поступая на управ поЦП 1 вход блока 1гаг 5 тц, запцсынаат дпшые по адресу,сформцрэваццог.у па счетгп.(ах 3 (стар-,5шце разрлдь;.Дреса) и 4 (ьледс разр 51 д: адреса), ПЗи Бь 1 соксг у 3013 Пз си 1нала ца входе.19 в это случае открыт элемецг 1 8 ц счетчш(ц 3 ц 4 образуот едцнц ць:ы счет)шк адреса, 1.010дц)кадил а;1 зеса записи прои.з)зодцтслпс заДиему)рде 1 Г" ,сеп ила ца 13 (адсб оЬ р екиме з апис) ез бл 01 1 ппл тизагсьваогс,. Песка:г ко блоков Д:,ных(тестовь)х последовательностей) л, Г)Ф ) 55С, Бсе эи последонагельеостц ц.е -го 1 Одц 1 ак 013 уо длину (1;ОлцчестБО иформациоешых слоев), рагзцуо кодуопересчета счет тика 4, а(:г сб;)азо,вьходные сигналы счетчика 4 опреде-,ллот текуццй адрес и 1 юргациоцпогослона в тестовой последснаельности,идецтифпкатороы которой явлшотсн выходпые сцгцалы счечцка 3,По окончании записи в блокпамяти тестоных последовательностей необходцго записать упранляоЦуо ицфоргацис н блок 2 памяти, Запись в блок2 памяти производится по адресам,формируемым иа счетчике 5 Ез режимепрямого счета ьоздейстнием сигналапо входу 18, который поступает навход управления блока 2 памяти, Иодифцкация содеЗжц."Ого счетчик 5 произ -Бсдц 1 ся Б этом случае и 3 дпему фроту сцгцапс 1 па 13:ез .8 3 ап) е)Баеа гБ б 10 к 2 паг 5 тц ь;1; я иЗедстазл л е т с О б 0 и и О Г л е до 3 ат.) ь 0 с г ь 1) е ет и)ц)(атаров тесон,хсгедовате 311 ност.ц, которые е)сз: кпл быть Боспроцз;с -децы 11 зезкиые что:Зл пр ем цдентифп(1103 псрззоц по счету Б)ссроезвод 1;Ой т" с о .3:)й посз 1 еда лаз 33113 пост записываетсл Б блс. 2 паг),.ти последним,1 апрцер, ееи в 3 ок 2 памяти погссзодовгтезьео-гз) )раста.ццм дресаг,1:.) 5 с нуевана, будут записань1 дентцфи(ат 01 зы Б)1,Л,ЭрЛ,1,Л, то. Со, .Одц:о 530.произнеси последо:ь)10 стц Б следу 01 цсм ПО ) 5)ке1,е, И.,Л,11,С,Б,Осте сЛтцл воеского у,оннл сиг,:).)а по нхоцу 19 устройство переводцтсл з режим чтецел тсстовых последсватльцсс)ей, Прц это. пс положител 1 ному перепаду сигнала на выходе элеепт; 11( 11 срабатывает одновибратор 13, Выходной сигцал которого проходит через элемент ЛИ 7 ц уменьшает Еа )-дшццу соер:кц.ое счетчш(а 5, Псле чего сигнал )а выходе )31 еыента 10 .ацержки перел:сывает код лерг)ого воспроизнодимого идентификатора (тестовой последовательеости), считыгзаемь;:" ц 3 блока 2 па)лтп пО адресур сфсргро 3 цпому на счетч;ке 5 Б счетчик 3 1;.Екик образом, подготавлигзается наальяый ацрес чтсция пернсй цнформапз.о 1 се По(Сдовательиости, Чтение цпфсрмациоццых слои данной последоваесзьпостп ца Выходы 15 гстройстна гэоцзводис под Воздействием сггналов зо Б;)ду 1 упразлецця, Задним фроптсм сцгцала ца Выходе элемента 11 Л 1 6 процзводцтсл модификация содерЕкиого счетчик," 4, Го Окопчании чте5 15 ния первой тестовой последовательности на выходе переполнения счетчика 4 появляется сигнал, которьп проходит через открытый элемент И 9, и элемент ИЛИ 7 уменьшает на единицу содержимое счетчика 5, Задержанный на элементе О задержки сигнал перепишет с вьходов блока 2 памяти в счетчик 3 код дентфатора следуошей информационной последовательности, чтение данных которой производится аналогично описанному выше, Режим чтения выполняется до тех пор, пока на выходе заема счетчика 5, т,е, на выходе 20 устройства, не появится сигнал, свидетельствуощип об окончании режима чтения, 7065 бодновибраторы, второй вход первогоэлемента ИЛИ является вторым входомсинхронизации устройства, информационные входы второго блока памяти соединены с информационными входами уст.- ройства, вход сулировая реверсивого счет чи сов-, с Входоь спаси-чтения второго блока памяти и яв ляется третьим входом синхронизацииустройства, выходы реверсивного счетчика соединены с адресными входамивторого блока памяти, выходы которогосоединены с информационными входами 15 второго счетчика, вход задания режима которого соединен с выходом элемента з адеркк, вход которого соединен с входом вычитания реверсивногосчетчика и выходом ворого элемента 20 ИЛИ, первый вход которого соединен свходом второго одновибратора, входкоторого соединен с вторым входомвторого элемента И и выходом элемента НЕ, выход переполнения первого 25 счетчика соединен с первым входомпервого элемента И и первым входомвторого элемента И, выход которогосоединен с вторым входом второго элемента 1 ЛИ, выход первого элемента И 30 соединен с входом синхронизации второго счетчика, выходы которого соединены с адресными входами второй группы первого блока памяти, выход первого одновибратора соединен с входаминачаль.ой установки первого, второгои реверсивного счетчиков, вход элемета НЕ соедкен с входом первогоодновибратора и вторым входом первогоэлемента И и является четвертым вхо дом синхронизации устройства, выходперемещения реверсивного счетчика является выходом Накопитель пуст" устроиства е формула изобретения Буферное запоминающее устройство, содержащее первый блок п "лят, информационные входы и выходы которого являются соответственно информационны - ми входами и выходами устройства, первый вход первого элемента ИЛИ соединен с входом записи-чтения первого блока памяти и является первым входом синхронизации устройства, выходы первого счетчика соединены с адресными входами первой группы первого блока памяти, вход синхронизации первого счетчика соединен с выходом первого элемента ИЛИ, элемент задержки, элемент НЕ и первый элемент И, о т л и ч а ю щ е е с я тем, что, с целью расширения области применения устройства за счет увеличения объема хранимой информации, в него введены: второй блок памяти, второй счетчик, реверсивный счетчик, второй элемент И, второй элемент ИЛИ, первый и второй Заказ 6396/53 Тираж 558 Под пи с 0 е ВНИИПИ Государственного комитета по изобретениям и открытяг при ГКНТ СССР 113035, Москва, Ж, Раушская наб., д. 4/5Производственно-издательский комбинат "Патент", г.Ужгород, ул. Гагарина, 101 Со с т ав ит ел ь 0, СычевРедактор В,Бугренкова Техред А.Кравчук Корректор М,Максимишинец

Смотреть

Заявка

4392569, 14.03.1988

ПРЕДПРИЯТИЕ ПЯ А-3756

ЛУПИКОВ ВИКТОР СЕМЕНОВИЧ, ЗУБЦОВСКИЙ ВАЛЕРИЙ АВЕНИРОВИЧ

МПК / Метки

МПК: G11C 19/00, G11C 29/00

Метки: буферное, запоминающее

Опубликовано: 23.10.1989

Код ссылки

<a href="https://patents.su/3-1517065-bufernoe-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Буферное запоминающее устройство</a>

Похожие патенты