Патенты с меткой «запоминающее»
Буферное запоминающее устройство
Номер патента: 982095
Опубликовано: 15.12.1982
МПК: G11C 19/00
Метки: буферное, запоминающее
...И-ИЛИ 02, подключает к адресным входам нако. пителя 1 выходы первого сумматора 9,,Текущий адрес записи Формируетсяследующим образом.На входы первого слагаемого сумма- Мтора 9, начиная с младшего разряда,поступают соответственно выходы 1, 2,К разрядов счетчика 5 адреса, На фвходы второго слагаемого сумматора 9, начиная с младшего разряда, поступают выходы соответственно К+1, К+2,разрядов счетчика 5 адреса. В накопитель 1 по адресу, сформированному на выходах сумматора 9, осуществляется запись информации, находящейся на входных шинах 11 числа. По окончании записи сигналом на шине 7 "Иодификация адреса записи" добавляется единица к содержимому счетчика 5 адреса.При выполнении операции чтения информации из накопителя 1 на шине 3 "Код...
Запоминающее устройство с исправлением ошибок
Номер патента: 982098
Опубликовано: 15.12.1982
МПК: G11C 29/00
Метки: запоминающее, исправлением, ошибок
...накопителя и45 первому выходу коммутатора, а другой вход является одним из управляющих входов устройства, одни из входов блока декодирования и входы Формирователя сигналов некорректируемой ошибки подключены к выходам формирователя50 контрольных сигналов, вход которого и другой вход блока декодирования соединены с выходом второго регистра.На чертеже изображена Функциональная схема запомйнающего устройства с исправлением ошибок.Устройство содержит адресный блок 11 первый регистр 2, служащий для 8 4хранения входной информации, блок 3кодирования, накопитель 4, второй регистр 5, служащий для коррекции инФормации, формирователь б контрольныхсигналов, выполненный в виде двухуров.невого генератора синдрома ошибки,блок 7 декодирования,...
Запоминающее устройство с контролем цепей коррекции ошибок
Номер патента: 982099
Опубликовано: 15.12.1982
МПК: G11C 29/00
Метки: запоминающее, контролем, коррекции, ошибок, цепей
...соответственнона регистр 1 и регистр 2, Информационные сигналы с регистра 1 поступают на вход . шифратора 5. При отсутствии ошибок в считанной инфор-мации и правильной работе шифратора5 контрольные сигналы, сформированные шифратором 5, полностью совпадают с сигналами, хранимыми в регистре 2, Соответственно на выходах схефо мы 6 сравнения все сигналы должныбыть равны нулю, и при правильнойработе схемы 6 сравнения и дешифра"тора 9 на третьем выходе последнегодолжен быть сигнал единицы (выбран Я нулевой выход дешифратора 9), Еслиже при считывании произошла ошиб-ка, то на выходах схемы б сравнениясигналы отличны от нуля, т,е. Форми982099 бв четвертой графе - смысловоезначение соответствующих сочетанийзначений сигналов в первых трех гра-...
Резервированное запоминающее устройство
Номер патента: 983752
Опубликовано: 23.12.1982
Авторы: Дворецкий, Петровский, Шастин
МПК: G11C 11/00
Метки: запоминающее, резервированное
...На первые входы сумматора 8 поступает информация из резервного блока 4.Поразрядная сумма по модулю два информации, поступившей из блоков 3 и 4 памяти, с выхода сумматора 8 поступает на вторые входы коммутатора 12 (фиг. 1). Если блоком 7 не зарегистрировано искажение информации, поступившей с выхода коммутатора 5, то он вырабатывает сигнал, разрешающий прохождение этой информации через коммутатор 12 на вторые входы элементов И 11 и на первые входы сумматора 9. Если результат контроля отрицательный, то через коммутатор 12 на вторые входы элементов И 11 и на первые входы сумматора 9 поступает информация с выходов сумматора 8. Поразрядная сумма по модулю два информации, поступившей с выходов коммутатора 12 и информационных...
Запоминающее устройство
Номер патента: 983753
Опубликовано: 23.12.1982
Авторы: Акопян, Ерофеев, Ушаков
МПК: G11C 11/22
Метки: запоминающее
...и величина остаточной поляризации под электродом 5 пластины 2 как при 10 записи, так и при считывании информации остается неизменным. Перед на.чалом записи на шину 9 подаетая сигнал, который отключает генератор 12 и подключает входы усилителей 10 че рез ключи 8 к шине нулевого потенциала для предохранения усилителей от воздействия импульсов записи. Запись "1" ("0") осуществляется подачей импульса записи положительной (отрицательной) полярности на выбранные шины 7. При считывании информации на шину 9 подается сигнал, отключающий входы усилителей 10 от шины нулевого потенциала и включающий генератор 12, с первого выхода которого напряжение возбуждения прямоугольной (или синусоидальнойформы с амплитудой, много меньшей амплитуды напряжения...
Ассоциативное запоминающее устройство
Номер патента: 983755
Опубликовано: 23.12.1982
Автор: Радченко
МПК: G11C 15/00
Метки: ассоциативное, запоминающее
...являются входами ассоциативных признаков Х. Общие "земляные" шинч, соединяющие генераторы 7 с преобразователями 6 и 6,.не показаны, чтобы не усЛожнять чертеж. Модулирующнй вход источника 1 света присоединен к источнику записываемого текста Ч. Выходные сигналы У снимаются с выхоца фотоприемника 5.Предлагаемое устройство работает следующим образом.Каждый генератор 7 с помощью электроакустических преобразователей б и 6 возбуждает в пластине синтезатора 2 по крайней мере две ультразвуковых волны, которые взаимодействуют, образуя стоячие волны и, тем самым, динамический транспарант, являющийся эквивалентом одной йазово-рельефной пластины известного устройства. Множество генераторов 7, нагруженных на другие комбинации преобразователей б и...
Запоминающее устройство
Номер патента: 983756
Опубликовано: 23.12.1982
Автор: Кайма
МПК: G11C 19/00
Метки: запоминающее
...комбинациями единиц. В результате перемножения указанной информации образуются столбцы частныхсомножителей. В этих столбцах содержится необходимая информация для ЭВМ.Линейка сжатой информации - пакетф 1-разрядных комбинаций на все сочетания, сжатий в линейку со значительно меньшим числом разрядов, чем впакете. Пакеты состоят из одно-, двухи И -разрядных комбинаций на всесочетания. Для каждого пакета комбинаций имеется соответствующая линейка сжатой информации.,Так, например, для пакета четырехразрядных комбинаций на все сочетания0 1 2 3 4 5 б 7 8 9 10 11 12 13 14 15 0000000011111111 00001111000 О 1 1 1 1 00110011001 1 00101010101010101 имеется линейка сжатой информациииз девятнадцати разрядов1 1 О 1 0 0 1 1 В лИнейке сжатой...
Буферное запоминающее устройство
Номер патента: 985827
Опубликовано: 30.12.1982
Автор: Оржевский
МПК: G11C 19/00
Метки: буферное, запоминающее
...памятисодержит триггеры 3-10, входы С которых объединены и подключены к шиневвода, Блок 2 управления содержит алемент И 11 первой группы, элемент И 12 20второй группы, триггер 13, элемент И 14первой группы, элемент И 15 второйгруппы, триггер 16. Кроме того, устройство содержит формирователь 17 сигналов, формирующий сигнал окончания 25сдвига и включающий в себя элементИЛИ 18, элемент И 19, триггер 20, атакже тактовый генератор 21,Устройство работает следующим образом, зоВ исходном состоянии триггеры блокапамяти и блока управления выключены,а триггер 20 включен, Ввод информациии сдвиг ее из разряда в разряд блокапамяти происходят по заднему фронту 35импульса записи. При выводе информациииз блока 1 памяти сигналом Считывание" триггер 20...
Аналоговое запоминающее устройство
Номер патента: 985828
Опубликовано: 30.12.1982
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...перезаряда конденсатора и падения напряжения на резисторе тока заряда. Кроме того, для уменьшения погрешностизапоминания при малых амплитудахвходного сигнала использованы управляемые генераторы тока, величина тока которых прямо пропорционально за-,висит от амппитуды входного сигнала.На чертеже представлена функциональная схема устройства,. Устройство включает в себя компараторы 1 и 2, повторитель 3 напряжения, генератор М вытекающего тока, генератор 5 втекающего тока, разрядныйблок.:6, блок 7 управления, конденсатор 8, резистор 9, элемент ИЛИ 10,первую шину 11 управления, вторую шину 12 управления, вход 13 и выход11 устройства. Токи в генераторах 4и 5 выбираются одинаковыми и противоположными. по направлению. Устройство работает...
Аналоговое запоминающее устройство
Номер патента: 985829
Опубликовано: 30.12.1982
Автор: Шишкин
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...с задним Фронтом импульса пре"образователя 3, поступающего на Формирователь 8 с элемента ИЛИ 7 (Фиг.2,эпюра Ж),В момент, совпадающий с переднимфронтом импульса преобразователя 3,триггер 10 перебрасывается в исходное 40(нулевое) положение.Напряжения с конденсаторов 1 и 2подаются на входы блока 13 сравнения,выходной сигнал которого открывает45ключ 23 при напряжении на конденсаторе 1, большем напряжения на конденсаторе 2, или ключ 22 при напряжении наконденсаторе 1, меньшем напряженияна конденсаторе 2 (фиг, 2, эпюра ц ),50Происходит быстрый подзаряд конденсатора 1 или конденсатора 2 от напряжения источника 9 через разделитель"ный элемент 28 или 29 (Фиг. 2, эпю"ры , Я ). Как только величины напряжений на конденсаторах...
Запоминающее устройство с переменным форматом данных
Номер патента: 987678
Опубликовано: 07.01.1983
Авторы: Беляев, Горша, Гриценко, Корниенко, Мудла
МПК: G11C 11/00
Метки: данных, запоминающее, переменным, форматом
...10 на вход сумматора 13.Указанную коммутацию выполняет коммутатор 11, при этом порядок коммутации задается шифратором 12, которыйформирует сигналы управления в зависимости от величины Ч подаваемойна его .вход с выхода вычитателя 16блока 7(;Для того, чтобы операцию деленияна Ч(+, свести к операции сдвига,которую в данном случае выполняет ком-мутатор 11, необходимо, чтобы величина Ч 4 равнялась. целой степенидвойки, например, 29"ф (где н - целое число). Чтобы это условие соблюдалось для всех форматов, требуетсяразмеры участков памяти М задаватьопределенным образом, а именноМ=Щ Ч) - 10-На сумматоре 13 к частномуот деления прибавляется единица и полученная константа подается на второй вход умножителя 14. Функция выделения целой части...
Полупроводниковое запоминающее устройство
Номер патента: 987679
Опубликовано: 07.01.1983
Автор: Тенк
МПК: G11C 11/40
Метки: запоминающее, полупроводниковое
...транзисторы 13, истоки которыхобъединены, затворы объединены иявляются входами дешифратора, стокисоединены с истоками нагрузочныхтранзисторов 14, стоки которых подключены к шине питания, а затворы 15являются соответствующими управляющими шинами,55Устройство работает следующим образом.В промежуток. времени, когда наинверсных выходах 12 и 15,источниковимпульсного напряжения действует вы Осокий потенциал, а на пряьнх 6-8 -.низкий, происходит предварительныйзаряд адресных шин накопителя черезнагрузочные транзисторы 14 и 9 свстроенным каналом до полного напря-,жения источника постоянного питания.После подачи кода адреса на затворыключевых транзисторов 11 адресныхусилителей устанавливается высокийпотенциал на прямом выходе 6...
Постоянное запоминающее устройство
Номер патента: 987680
Опубликовано: 07.01.1983
Автор: Малютин
МПК: G11C 17/00
Метки: запоминающее, постоянное
...диода, что увеличивает размеры кристалла полупроводникового постоянного запоминающегоустройства.Цель изобретения - упрощение устройства.Поставленная цель достигается тем,что в постоянном запоминающем устройстве, содержащем в каждом разрядеадресную шину, д.зе разрядные шийы,две плавкие перемычки, одни концыкоторых соединены с соответствующиии 5. разрядныжи шинами, и диод, анод диода подключен к адресной шине, а ка. тод - к вторым концам плавких перемычек. На чертеже изображено предлагаемоеустройство.Постоянное запоминающее устройство содержит адресные шины 1, разряд ные шины 2 одноименного разряда,дкод 3 н плавкие перемычки 4,Запись информации в устройствоосуществляется пережиганием плавкихпереьнчек. Считывание инФормации иззапоминающего...
Аналоговое запоминающее устройство
Номер патента: 987682
Опубликовано: 07.01.1983
Авторы: Живилов, Лещев, Фремке
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...второй вход сувеиатора соединен с выходом первого буферного усилителя к с первым вхо дом вычитателя, второй вход которого 25 соединен с вхбдом входного усилителя,выход сумматора является выходом устройства987 б 82 Составитель А, Воронинедактор М. Рачкулинец Техред Т.Маточка Корректор С. Шекм 14/4 Тираж 592 ВНИИПИ Государственного коми по делам изобретений и 13035, Москва, Ж, Раушскака Подписнотета СССРкрытыйнаб. д. 4/5 Филиал ППП Патент, г. Ужгород, ул. Проектна Устройство содержит входной усилитель 1, ключи 2 и 3, буферные усилители 4 и 5, вычитатель б, сумматор 7, накопительные элементы, например, конденсаторы 8 и 9, делитель 10 напряжения и шину 11 управления.Запоминающее устройство работает следующим образом.На время выборки...
Запоминающее устройство
Номер патента: 989584
Опубликовано: 15.01.1983
Автор: Климас
МПК: G11C 11/34, G11C 11/40, G11C 5/02 ...
Метки: запоминающее
...9, вход 10 , дистанционного управления, второй нагруэочный резистор 11, положительную 25 шину 12 питания, третий нагрузочныйрезистор 13, переключающий транзистор14 и четвертый нагрузочный резистор 15. 30Устройство работает следующим образом. В исходнои состоянии все ячейки памяти выключены. Включение соответ35 ствующей ячейки памяти осуществляется путем подключения контактов 4 или 10 к шине 12. При подключениивхода 10 к шине 12 открывается транзистор 14, который, в свою очередь,10 открывает транзистор 3, поддерживающий открытым транзистор 14. Ячейка памяти включена до тех пор, пока не будет включенонапряжение питания или не будет включена другая ячейка 1, Эмиттерный45 ток транзистора 14 создает на резисторе 2 падение напряжения,...
Запоминающее устройство
Номер патента: 989585
Опубликовано: 15.01.1983
Авторы: Болдырев, Крупский, Самичев, Хазов, Чельдиев
МПК: G11C 11/42
Метки: запоминающее
...6. Считывание информации с носителя информации2 осуществляется плоскополяризованным светом. Распознавание записаннойинформации осуществляется анализатором на основе магнитооптического эффекта Фарадея.Выбор необходимой информации присчитывании осуществляется с помощьюблока выборки 3. Работа блока выборки 3 происходит следующим образом. Висходном состоянии все ячейки блокавыборки намагничены в одном направлении, Для выборки информации из ячейки с координатами (Х, У) (фиг, 2)запоминающей пластины в блоке выборкипо токовым петлям, соответствующимячейке с координатами (Х , У), подают импульсы тока, в результате чегоячейка с координатами (Хк, У ) перемагничивается в обратном первоначальном направлении, Плоскополяризованный свет, подающийся...
Постоянное запоминающее устройство
Номер патента: 989586
Опубликовано: 15.01.1983
Авторы: Брик, Вахновецкий, Кабаенкова, Мозгунов, Пуховицкий, Шидловский
МПК: G11C 17/00
Метки: запоминающее, постоянное
...соединен с шинойопроса, информационные входы мультиплексоров соединены с выходами модулей памяти, а выходы - с .информационными входами выходного регистра,выходы которого являются выходамиустройства.На чертеже приведена структурнаясхема предложенного устройства.15 го Устройство содержит шину тактовых импульсов 1, регистр адреса 2, а модулей памяти 3, шину опроса 1,п мультиплексоров 5, и-разрядный выходной регистр 6, первый регистр выбора слова 7, второй регистр выбора слова 8. Входы регистра адреса 2 и входы первого регистра выбора слова 7являются входами устройства. Выходы регистра адреса 2 соединены с адресными входами модулей памяти 3, выходы первого регистра выбора слова7 соединены со входами второго регистра выбора слова 8....
Запоминающее устройство
Номер патента: 991511
Опубликовано: 23.01.1983
Автор: Суслов
МПК: G11C 19/00
Метки: запоминающее
...5 запуска и фиксатора 9 экстремального значения Функции, В АЦП 1 входной сигнал в такт споступающими импульсами от генератора 7 преобразуется в последовательность дискретных отсчетов, взятыхчерез равноотстоящие промежутки вре мени и представленных в двоичном коде. Отсчеты функции в цифровом виде поступают в основной регистр 2, через которыи они продвигаются с входа на его выход с помощью генератора 7 тактовых импульсов и блока ,8 синхронизации.На выходе основного регистра 2 отсчеты появляются с задержкой,равной времени прохождения одного отсчета через все ячейки памяти регистра 2.Задержанная последовательность цифровых отсчетов поступает на вход дополнительного регистра 4 и в зависимости от работы блока запуска 5 и блока б управления или...
Буферное запоминающее устройство
Номер патента: 991512
Опубликовано: 23.01.1983
Авторы: Гусынин, Олеринский
МПК: G11C 19/00
Метки: буферное, запоминающее
...р, р триггеров 2,р элементов ИЛИ 3 первой группы,Рэлементов ИЛИ 4 второй группы,элементы И 5 первой группы, р элементов И 6 второй группы, р -1 зле" Звментов ИЛИ 7 третьей группы, рэлементов ИЛИ 8 четвертой группы, 2 р элементов ИЛИ 9 пятой группы, рэлементов И 10 третьей группы, инвертор 11 дополнительный ргитр 12 фдополнительный триггер 13, первыеинформационные входы 1 М, вторые информационные входы 15, вход 16 записи, вход 17 записи, вход 18 тактовыхимпульсов, вход 19 считывания, инФормационные выходы 20.Устройство работает следующим образом,На вход 18 постоянно поступаюттактовые импульсы, частота которыхне ниже частоты записи информации,Запись информации в буферное запоминающее устройство может производиться через первый...
Аналоговое запоминающее устройство
Номер патента: 991513
Опубликовано: 23.01.1983
Автор: Чернышкин
МПК: G11C 27/02
Метки: аналоговое, запоминающее
...как находятся под напряжением,близким к нулю (напряжение на выходе входного операционного усилителя1 мало отличается от входного напряжения, подаваемого на инвертирующийвход этого усилителя). Конденсатор5 заряжается до напряжения, достаточно точно повторяющего напряжениена неинвертирующем входе входного 4операционного усилителя 1,В режиме хранения первый и второйключи соответственно 2 и 4 разомкнуты,. Входным напряжением, подаваемымна неинвертирующий вход входного операционного усилителя 1, является напряжение на обкладках конденсатора 5,Один из диодов, например первый диод6, открывается - замыкается отрица. тельная обратная связь входного опе- ,55рационного усилителя 1. Напряжениена инвертирующем входе входного операционного усилителя...
Аналоговое запоминающее устройство
Номер патента: 991514
Опубликовано: 23.01.1983
Автор: Чернышкин
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...входом операционного усилителя, выход которого является выходом устройства, накопи- З 5 тельный элемент, например конденсатор, одна из обкладок которога соединена с выходом первого ключа и с неинвертирующим входом операционного усилителя, другая обкладка конденсатора соединена с шиной нулевого по тенциала, в него введены второй клйч и делитель напряжения, входы которого соединены соответственно с вцходом операционного усилителя и с шиной ну левого потенциала, выход делителя напряжения соединен с входом первого ключа, вход второго ключа является входом устройства, выход второго ключа соединен с другим выводом второго 50 резистора.На чертеже приведена электрическая схема предлагаемого устройства.Устройство содержит делитель 1 напряжения,...
Аналоговое запоминающее устройство
Номер патента: 991515
Опубликовано: 23.01.1983
Автор: Воднев
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...его выходе формируется периодическая последовательность прямоугольных импульсов. При этом выходное напряжение интегратора 1 устанавливается равным напряжению на входеустройства, но противоположной полярности, и имеет пульсации треугольной формы. Напряжение стабилизациидвуханодного стабилизатора 8 определяет уровень контролируемых входных напряжений, Бсли входное напряжениеустройства превысит по абсолютной величине напряжение стабилизации двуханодного стабилизатора 8, то резистор 5 зашунтируется резистором 7,в результате чего интегратор 1 войдетв насыщение, и генерация станет невозможной, По наличию периодическойпоследовательности прямоугольныхимпульсов на выходе устройства судято непревышении входным напряжениемзаданного уровня и...
Запоминающее устройство
Номер патента: 993268
Опубликовано: 30.01.1983
Авторы: Айзман, Бодрин, Лаишевский, Марухненко, Шевяков
МПК: G11C 7/10
Метки: запоминающее
...адресных шинах 3 сменяется другим, соответствующим выборке второй полустроки, По окончании считывания первой строки матрицы 2 на шину считывания. подается следующий им 1 пульс, период следования которых равен 2 КСээ, где К- число столбцов в одной части матрицы 2, После смены кода в первой части матрицы 2 начинает считываться информация второй полустроки первой части матрицы 2, за время считымния которой во второй части матрицы 2 на принадлежащих ей адресных шинах 4,осуществляется смена кода, соответствующего выборке второй полустроки. Аналогично производится считымние информации с остальных. строк матрицы 2.Предложенное ЗУ позволяет производить считывание информации с частотой, превышающей предельно допустимую часто ту обращения к...
Буферное запоминающее устройство
Номер патента: 993333
Опубликовано: 30.01.1983
МПК: G11C 19/00
Метки: буферное, запоминающее
...сигнал записи (один раз за преиод обращения счетчика 4), поступающий на вход 34 записи накопителя 1. Так как фазовые состояния счетчика 2, являющегося адресным, и счетчика 4, работающего при записи, после воздействия сигнала начальной установки одинаковые и коэффициенты счета их равны, то первь-й информационный знак записывается по первому адресу. После окончания действия импульса записи по входу 7 формирователь 6 вырабатывает одиночный импульс вычитания, запрещающий прохождение адреоного импульса первого такта через элемент И 8, при этом фаза счетчика 4 и,счетчика 30 изменяется на один шаг по сравн(Вию с фазой счетчика 2. При постуилении слецуюшего информационного знака, сопровождаемого сигналом записи, происходит запись...
Буферное запоминающее устройство
Номер патента: 995123
Опубликовано: 07.02.1983
МПК: G11C 19/00
Метки: буферное, запоминающее
...элемент- И 46, второй типа назначения означает, что дан"элемент ИЛИ 47, второй и третий эле- ное сообщение достаточно выдать вменты задержки 48 и 49. один из блоков обработки, которымКоличество входов элемента 42 ИЛИ в коде назначения соответствуют "едисоответствует количеству блоков об" ница", а нулевой признак типа назнаработки в устройстве. чения означает, что данное сообщеПервый разряд. регистра 27 подклю- ние должно быть выдано в каждый изчен к первому, входу блока 2. %дини- указанных блоков обработки.ца" в некотором разряде регистра 27 Входное информационное слово заявляется признаком наличия информа- писывается тактовым импульсом в перции в соответствующей ячейке памяти вую ячейку памяти, а признак налиблока 1, а "ноль" -...
Ферроакустическое запоминающее устройство
Номер патента: 999102
Опубликовано: 23.02.1983
Авторы: Есиков, Коренев, Петровский, Черепко
МПК: G11C 7/00
Метки: запоминающее, ферроакустическое
...импульсов и одиночные импульсы ультразвуковых колебаний распространяются навстречу друг другу и через промежуток времени фУ происходит первая встреча импульсов ультразвуковых колебаний, Их суммарная амплитуда 0 бр, где- пороговое значение амплитуды импульса ультразвукового колебания, при которой не происходит необратимого изменения намагниченности при данном значении магнитного поля записи Н С С Нб где Но - пороговое значение поля, при котором не вызывается необратимое изменение намагниченности при . О= 0. Под действием 6 у и Н на участке носителя 1 информации происходит необратимое изменение намагниченности, т.е. происходит запись единицы.В итоге в носителях информации, соответствующих единицам кода множи- . мого,...
Запоминающее устройство типа 2, 5 д
Номер патента: 999105
Опубликовано: 23.02.1983
МПК: G11C 11/00
Метки: запоминающее, типа
...диод 22, выбранный в такте "чтение" в дешифраторе 1, ключ 26, диод 18, адресно-разряд- ную шину 4 и соединенную с ней в дешифраторе 8 адресно-разрядную шину 5, диод 31, выбранную в такте "чтение" в дешифраторе 2, ключ 44, диод, 42 и ключ 45 на шину нулевого потенциала, При этом в такте "чтение" протекает адресный полуток и переключается по одному сердечнику на шинах 4 и 5 двух разрядов б и 7 накопителя. В такте "Запись" управление адресно-разрядным полутоком осуществляется блоком 10 (фиг, 1) в зависимости от информации, установленной в разрядах 12 и 13 регистра 11,Если в разрядах 12 и 13 регистра 11 установлены "1", то импульсы "Запись с выходов элементов И 65 и 66 (фиг. 4) открывают соответственно ключ 27 (Фиг. 2) в дешифраторе 1. На...
Программируемое постоянное запоминающее устройство
Номер патента: 999111
Опубликовано: 23.02.1983
МПК: G11C 17/00
Метки: запоминающее, постоянное, программируемое
...х+хгде х - бит в данном разряде основной микросхемых - бит в данном разряде допол 2нительной микросхемы 2 итаблицей истинности:ступившему адресу информация и параллельно " информация из дополнительного модуля 2 памяти, относящаяся ксоответствующеЙ группе адресов (слов)модулей 1 памяти,программируемого постоянного запоминающего устройства.Программируемое постоянное запоминающее устройство содержит М модулей 1 памяти и дополнительный модуль 2 памяти с и разрядными выходами и дешифратор 3, выходы которого соединены с входами выборки соответствующих модулей 1 памяти. Вход выборки дополнительного модуля 2 памяти соединен с шиной разрешающего потенциала, Адресные входы модулей.1 памяти, входы дешифратора 3 и адресные входы...
Запоминающее устройство
Номер патента: 999112
Опубликовано: 23.02.1983
Авторы: Гофман, Нарежный, Ревякин, Славянинов
МПК: G11C 19/00
Метки: запоминающее
...разрешения с точкизрения ухудшения фильтрующих свойств,а с другой стороны - отсутствие искажения,формы сигнала на выходе. Остаточный поток в этом случае определя-.1 ется формулой гдето Скп- удлинение дискрета разрения.Уменьшение выходного потока помехв предложеннои устройстве при И = 3 и ф= 2 сравнительнос устройством,реализующим принцип накопления известного устройства для аналогового выходного сигнала более чеи в 40 раз. 5 999112водит к увеличению сложности и объеиаустройства. Минимальная длительностьдискрета ограничена быстродействиемрегистров сдвига, выпускаемых электронной промышленностью, а такие стоимостью и сложностью устройства в целом.Цель изобретения - повышение точности воспроизведения формы входногосигнала.10Поставленная...
Оперативное запоминающее устройство типа с обнаружением и исправлением ошибок
Номер патента: 999114
Опубликовано: 23.02.1983
Авторы: Бондаренко, Брянцев, Тафинцев, Титов
МПК: G11C 29/00
Метки: запоминающее, исправлением, обнаружением, оперативное, ошибок, типа
...и в случае ошибки выдает сигнал на входы элементов И 7 и на вход элемента И 35. Кро- ме того, считанная информация анализируется элементами И 12 и элементами ИЛИ-НЕ 21 по синхронизирующему их срабатыванию, второму стробирующему сигналу, поступающему на третий вход 38 устройства. В случае отсутствия неисправности в трактах считывания на входах и выходах элементов И 12 и ИЛИ-НЕ 21 соответственно будут комбинации сигналов, представлены в табл,1.Таблица99911" Табли ца 2 Элементы И 12 Элементы ИЛИ-НЕ 21 Выход Входы Выход Входы Тракты считывания Элемент И 16Состояние Трегистрачисла послеисправленияоцибки Элемент И 13Верно Сбой Вхо- Выходы ды Вхо- Выходы ды ВыхоВхо- Выходы ды Входы РС СС 1 2 1 2 1 о оо 1 о ао о о а 1 0 0 0 Гф 1 1 1 О1. 0 0 11 0...