Патенты с меткой «запоминающее»
Постоянное запоминающее устройство
Номер патента: 1451774
Опубликовано: 15.01.1989
Авторы: Дагуров, Еремин, Пузанов
МПК: G11C 17/00
Метки: запоминающее, постоянное
...соеает ее и выдает сигнал динены с первыми входами элементовмента И-НЕ 6, на выходе И-ИЛИ, вторые входы которых соединеявляется сигнал, разре- ны с выходом элемента НЕ, третьихождение через элемент входы элементов И-ИЛИ соединены сформационного слова от выходом элемента И-ИЛИ, вьп:оды кото 1, и на выходе устройства рого соединены с выходами элементаинформационное слово, НК и первого блока свертки по модулюторого представляют собой два, выход второго блока сверткиот информационных слов 55 по модулю два, соединен с входом элепителей. мента НК,Тираж 55 В ПодписноеПроизв.-полигр. пр-тие, г. Ужгород, ул. Проектная, 4 ВНИИПИ Заказ 7086/51 Изобретение относится к вычислительной технике, а именно к запоминакицим устройствам, и может быть...
Буферное запоминающее устройство
Номер патента: 1451775
Опубликовано: 15.01.1989
Автор: Микикечко
МПК: G11C 19/00
Метки: буферное, запоминающее
...(с). В этом случае, если началсяцикл записи (логический "О" на выходе 12),управляемый генератор 7 начиЕсли сигнал готовности не приметзначения логической "1" до переполнения блока 1 памяти, т.е. до тогомомента, когда вследствие изменениясчетчика 2 адреса совпадут (С),импульс на выходе 17 элемента задержки поступит на вход триггера 9в тот момент времени, когда сигнална выходе 14 блока 4 сравнения равейлогическому "0" При этом триггер 9установится в единичное состояние(логический "0" на выходе 18), сигнализируя об аварийном состоянии, 15 а выдача передатчиком запускающихимпульсов по входу 11 должна прекратиться.Информация, записанная к этомумоменту в блоке 1, не пропадает ипри появлении логической " 1" навходе 10 готовности может быть...
Аналоговое запоминающее устройство
Номер патента: 1451777
Опубликовано: 15.01.1989
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...команде от шины 17 управления, При этом на конденсаторе бустанавливается напряжение Б равное входному напряжению П х, вмомент времени С, с какой-то погрешностью д 1, т,е, Б вх(г)=П с+д 1На 30пряжение Цс, через буферный усилитель9 подается на вычитатель 11, на котором из входного напряжения 0 в вычитается Ц Полученная разность усиливается в К раз и через ключ 4 запоминается на конденсаторе 7 с погрешностью д 2, т.е.Пс=1" вх ( д Цвх(" ) д 3 + д 2==д 1 К+д 2,Считая параметры ключей 3 и 4 и конденсаторов б и 7 примерно одинаковыми, можно считать Ж - д 2, т.е. Бс=д 1 К,+д 1. Напряжение Б с выхода буферного урилителя 18 поступает на 45 вход делителя 14, где оно делится в Краз, и с выхода делителя 14 поступает на второй вход сумматора 11....
Аналоговое запоминающее устройство
Номер патента: 1451778
Опубликовано: 15.01.1989
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...2. При разомкнутом элементе 7 ток 1через токозадающий элемент 9 отсутствует, соотВетстВенно ток 1 1 на перВом Вы 4 О ходе отражателя 4 равен нулю, Потенциал затвора транзистора 2 равен потенциалу истока, транзистор 2 открыт, обеспечивая заряд элемента 3 до напряжения Б 6 В режиме хранения при 45 замыкании элемента 7 через элемент 8 протекает ток 1. В случае идентичности транзистора 5 и б, которую легко обеспечить при изготовлении схемы токового отражателя 4 по интегральной5 О технологии, ток 1 вызывает в коллек-. торе транзистора 5 ток 1 1 = 1, который не зависит от напряжения входного сигнала Б . Ток 1представляет собой ток, текущий через элемент 8.Величина элемента 8 (К,) выбирается55 таким образом, чтобы 1, К,7 Б , где Ц- напряжение...
Энергонезависимое запоминающее устройство
Номер патента: 1451779
Опубликовано: 15.01.1989
Автор: Беркович
МПК: G11C 29/00
Метки: запоминающее, энергонезависимое
...16-1 или 16-2с шиной нулевого потенциала,Устройство работает следующим образомПод воздействием тактовых импульсов,поступающих иэ блока 3 управления, автомат 1 изменяет свое состояние. В промежутках между импульсами блоком 17 технологических операций производится операция, соответствующая числу на выходе автомата 1., Одновременно эта же информация поступает на входы накопителя 2, В зависимости от уровня логического сигнала на входе ячейки 7 всегда открыт выходной транзистор одного из усилителей 13 или 14, например, при сигнале "О" - усилителя 13, а при сигнале "1" - усилителя 14. При этом всегда одна из обмоток 16-1 или 6-2 реле 16 соединена с шиной нулевого потенциала, Однако реле 16 не переключается, так как обмотки всех реле 16...
Трехканальное мажоритарное резервированное запоминающее устройство
Номер патента: 1451780
Опубликовано: 15.01.1989
Авторы: Кузнецов, Морозов, Политов, Поршаков
МПК: G06F 11/18, G11C 29/00
Метки: запоминающее, мажоритарное, резервированное, трехканальное
...мажоритарное резервированное запоминающее устройство работает следующим образом. 25Если информация, считанная из трех блоков 1, одинаковая, то все блоки 5 сравнения вырабатывают на выходах логические "011, которые поступают на вход 10 коммутатора 7, и на выходе 9 коммутатора 7 устанавливается код 110, При этом мажоритарный блок 6 работает как схема голосования два из трех для информации с блоков35В случае возникновения ошибки любой кратности в одном из резервируемых блоков 1, два блока 5 сравнения вырабатывают сигналы несравнения - лог. "1", а третий - сигнал сравнения - лог. "0". Мажоритарный блок 6 работает в этом случае аналогично предыдущему варианту как схема голосования два из трех за счет нали 1;ия хотя бы одного логического "0"...
Доменное запоминающее устройство с локализацией отказавших регистров
Номер патента: 1453445
Опубликовано: 23.01.1989
Авторы: Захарян, Красовский, Маркаров
МПК: G11C 11/14
Метки: доменное, запоминающее, локализацией, отказавших, регистров
...блоком 3 коррекции ошибок, флаг локализации ошибки с выхода узла 17 коррекции через элемент И 10 поступает на вход загруз45 ки первого регистра, 4 и разрешает загрузку текущего адреса БЗУ 18, соответствующего адресу ошибочного бита в информации, в регистр 4.5Затем осуществляется определение физического адреса (номера) отказавшего накопительного регистра в блоке 1 ДИМ. На вход 30 элемента И 11 подается логическая "1". Из ОЗУ 14 карты годности считывается карта дефектных накопительных регистров (бездефектному регистру соответствует "1", дефектному - "0"), поступающая на счетный вход счетчика 8 числа ин формационных регистров. Когда содержимое счетчика 8 совпадает с содержимым регистра 4, на выходе блока б сравнения формируется...
Буферное запоминающее устройство
Номер патента: 1455363
Опубликовано: 30.01.1989
Автор: Лупиков
МПК: G11C 19/00
Метки: буферное, запоминающее
...с входов 2 в блок 1 памяти по текущему адресу записи. Задним Фронтом сигнала по входу 14 производится модификация содержимого реверсивного счетчика 5 (к его содержимому добавляется единица) и текущего адреса записи, хранящегося в это время в счетчике 4.На Фиг. 2 приведена схема одного из вариантов счетчика 4, а именно псевдослучайного счетчика, выполненного на регистре 18 сдвига с сумматором 20 по модулю два в цепи его обратной связи с инверсией на выходе. При высоком уровне сигнала на выходе сумматора 9 по модулю два и при поступлении сигнала от формирователя 10 через элемент ИЛИ 19 на синхровход регистра 18 производится запись в регистр 18 кода, присутствующего на его информационных входах. Запись производится по заднему Фронту...
Запоминающее устройство изображений
Номер патента: 1456969
Опубликовано: 07.02.1989
Авторы: Вариченко, Дедишин, Лапшинов, Ничай, Томин, Якушев
МПК: G06T 1/60, G11C 19/00
Метки: запоминающее, изображений
...задаваемые устройству извне, в зависимости отсигнала на первом входе. блока 1 используются как адреса строк (или столбцов), а двухразрядные адреса, формируемые в блоке, используются как адреса столбцов (или строк) соответственно.Яа фиг. 2 приведен пример вертикальной траектории.Двухразрядные адреса, задаваемые блоком, используются как номера . строк от первой (нулевой) до четвертой (третьей), двухраэрядные адреса, задаваемые извне, используются как номера столбцов: второй (первый), первый (нулевой), второй (первый), первый (нулевой).При размещении фрагмента, не совпадающем с разбиением матрицы памяти на блоки (Фиг. 3), при передаче происходит искажение траектории, т,е. первый элемент передается не на первую шину и т.д. Для...
Аналоговое запоминающее устройство
Номер патента: 1456995
Опубликовано: 07.02.1989
Авторы: Зуев, Криночкин, Мануилов, Соболев
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...радиоимпульса возбуждает структуру магнитных неоднородностей, образованную ранее на этапе записи. Магнитная структура генерирует акустическую волну, которая принимается электроакустическим преобразователем 2, а выходной сигнал снимается с выхода 7.Испытаны макеты известного устройства, в котором в качестве материала ферромагнитного носителя информации использован магнитострикционный феррит со структурой шпинели состава МВСо РеО и предлагаемого устройства, в котором в качестве материалов ферромагнитных носителейинформации использованы СВЧ-ферритысо структурой граната (Ре-У-гранатмарки 1 ОС 46 с намагниченностью1750 Гс и Ре-У-А 1-Сйп-гранат марки50 С 41 с намагниченностью насыщения650 Гс).Во время испытаний проводились измерения полосы...
Запоминающее устройство с сохранением информации при отключении питания
Номер патента: 1458892
Опубликовано: 15.02.1989
Авторы: Борзенков, Латыпов, Музалев
МПК: G06F 12/16, G11C 29/00
Метки: запоминающее, информации, отключении, питания, сохранением
...выполненныйна конденсаторе 14 и резисторе 15,формирователь сигнала запрета, вы-,полненный на транзисторах 16-19, входящих в сборку НТ 251, конденсаторе20 и резисторах 21-25, ключ, выполненный на микросхеме 26: типа 564 КТЗ,имеющей входы 27, 28 и выход 29, шину 30 нулевого потенциала.Устройство работает следующим образом.При отключении и включении основного питания формирователь 6 вырабатывает сигнал, блокирующий передачучерез ключ 7 сигнала выборки,на микросхему 9 памяти. В момент отключе 1 ця питания отрицательный потенциай,вызванный разрядом конденсатора 2, прикладывается к базе транзистора 18, вызывая4его быстрое закрытие и открытие транзистора 19, обеспечивающего появление блокирующего (низкого) потенци" ала на входе 28...
Запоминающее устройство
Номер патента: 1460740
Опубликовано: 23.02.1989
Авторы: Каустов, Овраменко, Погорелов, Торошанко
МПК: G11C 11/00
Метки: запоминающее
...1, к которой производится обращение, только один блок 2 памяти, а именно полувыбранный, становится выбранным и обращение производится только к нему. Если процессорзакончит обработку информации в выб-.ранной конфигурации рабочей страницы, он может сформировать новую рабочую страницу с другими блоками 2памяти. В этом режиме работы ЗУ процессору доступен любой блок 2 памяти,причем все блоки 2 памяти в пределаходной строки занимают одну и ту жечасть адресного пространства, т.е,являются как бы близнецами.Адресация ячеек памяти в рабочейстранице возрастает сверху вниз,т,е. рабочая страница памяти имеетвертикальную адресацию. В случае необходимого прямогодоступа к памяти контроллер прямогодоступа подает в процессор сигналзахвата, в ответ на...
Запоминающее устройство
Номер патента: 1462418
Опубликовано: 28.02.1989
МПК: G11C 11/00
Метки: запоминающее
...11, а в остальных случаях - сигнал "0". При выполнении формирователя 10 в виде ПЗУ по тем адресам, в кодах которых преобладают "1", записаны "1" в раз14 б 241 ряд данных, по остальным адресам эа"писан "0" (см. пример в таблице,граФы 1, 2),Входы 8данных Выходформирователя10 и дополнительный вход"выход модуля 1памяти Выходы Выходгруппы 9и информационные вхогруппы 3 и устройст-,.ва 4 ды-выхо" ды модулей 1 памяти ОООООООО 00001111 11001111 1111111 00000000 00000000 00001111 0000111 0010000 1100111 00000000 1111-О 0иНа выходах, элементов ИСКЛЮЧАЮЩЕЕ ИЛИ 9 второй группы слово данных(графа 3 таблицы) будет представлено 25 в прямом или обратном коде в зависимости от сигнала "0" или "1" (гра" Фа 2 таблицы) на выходе Формирователя 10, при...
Ассоциативное оперативное запоминающее устройство
Номер патента: 1462420
Опубликовано: 28.02.1989
Авторы: Галилейский, Зеебауэр, Корнейчук, Марковский, Осадчий
МПК: G11C 15/00
Метки: ассоциативное, запоминающее, оперативное
...содержимых регистра 24 маски и индексного регистра 11 с заполнением освобождающихся разрядов соответственно 10 нулем и единицей. В результате индекс(где 1=1, ш), устанавливаетсяв единичное состояние; Если в техячейках накопителя 21, в которых метка большего установлена в единичное 15 состояние, 1-й разряд кода порядкового номера содержит ноль, то -йразряд данной ячейки устанавливаетсяв единичное состояние, а метка большего - в нулевое состояние, в рзуль О тате чего данная ячейка исключаетсяиз дальнейшего просмотра. Если кодпорядкового номера в 1.-м разряде содержит единицу, то в данный разрядзаписывается нуль и данная ячейка 25 участвует в дальнейшем просмотре,При этом в дополнительные регистры22 г признака и 23 маски записываютсякоды...
Буферное запоминающее устройство
Номер патента: 1462421
Опубликовано: 28.02.1989
Автор: Глухов
МПК: G11C 19/00
Метки: буферное, запоминающее
...предпоследней Итриггер,затем 11-2 затем Юи т.д. При поступлении М-го импульса записи невозвратится в нулевое состояние первый триггер, При этом в Ирегистребудет хранитьсячисло, находившеесяна входах 9 устройства при поступлении второго импульса на вход 6, вМрегистре будет храниться число,находившееся на входах 9 устройствапри поступлении третьегс импульса навход 6 и т.д. В первом регистре будет храниться число, находившеесяна входах 9 устройства при поступлении И-го импульса на вход 6,При поступлении импульса стираниязаписи на вход 7 с выхода элемента И12 на первый вход сброса триггера 3последней схемы управления поступаетсигнал "1", который устанавливаетэтот триггер в нулевое состояние. Теперь, если предыдущий триггер нахо-дится в...
Буферное запоминающее устройство
Номер патента: 1462423
Опубликовано: 28.02.1989
Автор: Друз
МПК: G11C 19/00, H03K 5/06
Метки: буферное, запоминающее
...19 управляющиеимпульсы, которые поступают на тактовые входы триггера 6, При подаче импульса "Шаг" на вход триггер 3 выдает единичный сигнал на 0"вход триггера б, который устанавливается в единичное состояние очередным управляющим импульсом синхронного внешнего устройства. Сигнал с выхода триггера 5 через элемент ИЛИ 7 включает формирователь 1 О и повторяетсяуказанный процесс обращения к накопителю. Затем импульс с выхода Формирователя 10 через элемент 12 задержки увеличивает содержимое счетчика 11 на единицу и через элемент ИЛИ 9 обнуляет триггеры б, 4, 3.Устройство возвращается в исходное положение. После подачи следующего импульса "Шаг" аналогично происходит обращение.к накопителю синхронно с управляющим сигналом внешнего...
Оперативное запоминающее устройство с резервированием строк
Номер патента: 1462426
Опубликовано: 28.02.1989
Авторы: Баранов, Березин, Королев, Онищенко, Поплевин, Трошин
МПК: G11C 29/00
Метки: запоминающее, оперативное, резервированием, строк
...подаются адреса неисправных строк, в результате чего дешифратор 3 будет последовательно по 35 давать на входы лементов памяти дополнител ьно го столбцаО саответ ствующих неисправным строкам, сигналы выборки, Элементы памяти дополнительного столбца 10, на которые поступали выборки, переключат "я и установят на вторых входах соответствующих элементов И-НЕ 11 высокий потенциал, После перебора всех адресов неисправных строк на вход триггера 15 подается импульс положительной полярности, которой откроет транзистор 17, в результате чего зарядится емкость конденсатора 18, и бистабильная ячейка 16 переключится в состояние "1", На входе 12 установится высокий уровень напряжения, который в дальнейшем не изменится при любых изменениях...
Запоминающее репрограммируемое устройство
Номер патента: 1464212
Опубликовано: 07.03.1989
Автор: Кононков
МПК: G11C 11/00
Метки: запоминающее, репрограммируемое
...129, СТИР, 130 блока 5 формирователя одиночных импульсов (фиг. 1, 6) соединены с объединенными входами КР,%К, ЯК элементов накопителя 111 - 126а лица Адрес Номер переключателя50 000000 - 017776 020000 - 037776 040000 в 776 060000 - 077776 100000 в 1177 120000 в 1377 140000 в 1577 1 2 3 4 5 7 55 5 О 15 20 25 30 35 40 45 соответственно, выводы БИС 1 46, БИС 2 4, БИСЗ 48, БИС 4 49 блока 3 управления (фиг. 1, 4) соединены с объединенными входами- 12 В элементов 111 -4, 115 - 118, 119 - 122, 123 - 126 накопителя соотьетственно, выводы 25.(00 - 03) Д(00- - 03), 25. (04 - 07) Д(04 - .07), 25. (08 - 1) Д(08 ), 25.(04 - 07), Д(04- - О) соединены с объединенными входамн ДОО - ДОЗ, ДО 4 - ДО 7, ДО 8 - Д 1, Д 12 - Д 15 элементов 111 - .114, 115 -...
Динамическое ассоциативное запоминающее устройство
Номер патента: 1464214
Опубликовано: 07.03.1989
Авторы: Березовская, Березовский, Филипский
МПК: G11C 15/00
Метки: ассоциативное, динамическое, запоминающее
...регистра 1 подается на первый вход блока 2 (сигнал Х, фиг, 1), на второй вход которого поступает информация в виде байтового словапризнака Р с первого разряда регистра 3 признака (Хг). На другие входы блока 2 подаются управляющий сигнал Уь и строб-импульс с блока 20, по приходу которого осуществляется сравнение разрядов слов Ь и р,Блок 2 вырабатывает сигнал неравнозначности двух слов и Р (при поразрядном сравнении), который записывается в триггер 13 по входу установки в состояние логическая 1 и хранится в течение времени записи слова в регистр 1, после чего на триггер 13 из блока 20 подается импульс3 сброса (У 7), задержанный на время (= - - 4.относительно восьмого синхроимпульса записи байтового слова (сигнал Хз).В триггер 13...
Запоминающее устройство
Номер патента: 1465911
Опубликовано: 15.03.1989
Авторы: Варшавский, Кравченко, Мараховский, Цирлин
МПК: G11C 11/40
Метки: запоминающее
...элемент 31.1блока 1, но и в элемент 31.2 памятиблока 1.Высокий потенциал на адресной шине 3.1 открывает МДП-транзисторы33.1 и 35.1, и низкий потенциал содного из входов-выходов элемента31,1 памяти блока 1 поступает на соответствующую разрядную шину 5. 0 или 5. 1, 10в результате чего на выходе элемента17, т.е. на выходе 29, появляетсявысокий потенциал, что является приз-наком окончания переходных процессов в этой фазе чтения. 15После этого на входе 25 восстанавливается низкий потенциал, в результате чего на выходах триггера 12 такхе появляются низкие потенциалы, которые, поступив,на входы 3 и 9 управления блока 7 приводят к появлениютаких же потенциалов на выходах всехэлементов 43, т.е, на адресных шинах3 чтения, из-за чего закрываются...
Буферное запоминающее устройство
Номер патента: 1465912
Опубликовано: 15.03.1989
Авторы: Гриц, Лупиков, Олеринский
МПК: G11C 19/00
Метки: буферное, запоминающее
...состояние.Высокий уровень на выходе 23 уп-. равления устройства свидетельствует о том, что устройство готово к выполнению одной из двух операций; записи данных или чтения данных. Низкий и седьмым выходом блока управления,третий вход которого соединен с выходом вычитающего счетчика, информационные входы второго регистра соединены с одними из входов первого коммутатора, четвертый вход блока управления подключен к установочному входу устройства. уровень сигнала на выходе 23 свидетельствует о том, что устройство занято выполнением операции и обращение к нему запрещено,5 Сигналы на выходах 21 и 22 управления устройства, т,е. на выходахдешифратора 9, являются сигналамисостояния блока памяти - пуст и заполнен соответственно.10При выполнении...
Динамическое запоминающее устройство
Номер патента: 1465914
Опубликовано: 15.03.1989
МПК: G11C 21/00
Метки: динамическое, запоминающее
...однозначно определяется парой чисел (х,е), гденомер элемента памяти, в котором онзаписан, а е - его порядковый номерв этом элементе памяти о отношениюк опорному импульсу, формируемомуна выходе селектора 31.40Цикл считывания начинается с Формирования в формирователе 9 двух парчисел (1,е ) и (1,е ), которые поступают на адресный вход блока 8 и определяют старт- и стоп-импульсы соответственно, ограничивающие выделяемый интервал из потока, хранимого в элементе 13 памяти. Значение1=1 поступает на адресный вход мультиплексора Зб, а значение е," на 15 вход счетчика 37, Аналогично распределяются значения =1 и е в селекторе 35, Далее Формирователь 9 Формирует на управляющем входе преобразователя 12 сигнал разблокировки,.а также импульсный сигнал...
Резервированное запоминающее устройство
Номер патента: 1467572
Опубликовано: 23.03.1989
Авторы: Денисюк, Кондратик, Семчук
МПК: G11C 11/00
Метки: запоминающее, резервированное
...поступает на второй и третийинформационные входы контрольногорегистра 8,Положительный импульс с выхода 21элемента 14 задержки н зависимостиот состояния триггера 10 через первый 11 или второй 12 элементы И поступает на первый или второй синхронизирующие входы контрольного регистра 8, производя запись поступающейна его соответствующий инАормацион5 1ный вход информации, Положительнымперепадом импульса на вход 6 выборки триггер 10 переводится в другоеустойчивое состояние и логическийуровень с его прямого выхода 22 подготавливает адрес информации, записанной в других областях памяти первого 1 и второго 2 накопителей,Следующим отрицательным импульсомна входе 6 выборки аналогично производится запись информации и признакаво вторую...
Резервированное оперативное запоминающее устройство
Номер патента: 1471225
Опубликовано: 07.04.1989
МПК: G11C 29/00
Метки: запоминающее, оперативное, резервированное
...29 блока 28.В режиме мажоритарного резервирования (фиг.4) устройство работает следующим образом.При записи на второй вход блока 3 поступает сигнал управления режимом работы устройства единичного уровня (код двух старших разрядов адреса "00"), Единичный уровень поступает на вход 7 блока 3, на управляющие входы трех групп разрядов регистра 20, открывая их информационные входы, и на элементы И 31, включая их в работу. Элементы И 30 прекращают работу. Блок 3 вырабатывает .сигналы записи и по разрядам выхода 14 переводит в режим записи накопители 10-13. Кроме того, данные сигналы записи по разрядам входов 22 поступают на вход первого элемента 34 задержки. Блок 3 также формирует уп 5равляющий сигнал, который по выходу 19 открывает вход...
Запоминающее устройство с динамической адресацией
Номер патента: 1472909
Опубликовано: 15.04.1989
Авторы: Водяхо, Емелин, Печерский, Пузанков
МПК: G06F 12/00
Метки: адресацией, динамической, запоминающее
...быть совмещены во времени.Режим записи.Инициация выполнения операции записи осуществляется .по активному значению первого сопроводительного сигнала. С приходом тактового импульса происходит запись информации с первой группы входов ЗУ в буферные регистры 69-71, 80 блока 1, Одновременно в буферный регистр 88 блока 7 буферных регистров записывается значение адреса свободного вектора из блока 6 магазинной памяти. Этот адрес с выхода 54 блока 7 буферных регистров поступает через вход 30 блока 2 управления на мультиплексоры 65 и 66 этого блока и через выходы 38 и 42 - на входы адреса записи блоков 5 и 4. Кроме 25 того, адрес свободного вектора поступает на старшие разряды входа адреса записи блока 3. Таким образом за" дается начальный...
Запоминающее устройство
Номер патента: 1472910
Опубликовано: 15.04.1989
Авторы: Галуза, Денисов, Ленцкевич
МПК: G06F 11/36, G06F 12/00
Метки: запоминающее
...интерфейсу МПИ.Режим безадресной записи задается единичным значением сигнала 19. В этом режиме устройство выполняет в полном объеме функции адресного режима и дополнительно записывает в блок 1 последовательно по каждому сигналу ОБМ состояния магистрали АД в моменты истинности на шине АД адреса и данных, Начальный адрес массива дпя записи магистрали вводится в счетчик 3 с шины АД по сигналу навходе 20.Блок 6 управляет записью состояний магистрали АД и работает только при наличии сигнала на входе 19 (Х=1). В паузе между сигналами ОБМ (Х, =О, ХЗ=1) формируются управляющие сигналыУз (выборка блока ) и У (запись), которые обеспечивают запись текущего состояния линий АД в блок 1. После появления сигнала ОБМ (Х,=1) формируется сигнал У, (+1 в...
Магазинное запоминающее устройство
Номер патента: 1472947
Опубликовано: 15.04.1989
Авторы: Варшавский, Кравченко, Мараховский, Цирлин
МПК: G11C 11/40
Метки: запоминающее, магазинное
...записи, происходит переключение КБ-триггера, образованного элементами 17 и 18, после которого на выходах обоих элементов 5 и 16, а затем и на выходе элемента 21 появляются высокие потенциалы. Появление высокого потенциала на адресном входе 2, открывает транзисторы 36.1 и 37.1 и через один из них низкий потенциал с одного из входов-выходов элемента памяти 35,1 поступает на вход 3 или 4, что вызывает установку высокого потенциала на выходе элемента 1 О, В режимечтения высокие потенциалы с выходовэлементов О и 2 вызывают переключение управляющего триггера 34, прикотором на выходе его элемента 26появляется низкий потенциал, а на выходе его инвертора 24, т.е, на управляющем выходе 31 устройства, - высокий потенциал, что является...
Аналоговое запоминающее устройство
Номер патента: 1472951
Опубликовано: 15.04.1989
Авторы: Каджардузов, Мырсин
МПК: G11C 27/00, G11C 27/02
Метки: аналоговое, запоминающее
...как обычный диод,а фотодиод оптрона 8 открыт, и такимобразом, на вход усилителя 2 поступает максимальный отрицательный сиг-нал и одновременно предотвращаетсяот насыщения усилитель 1 в режимехранения максимального значения входного сигнала, т,е. повышается быстродействие устройства,При наличии сигнала управления("1") на шине 16 и при отсутствиисигнала управления ("0") на шине 15устройство работает в режиме пикового детектора максимального значенияположительного сигнала, Про этомфотодиод оптрона 5 работает как обычный диод, а фотодиод оптрона 6 открыт, таким образом на вход усилителя 2 поступает максимальный положительный сигнал и одновременно предотвращается от насыщения первый усилитель 1 в режиме хранения максимального положительного...
Запоминающее устройство с самоконтролем
Номер патента: 1472952
Опубликовано: 15.04.1989
МПК: G11C 29/00
Метки: запоминающее, самоконтролем
...рабочего режима, После этого на вход9 устройства начинают поступать импульсы записи, Так как в первый момент времени после установки режимапроверки триггеры 15 остаются установленными в "0" то на входах сумР50маторов 13 по модулю два, соединенныхс выходами триггеров 15, также под"держивается "0", Поэтому сигналы синформационных выходов 14 накопителяпроходят беэ изменений через элементы суммирования 13 по модулю дваи мультиплексоры 11 и поступают наинформационные входы 2 накопителяПоступающий на управляюпдй вход 10 2 4"Запись-считывание" накопителя 1 им-,пульс записи обеспесивает повторнуюзапись в накопитель 1 той же инфор.мации, которая и ранее находиласьв нем, После задержки на элементе8 задержки импульс записи поступаетна синхровходы...
Запоминающее устройство
Номер патента: 1474738
Опубликовано: 23.04.1989
Авторы: Варшавский, Кравченко, Мараховский, Цирлин
МПК: G11C 11/34
Метки: запоминающее
...на выходе элемента 18 появится низкий потенциал, а на выходеинвертора 19, т.е, на управляющемвыходе 27 устройства, - высокий потенциал, что, как и в режиме чтения,является признаком завершения переходных процессов.Если же информация, установленнаяна информационных входах 23 и 24 про 35тивоположна ранее записанной в элемент 1, то происходит переключениепоследнего. При этом несмотря на высокий потенциал на выходе элемента17 переключение элемента 18 не произойдет до тех пор, пока в элементе1 не установится требуемое состояние.В этом случае сначала на обоих выходах 21 и 22 появятся низкие потенциалы, затем в результате записи информации в элемент 1 на одном из выходов21 или 22 восстановится высокий по-.тенциал. Только после...