Патенты с меткой «запоминающее»

Страница 24

Запоминающее устройство

Загрузка...

Номер патента: 543011

Опубликовано: 15.01.1977

Авторы: Зайцева, Каминский, Симонов

МПК: G11C 11/00

Метки: запоминающее

...заппгл должна быть сформирована с учетом всех разбросов импульса опроса 14 и времени его задержки 1;, как показанна фпг, 2, т. е. а это приводит к увеличению длительности пм. пульса записи, по сравнению с минимально необходпчой, к уменьшению предельной ра543011 гзап,бочей частоты, увеличению погрсбляе."ой мощности и снижению надежности з:Помипяющсго устройства,Целью изобретения является унсличенис быстродейстВПЯ;1 попышеипс надежности работы. В описыняемом устройстнс это достигас С 51 тсм, ч 10 Б псго ВВедсн форъИронатсль ,ЛпС.1 Ы 10 СТИОКОЬ ЗгпИСИ, ВХОД КОТОРО 0 подключен к Общему Выходу к.(юче 1 Опроса один из выходов соединен со Входом блока кг 1 Ос 1 записи, 1 14)УГОЙ - со Входол фОР(миропятеля сброса,Запоминающее устройство (см....

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 543982

Опубликовано: 25.01.1977

Автор: Вотрин

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...с выходов входных ключей 3на входные шины накопителя поступают токи9(Ф) 9(1), где 3 - величина сопротивления резисторов 16, 1 - номера функцийУолша,При протекании токов по входным цепямэлементов памяти 9 изменения их магнитныхсостояний пропорциональны величинам зарядов, протекающих по входным цепям в течении времени возбуждения, которое выбирается равным интервалу ортогональности функций Уолша - Т, а величина напряжения записи при этом выбирается такой, что коэффициент упомянутой пропорциональности мак симален, Поэтому изменения ма: нитных соттояний элементов памяти первого сто бца ло истечении времени Т пропорциона.льны коэффициентах ра.:оженпя Чнавале Т в ряд по функциям Уолша,Следующий положительный перепад Ь (г,)продвигает...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 543983

Опубликовано: 25.01.1977

Автор: Радько

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...цепиоперационный усилитель - нелинейный элемент равен 1, коэффициент усиления этойцепи близок к 1 (ввиду того, что коэффициент усиления операционного усилителябез отрицательной обратной связи значительно превышает 1), Поэтому напряжение на накопительном элементе 3 практически повторяет входное до тех пор, пока напряжение 50 на неинвертируюшем входе операционного усилителя не начнет уменьшаться, При этом начинает уменьшаться напряжение и на выходе операционного усилителя, нелинейный элемент (например диод) при этом оказывается включенным в обратном направлении и закрывается, разрывая цепь отрицательной обратной связи, Напряжение на выходе операционного усилителя изменяется по законуВьа фах 1)на 1 Ыгде К - коэффициент усиления...

Запоминающее устройство

Загрузка...

Номер патента: 545006

Опубликовано: 30.01.1977

Авторы: Антонюк, Журавин, Семенов

МПК: G11C 11/00

Метки: запоминающее

...для преобразования аналоговых сигналов в код. Управляющие входы первых ключей соединены с выходами распределителя 4, предусмотренного для управления работой ключей. Вход распределителя связан с выходом генератора 5 тактовых импульсов, обеспечивающего работу распределителя 4. Другой выход распределителя 4 соединен с одним из входов блока 6 выбора информации, предназначенного для выбора того канала, подключенного к вторым ключам, погрешность аппроксимации сигнала которого наибольшая, Остальные входы блока 6 связаны с выходами преобразователей 2, а выходы блока 6 - с управляющими входами вторых ключей 1, другими входами преобразователей 2 и одним из входов магнитного накопителя 7, другие входы которого подключены к выходам аналого-цифрового...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 545008

Опубликовано: 30.01.1977

Авторы: Алексеенко, Коломбет, Мышляев

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...напряжения.На чертеже представлена функциональная схема устройства.Оно содержит операционный усилитель 1, первый 2 и второй 3 ключи, выполненные, например, на МОП-транзисторах, накопительный элемент 4, например конденсатор, третий ключ 5, опорный элемент 6, например стабилитрон, формирователь 7, шины управления 8, от играющего напряжения 9 и запирающего 10.Работает устройство следующим образом.В режиме выборки на шину 8 управления подается отппрающее напряжение, при этом формирователь 7 формирует и выходе запирающее напряжение. Поэтому люч 2 замыкается, а ключ 5 размыкается. Отпирающее напряжение на управляющем входе затворе) ключа 3 отличается от выходного напряжения операционного усилителя 1 на величину, равную падению...

Запоминающее устройство

Загрузка...

Номер патента: 546933

Опубликовано: 15.02.1977

Авторы: Аврамова, Городний, Гусак, Корнейчук

МПК: G11C 11/00

Метки: запоминающее

...с одними входами блока задания номера заменяющей ячейки памяти 12 накопителя, выходы котороподкюены к управляющим да мутаторов 5 и 9, 11 ервый выход блока управления 13 связан с соответствующим входом адресного блока 14, а вторые выходы блока управления 13 связаны с управляющими входами блока кодирования 4, коммутаторов 5, 9, блока декодирования 10, блока регистрации отказов 11, блока задания номера заменяющей ячейки памяти 12, Блок управления 13 имеет также входы 15, 16 начало операции и код операции соответственно) и выход 17 (конец операции).Второй вход адресного блока 14 связан с адресными шинами 18 устройства, а третий вход с выходом генератора синхроимпульсов 7. Выход адресного блока 14 подключен к управляющему входу регистра...

Запоминающее устройство

Загрузка...

Номер патента: 546936

Опубликовано: 15.02.1977

Авторы: Адирович, Борисов, Найманбаев, Поспелов, Трутнев, Юабов

МПК: G11C 11/42

Метки: запоминающее

...большими фотонапряжениями), одни электроды которых подключены к затвору МДП транзи стора, другие соединены с истоком МДП транзистора, сток которого подключен к шине считывания.На чертеже показано предлагаемое запоминающее устройство. Устройство состоит из МДП транзистора 1 с поляризующимся диэлектриком, например 51 зХ илп 510 - ЯзК, в цепь затвора которого включены две ЛФН пленки 2 и 3 так, что фотонапряженпе одной пз них подается Га управляющий электрод положительной полярностью, а другой - отрицательной полярностью. Сток МДП транзистора подключен к шине 4 считывания, исток - к шине 5 источника питающего напряжения.При освещении одной из пленок происходит запись информации, прп освещении другой - стирание. Так как сопротивление...

Запоминающее устройство

Загрузка...

Номер патента: 547817

Опубликовано: 25.02.1977

Автор: Гуртовцев

МПК: G11B 5/02

Метки: запоминающее

...линии 15 - сигнал Йр( 0 где Й - ошибка, а К - интервал чтения. По линии 16, 25соединяющей выход блока сравнения адресов3 с блоком управления 13, поступает сигналЕ =О,Устройство работает следующим образом,Текущий адрес %, считываемый с накопителя 1, с его выхода 2 поступает в блоксравнения адресов 3, По каналу 4 в блоксравнения адресов 3 поступает конечныйадрес Й, и блокуправления адресов 3 осуществляет вычисление ошибки М = М - И 35Далее эшибка сравнивается с числом К, поступающим на блок сравнения адресов 3 по каналу 5, Если ошибка й ) К, то из блокасравнения адресэв 3 по линиям связи 14 наблэк управления 13 поступает сигнал,в соответствии с которым блок управления 13 переводит накопитель 1 в режим фПеремоткавпереди. Одновременно...

Запоминающее устройство

Загрузка...

Номер патента: 547834

Опубликовано: 25.02.1977

Авторы: Антонюк, Журавин, Минаев, Семенов

МПК: G11C 11/00

Метки: запоминающее

...аппроксимации от всех ППА.Уст ойство содержит клю-и о, распредеУ трлитель 4 и генератор 5 тактовых импульсов (н .", . - . -- ".ж-п 1 я В наГГвимеР, преобразователь яйсякения Вч коючастоту), ,представляюние чз себя комм;.- татор с чзменякшеися скоро тью коммчтанпи входных сигналовУстройство содсркит также аналого-цич.- ,уроной преобразователь 6 (ЛЦП), служащий 1 пдня преобразован,я ан ьноговн:.х Входныхсигналов в код, блок 7 задаяия времени,предназначенный для выработки отметокили кода времени; магнитный накопитель 3,содеркаший блок считывания 9, служашиидля преобразования кода параметра и времени в сигналы, ьеобходимые для работы накопителя 8, ч двигатель 10, предназначенныйдля движения магнитной ленты. Устройствосодержит также блок...

“аналоговое запоминающее устройство”

Загрузка...

Номер патента: 547835

Опубликовано: 25.02.1977

Авторы: Оржекаускас, Скучас

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...образом. работающий ограничитепь 4.При появлении отрицатепьного напряжения на выходе усипитепя 1 ключ 5 закры- ззвается. При этом накопительный элемент3 разряжается по цепи: вход усилителя 1,накопительный элемент 3, кпюч 5 и шина10 нулевого потенциала,Уменьшение напряжения на выходе 9 40происходит с постоянной времени, опредепяемой произведением емкости накопительного элемента 3 и сопротивления ключа 5.Оно уменьшается до тех пор, пока становится равным значению функции на входе 458 в момент 1, Дальнейшее уменьшениеневозможнр, так как при напряжении навыходе 9, меньшем чем на входе 8, ключ2 открывается и на выходе 9 поддерживает величину напряжения, равной на входе 8. 50Описанный процесс происходит во время действия...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 547836

Опубликовано: 25.02.1977

Авторы: Алексенко, Коломбет, Мышляев

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...на управляю)ций вход подается напряжение, размыкаюшее МОП-транзистор. бО 3перього ОУ в л 1 обом .Лучае будет знаидель)-цо Отличаться От ВхОднОГО и ддя того чт 0661 все устройство вошло в линейну 10 Область работы, вьходное напряжение первого ОУ додхо(О Возвратиться к уровнк) входного сиг=ь неча, Причем, это требует почти то же время, которое затвачено на нарастаяые Выходного напряжения устройства до уровня входного сигнала. Таким, образом, в первом случае допопнителы 1 вя задержка выборки воз 30 гикает из-за выброса 31 апряжеция на выходе первого ОУ. Этот случай имеет место, если изменения входных напряжений лежат в диапазоне Ф 3,5 В (на)ример, если Овх= + йЗ 53) а Овх= -3,5 Б, то когда О дос.сигнет + 35 В, то О, х= ОУ...

Запоминающее устройство

Загрузка...

Номер патента: 548889

Опубликовано: 28.02.1977

Авторы: Гаркуша, Скрипко

МПК: G11C 11/00

Метки: запоминающее

...первый, Одновременно сигнал управления перезаписью с выхода 9 первого регистра поступает на вход запрета 13 элемента 5 второго регистра и отключает вход 11 этого регистра от выхода 6 м ар кер а 3 третьего регистр а. Эта связь будет отключена до окончания во втором регистре переходных процессов, обусловленных записью в нем инфор м а ции.После снятия с входа запрета 13 элемента 5 второго регистра сигнала управления перезаписью вход 11 блока 4 этого регистра через вход 12 и вход 14 элемента 5 будет подключен к выходу 6 маркера 3 третьего регистра, и если он свободен, то информация будет переписана в этот регистр, и так до тех пор, пока не достигнет занятого регистра.Введение элементов запрета позволяет исключить перекос информации...

Постоянное запоминающее устройство

Загрузка...

Номер патента: 549835

Опубликовано: 05.03.1977

Авторы: Каплан, Чубарев, Шер, Щегельский, Ященко

МПК: G11C 17/00

Метки: запоминающее, постоянное

...переадресации, формирователь 3 импульса переноса, формирователь импульса считывания 4, регистр переадресации 5, логическую схему И 6, логическую схему ИЛИ 7, логическую схему И 8, выходной регистр 9, логическую схему И 10, входной регистр 11 и логическую схему И 12.Каждое число накопителя 1 содержит информационную И и адресную А части. Адресная часть А состоит из адреса следующей операции А 1+А 2 (где А 1 - младшие разряды числа, дополнения для переадресации АЗ и признака переадресации П).При считывании числа из накопителя 1 адрес А 1+А 2 следующего числа вводится в регистр 11, дополнение для переадресации АЗ вводится в регистр 5, признак переадресации П - в ячейку 2,Выборка чисел без переадресации производится в следующей...

Анатоговое запоминающее устройство

Загрузка...

Номер патента: 549837

Опубликовано: 05.03.1977

Автор: Каштанов

МПК: G11C 27/00

Метки: анатоговое, запоминающее

...постоянного тока 11 с. Напряжениена выходе интегратора 3 линейно возрастаети в конце 1 достигает значениягдеК - коэффициент передачи интегратора 3.Управляющим импульсом записи замыкается ключ 2, подключающий выход интегратора 3 ко входу ячейки памяти 5, которая запоминает выходное напряжение.В режиме хранения оба ключа разомкну. ты, а ячейка памяти 5 хранит полученное напряжение.В режиме считывания записанной информации управляющим импульсом сброса интегратор 3 вновь устанавливается в нулевое состояние. Затем управляющим импульсом считывания через элемент ИЛИ б замыкается ключ 1, вторично подключая сигнальный вход интегратора 3 к источнику напряжения постоянного тока У,. Выходное напряжение интегратора 3 линейно возрастает и в...

Дифференциальное аналоговое запоминающее устройство

Загрузка...

Номер патента: 549838

Опубликовано: 05.03.1977

Автор: Мясников

МПК: G11C 27/00

Метки: аналоговое, дифференциальное, запоминающее

...10, 11.Бо вхолцых цепях устройства для эквивалентных источников помех созданы одццяко вые условия. Сигналы по двум шинам 10, 11через идентичные элементы подводятся к об;алкам запомипяТощего конденсатора 5 ц по окончании перехолцых процессов на конденсаторе выделяется разность двух входных сигналов, Лри переходе к режиму хряцсцпс: по549838 циоццый усилитель, неинвертирующий вход которого соединен с первой шиной входного сигнала, выход через ключ - с накопительным элементом, например с одной цз обкла док конденсатора, инвертирующим входомэтого усилителя и неицвертирующим входом выходного операционного усилителя, выход которого подключен к инвертирующему входу данного усилителя и выходу устройства, о т- О л и ч а ю щ е е с я тем, что, с...

Постоянное запоминающее устройство

Загрузка...

Номер патента: 550677

Опубликовано: 15.03.1977

Авторы: Журавский, Селигей

МПК: G11C 17/00

Метки: запоминающее, постоянное

...формирователя строба, а второй - с выходом элемента ИЛИ, входы которого подключены к соответствующим выходам первой группы элементов И. На чертеже показана схема запоминающего устройства.Устройство содержит накопитель 1 с двумя элементами памяти на разряд, первую группу элементов И 2, регистр числа 3, входы которого подключены к соответствующим выходам второй группы элементов И 4, формирователь сигнала строба 5, выход которого подключен к первому входу дополнительного элемента И б, ко второму входу которого подключен выход элемента ИЛИ 7.Устройство работает следующим образом.В запоминающих элементах накопителя 1 возникают сигналы 1 и О, которые через550677 Составитель В. ВакарРедактор Н. Каменская Техред М. Семенов Корректор Л....

Запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 550679

Опубликовано: 15.03.1977

Авторы: Ещин, Заволокин, Заровский, Мурин, Покормяк, Юферова

МПК: G11C 29/00

Метки: запоминающее, самоконтролем

...входы которого через основной дешифратор адреса подключены к одним выходам регистра адреса, а выходы через усилители - ко входам блоков коррекции информации (21.Недостаток этого устройства заключается в его невысокой эффективности емкости, поскольку выбор 1 г в этом случае зависит от общей разрядности т хранимой информации, и при малых значениях й необходимо применение корректирующего кода с большой избыточностью, а при больших значениях г и т общая разрядность пг хранимых слов не всегтнои выбираемому значеДь 1 которых СОединены с выходами дополнительного дешифратора адреса 7, входы которого подключены к другим выходам регистра адреса 1. Выходы коммутаторов 6 подключены к выходным шинам 8 устройства.Устройство работает следующим...

Запоминающее устройство

Загрузка...

Номер патента: 551695

Опубликовано: 25.03.1977

Авторы: Левина, Мамыкин, Усвяцов

МПК: G11C 11/00

Метки: запоминающее

...1, информационныйблок 4, блоки разрешения записи 5 и 6, блок временной задержки 7, блок накопителей 8, блок раз.решения считывания 9.Каждому разряду информационного блокасоответствует свой пецгифратор из блока дешифра.горов записи и свой дешифратор из блока дешифратоюв считывания и накопитель с блоком разреше.ния записи и считывания, элеменг временной эа.лержки и разряд блока определения приоритета.Блок определения приоритетаслужит дляобозначения последнего обслуженного накопителя.Е 1 ешифраторьг считьгвания 3 и записи 2 нредназначены для вьгработки сигналов считывания и записи.Инфо, мационный блок 4 служит для сигнализацииналичия информации в каждом накопителе. Элемент временной задержки блока временной задержки 7 редназначен для...

Буферное запоминающее устройство

Загрузка...

Номер патента: 551702

Опубликовано: 25.03.1977

Авторы: Журавлев, Чибисов

МПК: G11C 19/00

Метки: буферное, запоминающее

...элементы НЕ 6 к третьим входам четных элементов И 5. Ко входу первого триггера 2 подключена шина 8, ко входу последнего элемента И 5 - шина 9 считывания информаций. Устройство также содержит выходные, элементы И 10 для вывода информации и входной регистр 11.Устройство работает следующим образом, На шину 7 постоянно г,эступают тактовые им. пульсы, частота которых не ниже частоты записи информации. Для записи информации в запоминаю. щее устройство на шину 8 поступает импульс, по которому первое слово записывается в регистр 11, одновременно первый триггер 2 устанавливается в единичное состояние. Единичный потенциал с выхода первого триггера 2, проходя через первый элемент ИЛИ 3, открывает по первому входу первый элемент И 5. По второму...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 551704

Опубликовано: 25.03.1977

Автор: Косолапов

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...и ближайшимквантовацным уровнем сигнала с выхода генератора 2, а затем на конденсаторе 1 устанавливаетсяуровень сигнала, соответствующий толу же ближайшему квантоваццому уровню. Таким образом, навыходе сумматора 4, входы которого соединены сконденсаторамии 6, будет действовать сигнал,пропорциональный значению сигнала, подлежащегозапоминанию,Уровень сигнала на конденсаторе 6 также квантуется по уровню с помогцыо норейки 1. Разностьлюежду уровнем сигнала ца коцдецсаторахи 6 иближайшем квацтоваццым уровнем сигнала с выхо.па генератора 2 вьщеляется ячейкой и запоминаетсяв соответствуюпзем масштабе конденсатором 13,Аналогично действует ячейка 12 с конденсато.ром 14,. Подобно можно подключить еще ряд корректирующих ячеек с запомицанзщими...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 551705

Опубликовано: 25.03.1977

Автор: Сергеев

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...суммирующего усилителястатического многоустойчивого элемента 2 могутбыть использованы интегральные микросхемы уси.лителя постоянного тока 1 УПТ), дополненного соответственно цепями положительной и отрицательной обратных связей.Интегратор 4 устройства описывается уравнени. г =- - .Ях + у) дт,где х и у - соответственно сигналы на входе и в ыходс аналогового запоминающего устройства;г - сигнал на выходе интегратора 4.Функциональное назначение интегратора 4 - вы. явление знака алгебраической суммы сигналов х и у и формирование сигнала г характеризующегося тем, что.при каждом изменении знака суммы сигналов х и у сигнал г плавно изменяется так, что его проиэволная по времени имеет знак, протнвопо. 5 10 И 20 И 3) ЗЬ 60 ложный знаку этой суммы,...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 552639

Опубликовано: 30.03.1977

Авторы: Блинов, Омецинский, Офштейн

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...второй ключ и регулятор уровня напряжения, включенный между выходом выходного повторителя напряжения и отрицательной шиной питания, выход регулятора уровня напряжения соединен через второй ключ с выходом входного усилителя, управляющий вход второго ключа подсоединен к шине управления.На чертеже представлена функциональная схема устройства.Оно содержит входной усилитель 1, первый ключ 2, накопительный элемент-конденсатор 3, выходной повторитель 4 напряжения, регулятор 5 уровня напряжения и второй ключ б.Редактор И. Грузова Заказ 756/18 Тираж 769 Изд.333 Типография, пр. Сапунова, 2 Устройство работает следующим образом, В режиме хранения напряжения ключ 6 замкнут и выходное напряжение регулятора 5 подключается к входу ключа 2....

Буферное запоминающее устройство

Загрузка...

Номер патента: 553679

Опубликовано: 05.04.1977

Авторы: Голубев, Коржавин, Сулимов

МПК: G11C 19/00

Метки: буферное, запоминающее

...накопителя 1 при совпадении на его входах сигналов, поступающих с выхода датчика 2 адресов считывания и смещенного в блоке 5 на три такта вперед кода с датчика 3 адресов записи, что соответствует наличию в накоштеле 1 только двух свободных для записи информации адресов. 4Схема соединений в блоке сумматоров 5 (см, фиг, 3), обеспечивающая необходимый сдвиг адре. сов, определяется квадратной матрицей, строками которой являются последовательные состояния регистра сдвига с обратнойсвязью, причем первой строкой матрицы является состояние регистра, соответствующее необходимой величине смещения (в рассматриваемом примере величина смещения выбрана равной 3) от начального состояния регистра, имеющего вид: "ОООГСтолбцы этой матрицы (в...

Логическое запоминающее устройство

Загрузка...

Номер патента: 553682

Опубликовано: 05.04.1977

Авторы: Балашов, Гордонов, Ерхова, Коленов, Петров, Степанов, Суровцев

МПК: G11C 15/00

Метки: запоминающее, логическое

...а вторыс входы - к входным шинам Л. Вторые входы элементов ИЛИ второй группы 5 подклю чецы к соответствующим элементам И четвертой группы 9, предназначенной для передачи кода адреса из регистра слова 11, пер. вые входы элементов И четвертой группы 9 подключены к шине передача кода из реги стра слова 29, а вторые входы - к соответ ствующим выходам первой группы элементов регистра слова 11. Второй вход первого разряда регистра адреса 4 подключен к выходу элемента ИЛИ 8, первый вход которого подключен к шине управления установка регистра адреса в следующее состояние 32, второй вход подключен к элементу И 10 передачи содержимого первого разряда регистра слова на вход первого разряда регистра адреса 4, первый вход которого подключен к шине...

Магнитное аналоговое регулирующее и запоминающее устройство

Загрузка...

Номер патента: 553684

Опубликовано: 05.04.1977

Авторы: Болотов, Евсеева

МПК: G11C 27/00

Метки: аналоговое, запоминающее, магнитное, регулирующее

...содержит сердечник 1 из магнитожесткого материала, обмотки управления 2 и 3, постоянный магнит 4, управляемые магнитные сердечники 5 и б с обмотками считы ванпя и компенсационный резистор 7.Управляемые магнитные сердечники 5 иб с обмоткой считывания расположены между одним из полюсов постоянного магнита 4 и соответствующим полюсом сердечника 1 из 15 магнитожесткого материала, на котором намотано две последовательно соединенных обмотки управления 2 и 3. Компенсационный резистор 7 включен между началом первой и концом второй обмоток управления 2 и 3.20 Устройство работает следующим образом,Когда сигнал управления поступает науправляющий вход 8, основной ток протекает по обмотке 3, а по оомотке 2 через компенсационный резистор 7 идет...

Запоминающее устройство

Загрузка...

Номер патента: 555437

Опубликовано: 25.04.1977

Авторы: Андреев, Васин, Грабаров, Фирсанов

МПК: G11C 11/02

Метки: запоминающее

...4 и 5 планарного магнитного накопителя 6, прошитого по системе 2,5 Д. Формирователь записи 7 подключен через второй коммутатор 8 к четным адресно-разрядным шинам выборки 9 тех же разрядов. И В цепи управления формирователя записи 1 и 7 включены логические элементы И-ИЛИ 10 и 11, входы которых подключены к двум выходам соответствующих разрядов регистра информации 12 и к выходу одного разряда регистра адреса 13. Выходы регистра адреса 13 подключены также к управляющим входам коммутаторов 2 и 8.Устройство работает следующим обра зом. В соответствии с кодом адреса коммутатора 2 подключает одну из нечетных шин 3 разряда 4 к формирователю записи 1, а коммутатор 8 подключает одну из четных шин 9 разряда 5 к формирователю ЗО записи 7. При...

Ассоциативное запоминающее устройство

Загрузка...

Номер патента: 555438

Опубликовано: 25.04.1977

Автор: Барашенков

МПК: G11C 15/00

Метки: ассоциативное, запоминающее

...с предыдущим значениемрезультата суммы и запоминание в сумматоре 4 по модулю два.В результате начального заполненияинформацией блока памяти 1 в сумматоре4 по модулю два накапливается поразрядная сумма по модулю два всех слоев, записываемых в блок памяти 1, так как начальное содержание блока памяти составляли нулевые слова.В дальнейшем при записи (приэнак "Запись" - на управляющей шине 12) кодовчисел от ЭВМ в ячейки с произвольным содержанием меняются на противоположныезначения те разряды контрольной суммы,хранящейся в сумматоре 4 по модулю два,которые не совпадают у считываемого изаписываемого кодов чисел. При этом предполагается, что операции записи всегдапредшествуют считыванию с некоторого адреса блока памяти, в который должна...

Запоминающее устройство

Загрузка...

Номер патента: 555440

Опубликовано: 25.04.1977

Авторы: Голубева, Кремер, Писарчук, Прокопенко

МПК: G11C 19/00

Метки: запоминающее

...накопитель 1, например, циркуляционного типа, выход которого через промежуточный накопитель 2 подключен к выходуустройства. Один вход основного накопителя 1 подключен к первому входу устройства,другой вход - к выходу блока управления 3,соединенного с вторым входом устройства.Кроме того, оно содержит коммутаторсигналов записи - воспроизведения 4, формирователь пусковых сигналов 5 и блок адресации 6, подключенный через формирователь к третьим входам устройства и непосредственно к входам блока управленияи коммутатора 4, выходы которого соединены с входами промежуточного накопителя 2, а входы - с выходом блока управления 3 и четвертым входом устройства. Приэтом, блок адресации 6 выполнен стартстопным, а для обеспечения непрерывностивыдачи...

Запоминающее устройство

Загрузка...

Номер патента: 555443

Опубликовано: 25.04.1977

Авторы: Корнейчук, Май, Небукин, Слипченко

МПК: G11C 29/00

Метки: запоминающее

...с элементами И 9, 13, 15, 20, 22, 24, 28, 29 и с блоками 12, 16, 21, 8, 19 и 27,Устройство работает следующим образом, 60 На регистр 1 по входам 2 поступает адрес ячейки, например, накопителя 4, к которой необходимо обратиться, По указанному адресу из одноименных ячеек накопителей 3, 4 и 5 считываются слова, которые поступают на соответствующие регистры 6, 17 и 25. Если при считывании слова блок 8 не обнаруживает ошибки, то слово из регистра 6 через элементы И 9 и элементы ИЛИ 10 подается на регистр 11. Если при считывании слова блок 8 обнаружит ошибку, а блоки 19 и 27 ошибки не обнаружат, то слово из регистра 6 не проходит через элементы И 9 на элементы ИЛИ 10, Вместо этого слово из регистра 25 через элементы И 29 по сигналу из блока 30...

Запоминающее устройство

Загрузка...

Номер патента: 556494

Опубликовано: 30.04.1977

Авторы: Аврамова, Городний, Корнейчук, Чемерица

МПК: G11C 11/00

Метки: запоминающее

...1 ния 16, блока декодирования 10 и дешифратора 15, а его выходы - к входам блока декодирования 10, выходы которого соединены с входами первого счетчика 11. Входы блока 12 переключения питания подключены к выходам,дешифратора 15 и первого счетчика 11 соответственно, а его выходы к управляющим входам накопителей 7 и 8. Вход второго счетчика 14 через дополнительные элементы ИЛИ 13 соединен с выходами первого счетчика 11, а его выход - с входом дешифратора 1 о.Устройство работает следующим образом.Информационное слово через элементы ИЛИ 1 поступает на регистр 2 слова, а с его выходов - в блок кодирования 3, где в соответствии с информационными разрядами формируются контрольные разряды. С выходов блока кодирования слово подается на входы...