Патенты с меткой «запоминающее»

Страница 75

Запоминающее устройство с коррекцией информации (его варианты)

Загрузка...

Номер патента: 1238162

Опубликовано: 15.06.1986

Автор: Эннс

МПК: G11C 29/00

Метки: варианты, его, запоминающее, информации, коррекцией

...биты синдромов. Если формирователь 2 определяет, что произошло больше ошибок, чем может исправить устройство, то блок 7 выдает сигнал считывания на триггеры 5, на выходы которых поступает информация, определяющая разряды слова, соответствую шие дефектнымэлементам памяти. Тогда на входы формирователя 2 подается считанная информация, инвертированная в разрядах, соответствующих дефектным элементам памяти. Инвертирование выполняется элементами 6 ИСКЛЮЧАЮЩЕЕ ИЛИ.Порядок работы устройства может быть и другим. Так, например, в триггеры 5 можно записывать слово информации, а не слово, определяющее дефектные элементы памяти. 510 Устройство по второму варианту работает аналогично устройству по первому варианту с той разницей, что...

Запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 1238163

Опубликовано: 15.06.1986

Автор: Овсянникова

МПК: G11C 29/00

Метки: запоминающее, самоконтролем

...Кодовое слово у (отличается от слова у, если за время хранения информации в опрашиваемой ячейке накопителя 1 произошел новый отказ или сбой) из накопителя 1, как обычно, считывается в выходной регистр 11 по входам 12. После этого осуществляется восстановление исходного кодового слова. Для этого 1-й символ из числа 1 разрядов считанного кодового слова через элемент И 16 (при поступлении управляющего сигнала на управляющий вход этого элемента) подается на счетные входы 13 выходного регистра 11 с номерами 1, 1+1, 1+21 и т.д. Если 1-й символ у равен единице, а это имеет место в тех случаях, когда при записи символы х 1 слова Х с номерами 1,1+1,1+21 и т.д. были инвертированы, то соответствующие символы считанного кодового слова повторно...

Запоминающее устройство

Загрузка...

Номер патента: 1239750

Опубликовано: 23.06.1986

Авторы: Балашов, Дятченко, Родионов, Сквира

МПК: G11C 11/40

Метки: запоминающее

...2, источник 3 тока (хранения), источник 4 тока (считывания) накопитель 1 выполнен в виде двух строк ячеек 5 памяти, объединенных по строкам парами словарных шин, причем первая 6 и вторая 1 словарные шины каждой строки являются соответственно словарными входами и выходами накопителя 1, каждый словарный вход накопителя 1 через дополнительно введенные источники 8 опорного напряжения, в частности, выполненного в виде последовательно включенных первого 9 и второго 1 О диодов, подключены к шине 11 положительного напряжения питания, коммутатор 12, разрядные шины 13 ячеек 5 памяти, являющиеся разрядными входами/выходами накопителя 1.Запоминающее устройство работает следукшим образом.Любой комбинации логических сигналов на входах дешифратора 2...

Резервированное запоминающее устройство

Загрузка...

Номер патента: 1239751

Опубликовано: 23.06.1986

Авторы: Клепиков, Петровский, Семаков, Шастин

МПК: G11C 29/00

Метки: запоминающее, резервированное

...младший), т,е, деленнаяна два.В случае сравнения информации,поступающей в первый блок 15 выборкиинформации по входу 17, с информацией по любому из других входов онасчитается достоверной и выдаетсячерез коммутатор 33 по управляющемусигналу с выхода элемента ИЛИ 32на первый информационный выход устройства, В случае несравнения информации, поступающей по входу 17 первого блока 15 выборки информации,с информацией, поступающей па другимвходам, с выхода элемента ИЛИ 32 науправляющий вход коммутатора 33 поступает сигнал, производящий переключение коммутатора 33. При этомна информационный выход устройствапоступает восстановленная информация, Второй блок выборки информацииработает параллельно с первым и наинформационных выходах...

Буферное запоминающее устройство

Загрузка...

Номер патента: 1241287

Опубликовано: 30.06.1986

Авторы: Кондратьев, Самарский, Фирсов

МПК: G11C 19/00

Метки: буферное, запоминающее

...10/2 СС.После этого содержимое счетчика модифицируется на "-1" и становится равным 01/2 СС, одновременно иэ блока оперативной памяти 2 считывается адрес, соответствующий строке буферной3 1241287 памяти, активность которой равна 10/гсс.Если во втором такте сравнения не происходит, то в конце данного такта триггер 10 обращения к оперативной памяти и триггер 11 обращения также, как и в предыдущем такте, уста 11 11на вливаются в 0В третьем такте проверяется адрес блока 2 оперативной памяти , рас пол о О женной в строке , активность которой равна О 1 / 2 СС , а значение счетчика 1 4 после модификации становится равным оо / гсс .И если сравнение не производится , 1 5 то в четвертом такте проверяется последний непроверенный адрес блока 2...

Буферное запоминающее устройство

Загрузка...

Номер патента: 1241288

Опубликовано: 30.06.1986

Авторы: Антоненко, Околотенко

МПК: G11C 19/00

Метки: буферное, запоминающее

...в нулевое состояние, а триггер 4 - в единичное. На выходе элемента ИЛИ-НЕ 3 в это время сохраняется единичный потенциал, определяемый сигналами низкого логическогоуровня на информационных входах 6устройстваПосле переключения триггера 4 уровень логической единицы 25с его прямого выхода открывает элементы И 1, подготавливая устройствок записи входной информации. Входнаяинформация параллельным кодом поступает на входы 6 (на входы элементов И 1). При этом соответствующиеразряды регистра 2 устанавливаютсяв единичное состояниеС появлениемпервого кодового импульса на выходеэлементов И 1 элемент ИЛИ-НЕ 3 переключается в нулевое состояние, ас окончанием последнего - в единичное. 88 2Одновременно с окончанием отрицательного импульса на...

Аналоговое запоминающее устройство его варианты

Загрузка...

Номер патента: 1241289

Опубликовано: 30.06.1986

Автор: Федоров

МПК: G11C 27/00

Метки: аналоговое, варианты, запоминающее

...его работе по второму варианту (фнг. 2), В режиме выборки ключи 3 и 4 замкнуты и устройство функционирует как и усилитель с обратной отрицательной связью. В режиме хранения ключи 3 и 4 разомкнуты и напряжение на конденсаторе 8 и на выходе усилителя 1 Б сохраняется равным напряжению в момент, предшествующий режиму хранения. Напряжение на конденсаторе 8 усиливается усилителем 2 и является выходнымнапряжением 06устройства.На временной диаграмме (фиг.3) пунктирными линиями показаны переходы выходного напряжения усилителя 1 (в прототипе от нулевого значения в режиме хранения к напряжению в момент выборки и далее вновь к нулевому значению) . Динамическая ошибка переходного процесса напряжения 0 (на фиг, 4 показана непрерывной линией) от его...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 1241290

Опубликовано: 30.06.1986

Автор: Корытный

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...усилителя 1 появляется напряжение, пропорциональное входному. Благодаря встречному включению напряжения на конденсаторе 2 по отношению к напряжению смещения нуля усилителя 1, последнее не будет присутствовать на выходе устройства,В режиме хранения все ключи устройства являются разомкнутыми. На конденсаторе 3 фиксируется и поддерживается неизменным на протяжении всего режима хранения напряжение, близкое к выходному в момент размыкания ключа 3. Введениев предлагаемое устройство ключей 5 и 6 не увеличивает коммута - ционную погрешность устройства, поскольку ключи 5 и 6 соединены с разными обкладками конденсатора 2 и размыкаются синфазно, Причем ключи 5 и 6 находятся под потенциалом, близким к нулю, как н режиме выборки, так и н режиме...

Запоминающее устройство

Загрузка...

Номер патента: 1241291

Опубликовано: 30.06.1986

Автор: Конопелько

МПК: G11C 29/00

Метки: запоминающее

...тем самым происходит записьи считьпзание информации в или изисправного байта или слова (7) матрицы 8 по адресам (2 и 4) с входов 32или на выходы 33 устройства черезблоки 26, 28, 23,,Если опрашивается дефектный байтэлементов памяти матрицы 8, то водном из слов ЛЛМ 3 происходит совпадение поступивших по входам 2 и 4адресов слова и разряда с хранимыми,и на соответствующем выходе 17 П 1 П 1 3,выходе ( элемента ИЛИ 12 устанавливается единичный сигнал. Этот сигнал.закрывает (устанавливает на выходах7, 20 и 21 нулевые сигналы) дешифратор 1; дешифратор 5 опрашивает резервное слово (11) (замещающее дефектные байты) матрицы 8. Кроме того,данный единичный сигнал опрашивает,проходя через соответствующий элемент ИЛИ 19, один из байтов резервно. го...

Буферное запоминающее устройство

Загрузка...

Номер патента: 1242968

Опубликовано: 07.07.1986

Авторы: Корнеев, Митяков

МПК: G06F 12/00

Метки: буферное, запоминающее

...разрядов5 счетчика 7 адресов записи и счетчика 8 адресовсчитывания на выходе сумматора 17 по модулю два появится сигнал "Запрос", который через первый элемент И группы 3 и первый элемент ИЛИ группы 6 выдает приемнику информацию для запроса на считывание им из устройства информации.Импульсы тактовой частоты считывания переводят в состояние "1" триггер 13 и, если в этот момент нет сигнала, разрешающего запись на выходе элемента И 9, элемент И 10 разрешит включение триггера 15 по первому импульсу опорной частоты.Сигнал с выхода триггера 15 (сигнал разрешения считывания) разрешит прохождение кода адреса с выходов счетчика 8 адресов считывания через группу 2 элементов И и группу 5 элементов ИЛИ на адресные входы накопителя 21. Также этот...

Запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 1243032

Опубликовано: 07.07.1986

Авторы: Запольский, Костинский, Подгорнов, Смирнов, Шугаев

МПК: G11C 11/00

Метки: запоминающее, самоконтролем

...3)предназначен для Формирования двойного слова, которое необходимо записать в накопитель 1. Информация, которую необходимо записать в накопитель 1, поступает по входам 20, 27и 29. По входам 20 "Данные ОП" посту -пает двойное слово (восемь, байтов).Сигнал на входе 26 "Запись двойногослова" определяет передачу этогодвойного слоьа на вход накопителя 1.Если на входе 26 разрешение отсутствует, коммутатор 6 передает информа -цию с входом 27 "Данные ЦП" с контрольными разрядами с входа 29 "Паритет". По входам 27 поступают 4 байта. О том, какое слово в записываемом двойном слове будет новым, а кокое останется без изменения, свидетельствует состояние входа 17 "Адреса слова". Если состояние этого входа равно "1", то замене подлежат байты 4-7...

Запоминающее устройство

Загрузка...

Номер патента: 1243033

Опубликовано: 07.07.1986

Авторы: Борисенков, Евсеев, Комарченко, Лопатин, Матвеев, Плотников, Щекин

МПК: G11C 11/00

Метки: запоминающее

...с первого по восьмой элементов памяти накопителя 6 подаются разряды с первого по восьмой регистра 4, достаточные для выбора из накопителя 1000 шест 8 надцатиразрядных слов. Сигнал ОБГ 1 В на входе 24 участвует в выборе сигнала ОРОН на выходе 56, подаваемого в блок 7 для формирования сигнала УПР 1 Н на выходе 43, который передает в магистраль сигнал ответа устройства М ОТВ Н на выход 16 блока 1.Режим стирания начинается с момента записи данных в соответствующие разряды регистра 2. В адресной час ти регистра 2 выставляется адрес, на вход 24 поступает сигнал ОБМ В, при этом поступает сигнал УВ В на вход 30, который поступает в блок 7, где приналичии сигнала ДЗП В на входе 23 вырабатываются сигналы ЗАПИСЬ РС В на выходе 27, ПРИЕМ В на выходе...

Ассоциативное запоминающее устройство

Загрузка...

Номер патента: 1243036

Опубликовано: 07.07.1986

Авторы: Кильдюшев, Токмаков

МПК: G11C 15/00

Метки: ассоциативное, запоминающее

...4 и 21. В режиме 1 словадля сравнения считываются с накопителя 18, а в режиме 2 с накопителя 19.Считанные слова поступают на первые и вторые входы компаратора 17.Результат сравнения двух слов с выхода компаратора 17 поступает на вход Стриггеров 23 и 24, которые тактируются сигналом Несовпадение . В первомтакте цикла сравнения с накопителей 18 и 19 считывается код концапоследовательности (фиг. 2 й и 3 б; Ь,2, О, Е), в результате чего срабатываетэлемент И 7, что приводит к удержанию счетчика 4 в сброшенном состоянии и подаче логической "1" на вход 0триггера 23, компаратор 17 выдаетсигнал Несовпадение и т,д,Если в ходе сравнения слов последовательностей компаратор 17 не выдални одного сигнала "Несовпадение",то триггер 14 не меняет...

Запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 1243039

Опубликовано: 07.07.1986

Автор: Клочан

МПК: G11C 29/00

Метки: запоминающее, самоконтролем

...выходы счетчика 5. Сигнал разрешения на вьдачу результата поступает на счетчик 5 после срабащ35 тывания компаратора 7 с задержкой, установленной временем элемента 29, достаточной для срабатывания компаратора 6 в случае, если при измерении временных параметров блока аналоговой памяти его коэффициент передачи40 превышает требуемое значение.Исходное состояние устройства при измерении времени хранения остается таким же, как при измерении времени запоминания с тем лишь отличием, что45 на шине 13 воздействует нулевой сигнал "Режим".Измерение времени хранения начинается с установлением единичного сигнала "Измерение" на входе 14. По этому сигналу триггеры 18 и 19 изменяют свое состояние, по их выходным сигналам ключ 3 размыкается, а блок 2...

Запоминающее устройство

Загрузка...

Номер патента: 1244719

Опубликовано: 15.07.1986

Авторы: Белоконь, Головков, Дорофеев, Мусиенко, Рыбин, Федоров

МПК: G11C 11/00, G11C 7/04

Метки: запоминающее

...изобретения - повышение ламе"хоустойчивости и упрощение устройства.На чертеже изображена структурная схема запоминающего устройства.Устройство содержит ттт групп блоков 1пт памяти (по и блоковв каждой груйпе), элементы НЕ 221, где 1 те, а 1 - разрядность адресной части блоков памяти блок 3управления, имеющий адресные выхады 4 4 и выходы 5 5 выборки.Устройство работает следующимобразом,При обращении к к-ай группе блоков памяти, где К=Гпт, сигналвыборки устанавливается на линии,соединяющей выход 5 выборки с входами выборки блоков памяти К-ой группы. При переключении уровня адресно- Бго сигнала на выходе 4 на выходе 5выборки возникает помеха за счет паразитных связей линий соединений этихдвух сигналов с элементами К ,К , где и) и,...

Ассоциативное запоминающее устройство

Загрузка...

Номер патента: 1244722

Опубликовано: 15.07.1986

Авторы: Бикмухаметова, Трусфус

МПК: G11C 15/00

Метки: ассоциативное, запоминающее

...сравнения наих выходах 21 -23 формируются сигналы принадлежности соответствующихприз. яаков х, к множеству признаковх или х,)Блок 12 выявляет по сигналам сблоков 4 сравнения отсутствие признаков больших или равньх опросного(сигнал на шине 7) и меньших опросного (сигнал на шине 8),Значения разрядов х , х и Усравнивантся в блоке 9 анализа общего условия поиска, Выявление ближайпего производится гри помоших + хсравнения-- ското 1)ое сво - дптся к вычислению в блоке 9 анализа общего условия поиска вар(х + + х. - 2 У) . Для у ета наличия признаков больших или равных У и меньппх У в блок 9 анализа общего условия поиска поступают сигналы с блоков 12. Вьходные сигналь блока 9 нализа общего условия поиска формируотся на выходах 31 и 32,...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 1244723

Опубликовано: 15.07.1986

Авторы: Абезгауз, Анзин, Темнов, Шифрин

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...напряжение, до которогобыл заряжен конденсатор 3 в режиме,выборки,Принципиально важным отличием предлагаемого устройства является то, что разряд конденсатора 3 обусловлен только собственным током утечки, который на порядок меньше тока его разряда у прототипа.Таким образом, по сравнению с прототипом в предлагаемом аналоговом запоминающем устройстве значительно увеличено время хранения информации. так как введенная положительная обратная связь позволяет скомпенсировать все токи разряда запоминающего кОнденсатора, за исключением его тока утечки. Формула изобретения Аналоговое запоминающее устройство, содержащее первый операционный усилитель, выход которого является выхОдом устройства и соединен с первым выводом первого пассивного элемента...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 1244724

Опубликовано: 15.07.1986

Авторы: Васильев, Кузьминов, Никулин, Сидоров

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...информации пс каждому адресу производится за несколько циклов. Причемкаждый цикл состоит из такта разрущающего считывания и такта записи,В нулевом цикле производится разрушающее считывание хранимой информации из выбранного -го элемента памяти магнитного накопителя 5 с последующим прсмежуточным запоминанием выходного сигнала 17 ,. (О)= ,(ьФ; ) в6 Ыаналоговом запоминающем элементе Затем, за несколько циклов, используя однозначность характеристики записи- считывания 1-го элемента памяти 11 ы =Г;(11; ), рсуществляется поиск истинного значения напряжения, которое записано в г-й элемент в режиме записи. Для этого производится запись в этот же 1-й элемент памяти магнитного накопителя 5 такого сигнала 11 (И)., который приводит при считывании к...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 1244725

Опубликовано: 15.07.1986

Авторы: Гичан, Крищюкайтис, Рамша

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...7, на выходе которого появляется сигнал, устанавливающий триггер 6 в положение, закрывающее ключ 2.При этом счет прекращается, а па выходеделителя 8 до следующего поступленияуправляющей команды остается: напряжеФормула 25,ЗО 35 40 45 50 55 формационным и контрольным выходами которого являются соответственно выход блока сравнения и выход переполнения счетчика. 5 1 О 15 20 ние, равное входному сигналу в момент запоминания,На выходе блока 5 ( и всего устройства) будет разница текущего значения входного запоминаемого сигналаи сигнала, запоминаемого в моментпоступления управляющей команды. Наличие делителя 8 позволяет сверхуограничивать запоминаемый сигнал.Делением выходного сигнала цифроаналогового преобразователя 4 в делителе 8...

Запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 1244726

Опубликовано: 15.07.1986

Авторы: Воронин, Титов, Юматов

МПК: G11C 29/00

Метки: запоминающее, самоконтролем

...2корректирующих сигналов, Под действием управляющих сигналов с первогои второго выходов блока 12 управле 1244726ния в накопителе 1 производится запись информационных битов и дополнительных битов кода Хемминга.В такте считывания с адреснойшины 13 поступает код адреса, с шины17 - сигнал обращения, с шины 18сигнал считывания, Работа адресной.части аналогична циклу записи. Подвоздействием управляющего сигнала свторого выхода блока 12 управленияв накопителе 1 происходит считываниеинформации по адресу, принятому нарегистр 7 адреса, Считанные битыинформации и биты кода Хемминга поступают в блок 3 коррекции информации, где, в случае обнаружения одиночной ошибки, происходит ее исправление и выдача на выходную информационную шину 13,...

Механическое запоминающее устройство контрольно сортировочного автомата

Загрузка...

Номер патента: 1245855

Опубликовано: 23.07.1986

Автор: Николенко

МПК: G01B 5/00, G11C 23/00

Метки: автомата, запоминающее, контрольно, механическое, сортировочного

...из которых через усилитель 19 управляет электромагнитной защелкой 20, связанной с подпружиненным толкателем 21 сортировочного механизма 22, Толкатели 21 установлены с шагом, равным расстоянию между каретками 4 на транспортной цепи 1, а число тол 5 20 25 30 35 40 45 50 55 кателей 21 равно числу групп сортировкидеталей.Для синхронизации управления электрическими цепями запоминающего устройства имеется командоаппарат (не показан),кинематически связанный с транспортнойцепью 1.Устройство работает следующим обраДетали поштучно загружают на каретки 4, расположенные на верхней ветви 3транспортной цепи 1, которая цикличноперемещает их к измерительной станции 14,а цилиндрические отверстия 7 в каретках 4закрыты шариками 11. В момент...

Запоминающее устройство

Загрузка...

Номер патента: 1246137

Опубликовано: 23.07.1986

Авторы: Иванов, Таран, Шмаков

МПК: G11C 11/00

Метки: запоминающее

...четвертого синхросигнала 20,В случае сравнения адреса слова, 15 поступившего на адресные входы 18 устройства, с хранящимся адресом в регистре 22 адреса компаратором 23 на выходе коммутатора 24 устанавливается уровень Лог. , на выходе элемента И-НЕ 25 - "Лог,О", запрещающий прохождение сигнала 16 обращения через элемент И 26. Сигнал "Лог,О" на,выходе элемента И 26 установит на выходе первого элемента 25 И-НЕ 11 уровень "Лог,1", при этом на выходе второго элемента И-НЕ 12 появится Лог.О, разрешающий выдачу информации из третьего регистра 19 на входы-выходы данных 2.Выдача информации из третьего регистра 19 на входы-выходы 2 независимо от режима (записи либо считывания) и результата сравнения их предыдущего и настоящего адресов может быть...

Запоминающее устройство

Загрузка...

Номер патента: 1246138

Опубликовано: 23.07.1986

Автор: Шилинговский

МПК: G11C 19/00

Метки: запоминающее

...следующий разрядначального кода, который являетсятретьим разрядом выбранного числа.После проведения исдвигов путем подачи и- тактовых импульсов,где и-разрядность хранимых в устройстве чисел, на выходе 8 устройствасформируется и разрядов выбранногочисл:а,Затем снимается возбуждение с адресного входа 7 устройства, На выходе8 устройства установится уровень логического нуля, так как снимаетсявозбуждение со всех выходов П 1 И 5 иРследовательно с второго входа соответствующего элемента И 3,Б качестве начальных кодоМ используются и-разрядные числа Х=(Х,.Х) которые принадлежат различтьым циклам д(е), на которые разбиИвается множесво 2 и-разрядных чисел оператором С. Оператор С определяется следующим образом(Х Х,Х,Х) С= (Х,ХХ.Х, ),Х е Ог...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 1246139

Опубликовано: 23.07.1986

Авторы: Данилов, Дмитриев

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...13.Таким образом, напряжение на выходе,цийференциального усилителя 1 приблизительно в Кп раз больше входного,а значит, во столько же раз уменьшается влияние паразитного заряда коммутации и остальные погрешности, вызванные падением усиления по петлеООС с ростом Кп. В зависимости отсостояния управляющего сигнала нашине 16 ключи 2 или 3 подключаютвыход первого интегрирующего усилителя 10 (вьеборка) или второгоинтегрирующего усилителя 1 (хранение), а переключатель 12 подключает вьеходы первого интегрирующего усилителя 10 режимвыборка) или эзторго интегрирующего усилителя(режим хранение ) каналоговому выходу (вьех.25 устройства, Принято что обозначения режимов Выборка" и Хранение являются чисто условными, те. когда одиниз каналов...

Запоминающее устройство с коррекцией программы

Загрузка...

Номер патента: 1246140

Опубликовано: 23.07.1986

Авторы: Ваврук, Елагин, Тимофеенко, Филимонов

МПК: G11C 29/00

Метки: запоминающее, коррекцией, программы

...7 элементов И ( Фиг,Зв ) на первые входы коммутатора 19. Одновременно сигнал Считывание открываеткоммутатор 9 по первым входам, т,е,разрешает выдачу на адресные входыблоков постоянной 2 и полупостоянной4 памяти кода адреса.На выходе 5,Формирователя формируется сигналнСчитывание ЗУ (Фиг.Зг), по которому происходит считывание информациис блоков 2 и 4 по ранее установленному адресу, Информация с блоков 2 и,4 поступает на входы блока 5.В блоке 4 полупостоянной памятиимеется дополнительный информационныйразряд (второй выход блока 4), указывающий на наличие коррекции покаждому адресу,Если информация откорректирована,единичный уровень на втором выходеблока 4 разрешает прохождение черезкоммутатор 5 информации с блока 4.Если информация в блоке...

Запоминающее устройство

Загрузка...

Номер патента: 1247946

Опубликовано: 30.07.1986

Авторы: Александров, Кокаев, Коновалов

МПК: G11C 11/00

Метки: запоминающее

...вниз 1) ячейкупамяти сигнал на шину 62 выдаетсянепосредственно с нулевого выходазапоминающего элемента 13 этой жеячейки памяти,В любом из режимов записи информации будет записываться только в са мую первую свободную ячейку памяти, так как высокий разрешающий сигнал на шину 58, 60 или 62 управления очередностью записи поступит лишь В случае, когда все предыдущие ячейки памяти будут заняты информацией. Рассмотрим считывание информациииз устройства в режимах "Бобслей","Перевернутый бобслей" иПеревернутый магазин".Чтение информации в режиме Бобслей", Например, пусть К-я ячейкапамятй является самой первой заполненной ячейкой в нижней (заполнен"ной) части устройства. По входу 9на вход элемента И 38 поступает сигнал управления режимом чтения....

Ассоциативное запоминающее устройство

Загрузка...

Номер патента: 1247948

Опубликовано: 30.07.1986

Авторы: Корнейчук, Марковский, Масленников

МПК: G11C 15/00

Метки: ассоциативное, запоминающее

...подлежащий записи,Сигналы с регистров 2, 3 и 6 пос- тупают на входы коммутатора 4,Преобразование входной информации, соответствующей определенному разряду информационной части коммутатора 4, производится следующим образом.При отсутствии единичного сигнала на входе 17 (соответствует отсутствию записи информации в этот разряд ) на соответствующих выходах 10 и 11 формируются сигналы нулевого уровня, а на соответствующих выходах 12 и 13 - инверсный и прямой по отношению к сигналу, поданному.на вход 8 при сигнале маскирования, подаваемом по входу 9 и равном едини1247948 це. При маскировании данного разряда на соответствующих выходах 10, 11, 12 и. 13 формируются сигналы нулевого уровня.В режиме записи в определенный 5 разряд (на...

Постоянное запоминающее устройство

Загрузка...

Номер патента: 1247949

Опубликовано: 30.07.1986

Авторы: Изюмов, Николаев, Рогинский, Росницкий, Савельев, Соколова

МПК: G11C 17/00

Метки: запоминающее, постоянное

...одном из накопителей 1,за счет отсутствия на выходе блока6 признака коррекции, поскольку навход блока 6 из накопителя 7 постуд пает код 00". При сравненииэтого кода с начальным кодом регистра 8 на первом выходе блока 6 вырабатывается потенциал, разрешающийвыдачу числа, хранящегося в одном изнакопителей 1, а на втором выходеблока 6 вырабатывается потенциал,запрещающий выдачу числа, хранящегося в накопителе 7.В случае, когда коррекции нет, изнакопителя 7 на первый вход блока 6 35поступает код 00, а на второмвхоце блока 6 остается неизменнымначальный код регистра 8, при этомблок 6 вырабатывает на своем первом 40выходе потенциал, разрешающий выдачучисла из накопителей 1, который пос.тупает на второй вход мультиплексора 5, при этом на втором...

Буферное запоминающее устройство

Загрузка...

Номер патента: 1249583

Опубликовано: 07.08.1986

Авторы: Богданов, Лупиков, Спиваков

МПК: G06F 13/00

Метки: буферное, запоминающее

...5 адресаи через элемент 27 задержки третийпуск устройства в режиме чтения, вкотором выдается приемнику информационное слово 00011010 с сигналомсопровождения на первом управляющемвыходе 13 устройства. Управляющееслово, записанное по адресу 011 блока 1 памяти, обеспечивает временнуюзадержку в 128 тактов генератора 19синхроимпульсов между выдачей второго и третьего информационных слов.После выдачи приемнику третьего информационного слова 11110000, посбросу триггера 16 и нри наличииК 1=0 (низкий уровень сигнала навходе 30 блока 11 синхронизации),который поступает на Э-вход триггера 18, последний устанавливается внулевое состояние, и на втором уп"равляющем выходе 14 устройства появляется высокий уровень сигнала,который свидетельствует...

Буферное запоминающее устройство

Загрузка...

Номер патента: 1249584

Опубликовано: 07.08.1986

Авторы: Качков, Кондратьев, Пыхтин, Самарский, Фирсов

МПК: G11C 19/00

Метки: буферное, запоминающее

...данные считаны из опе. ративной памяти (а); на управляющем входе 23 задана микрооперация записи в память и информация из ячейки, в 1 О которую производится запись, находится в накопителе 3, т.е. на выходе блока 6 появилась "1" (б); задана микрооперация чтения из памяти и триггер 13 находится в "0" (в),.В слу чае (б) и (в) запись производится соответственно по импульсам ТИ 4 и ТИ 2 на синхровходе 18 устройства.Шифратор 1 формирует сигналы для управляющих входов мультиплексора 10 в соответствии с таблицей,Входы шифратора 11 Значение сигнала Выход триггера 13 1 0 0 Х Выход триггера 28 1 1 0 Х Рассмотрим работу устройства на примере выполнения микрокоманды, в которой заданы следующие действия: чтение одного операнда из блока 43,40 чтение...