Патенты с меткой «запоминающее»
Запоминающее устройство
Номер патента: 1176384
Опубликовано: 30.08.1985
Автор: Натанзон
МПК: G11C 11/00
Метки: запоминающее
...время набора,в счетчиковых структурах с памятью.Цель изобретения - упрощениеустройства.На чертеже представлена структурная схема запоминающего устройства. ОУстройство содержит первый счетчик 1, выходы которого соединеныс частью разрядов адресного входаодноразрядного блока 2 памяти АоА 1 начиная с младшего, второй .15счетчик 3, выходы которых соединеныс остальными разрядами адресноговхода блока 2 А К+- А П,Устройство работает следующимобразом. 20В режиме счета импульсов счетчик 1 изменяет свое состояние отгО до текущего, задавая адресаячеек блока 2, в которые записывают-ся сигналы "1" в соответствии со 25значением сигнала на информационномвходе записи блока 2, равным потенциалу "1" на входе разрешения счетасчетчика 1, По...
Запоминающее устройство с защитой информации от разрушения
Номер патента: 1176386
Опубликовано: 30.08.1985
МПК: G11C 29/00
Метки: запоминающее, защитой, информации, разрушения
...И 6, блокирует сигналы "Обращение" к заломинающим матрицам 8 и одновременно через элемент ИЛИ 7 запирает ключ 9, чем,блокируется поступление питающего напряжения на схемы управления блоков 8 памяти. Таким образом обращение к блокам 8 памяти надежно заблокировано как по сигнал "Обращение", так и по питанию схемы управления, что исклю чает разрушение информации во время переходных процессов при отключении питающих напряжений. Питание блоков 8 памяти в этом случае происходит от резервного источника 3 питания. Составитель О.КулаковРедактор Н.Воловик Техред Т,Дубинчак Корректор М,Максимипннец Заказ 5368/51 Тираж 584 Подписное ВНИИПИ Государственного комитета СССР по делам изобретений и открытий 113035, Москва, Ж"35 Рушская наб.д,...
Запоминающее устройство
Номер патента: 1177856
Опубликовано: 07.09.1985
Авторы: Горбель, Околотенко, Петренко, Семененко
МПК: G06F 12/00
Метки: запоминающее
...который Фор. мирует новый адрес для записи слова входной информации. Кроме того, синхроимпульс записи с выхода второго элемента ИЛИ 9 через первый эле мент 13задержки поступает на синхро. вход блока 2 записи, при этом информа" ция с выходов регистра 11 переписывается в основные, а показания счетчика 7 - в дополнительные разряды ячей-Ю ки накопителя 1. Через элементы 13 и 132 задержки синхроимпульс записи поступает иа вход "Сброс" счетчика 7, тем самым .обнуляя его, и на синхровход регистра 11, при этом информа ция, присутствующая в этот момент на входах устройства, записывается в регистр 11. Дальнейшая запись новых 6 2кодовых комбинаций происходит аналогично,Если же, начиная с какого-то момента времени, входная информацияостается...
Буферное запоминающее устройство
Номер патента: 1179434
Опубликовано: 15.09.1985
Авторы: Богданов, Костецкий, Липатов
МПК: G11C 19/00
Метки: буферное, запоминающее
...Регистры 1 могут быть реализованы, например, на элементах типа133 ТМ 2, причем прямой выход каждогоиз разрядов подключается к общемуинформационному выходу 10 устройства через формирователи типа 585 АП 16. ЗЯчейки 2 индикации занятости мо-гут быть реализованы на элементахтипа 133 ТМ 2, 133 ЛАЗ, а ячейки 3управления считыванием и ячейки 4управления записью - на трехвходовых элементах И-НЕ. Блоки 12 сравнения могут быть реализованы, например, на элементах типа 133 ИМЗ,133 ЛП 5, 133 ЛНЗ, 133 ЛАЗ.Предлагаемое устройство работает 45следующим образом.Ретистры 1.служат для хранения информационных слов. дом которого являются в торые управляющие входы блоков сравнения2После включения устройства производится начальная установка регистров...
Буферное запоминающее устройство с автономным контролем
Номер патента: 1180983
Опубликовано: 23.09.1985
Авторы: Антоненко, Горбель, Кирсанов, Свищ, Сидоренко, Тимонькин, Ткаченко, Харченко
МПК: G11C 29/00
Метки: автономным, буферное, запоминающее, контролем
...30 и десятый 31 элементы И, гсуппу элементов ИЛИ 32, первый 33, второй 34, третий 35, четвертый 36, пятый 37, шестой 38, седьмой 39 и восьмой 40 элементы ИЛИ. Кроме того, блок 3 местного управления содержит коммутатор 41 сигнала переполнения, первый 42 триггер переполнения, второй триггер 43 переполнения, триггер 44 сигнализации, одиннадцатый 45, двенадцатый 46 и тринадцатый 47 элементы И, светодиод 48 и кнопку 49 снятия переполнения, группу 50 информационных входов устройства, вход 51 сброса устройства, вход 52 запрещения регистрации, вход 53 разрешения регистрации, группу 54 информационных выходов, выход 55 контроля, выход 56 обнуления, группу 57 управляюдих выходов, состоящую из выхода 571 маркера данных и выхода 572 запроса, выходы...
Запоминающее устройство с коррекцией ошибок
Номер патента: 1180984
Опубликовано: 23.09.1985
МПК: G11C 29/00
Метки: запоминающее, коррекцией, ошибок
...матрице 2 по внешним тактам (не показаны) происходит последовательныйсдвиг информации, поступающейна ее вход, Формирователь 8 ошибокв каждом такте суммирует по модулюдва выходные сигналы регистровойматрицы 2 с выходов разрядов однойпрямой строки и двух диагональныхстрок. Выходные сигналы формирователя 8 ошибок через коммутатор 3 в каждом такте поступают на входчетвертого контрольного каналарегистровой матрицы 2 одновременнос информацией соответствующей строки с соответствующего выхода элемента И-ИЛИ 1 первой группы. Выходная информация матрицы 2, содержащая в каждой строке три информационных и один контрольный разряд через группу 4, открытую сигналом14 записи, поступает на вход накопителя 6. Таким образом, в процессезаписи...
Запоминающее устройство
Номер патента: 1182577
Опубликовано: 30.09.1985
Авторы: Кадочников, Королев, Попов
МПК: G11C 11/00
Метки: запоминающее
...нулевое состояние, распределитель9 устанавливается в первое положение, а распределитель (условно непоказан) блока 2 - н И-ое положение,ячейки блоков 15 обнулены,Устройство приводится и действиеподачей на вход 24 импульсных сигналов. При поступлении первого импульса на первом из выходов блока 2 появляется кратковременный единичныйсигнал, который поступает на синхронизирующий вход первого из регистров1, обеспечивая зались в регистр 1информации с входов 25. Первая изсхем 3 равнозначности сравниваеткоды с выходов первого и М-ого регистров 1, последний в начале работы должен быть равен 00000, Еслисхема 3 равнозначности отметит равенство кодов, то на ее выходе будетнулевой уровень, препятствующий прохождению через первый из элементовИ 6...
Аналоговое запоминающее устройство
Номер патента: 1182580
Опубликовано: 30.09.1985
Авторы: Архипенко, Данилов, Кириевский, Малов, Никифоров, Шестаков
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...триггера 11 счетчик 1 подготавливается к регистрации импульсов, поступающих с выхода элемента И 5. Количество импульсов И, зафиксированное реверсивным счетчиком 2 при Бе = П,аопределяется выражением т.е, оно пропорционально входному напряжению. В момент времени, когда Б, = 0 а, импульсы поступающие на счетный вход реверсивного счетчика 1, начинают им суммироваться и продолжают суммироваться счетчиком 2, а на выходе цифроаналогового преобразователя 4 начинает формироваться равномерно-ступенчатое напряжние Ч ,равноеБ = (3)фп Н 1 макс где М - количество импульсов, зарегистрированное счетчи.ком 1максимальная емкость реверсивного счетчика 1. При этом напряжение на выходе дифференциального усилителя 9 П равно"веку= Пиавэ Пчел(4)С учетом,...
Многоканальное мажоритарно-резервированное запоминающее устройство
Номер патента: 1182581
Опубликовано: 30.09.1985
Авторы: Клепиков, Петровский, Шастин
МПК: G11C 29/00
Метки: запоминающее, мажоритарно-резервированное, многоканальное
...высоконадежных вычислительных систем. 5Целью изобретения является сокращение аппаратурных затрат,На чертеже приведена функциональная схема мажоритарно-резервного запоминающего устройства, когда число 1 Оканалов устройства п=3,Устройство состоит иэ трех каналов 1, каждый из которых содержитосновной 2 и резервный 3 блоки памяти, мажоритарный блок 4, выход которого соедннен с выходом устройства,один иэ входов соединен с выходомосновного блока 2 памяти данного канала, а два других входа - с выходами первого 5 и второго 6 сумматоров, 2 ОВходы первого сумматора 5 соединеныс выходом резервного блока 3 памятиданного канала и основного блока 2памяти последующего канала, а входывторого 6 сумматора соединены с вы- рходами основного 2 и...
Запоминающее устройство
Номер патента: 1184009
Опубликовано: 07.10.1985
Авторы: Блудов, Прохоров, Тарарыков
МПК: G11C 11/00
Метки: запоминающее
...(фиг, 1)содержит регистр 1 адреса слова, регистр 2 адреса начального бита сумматор 3, блоки 4 памяти, блок 5 сдвига, регистр 6 строки, шифратор 7,блок 8 коммутации адреса, адресныевходы первой 9 и второй 10 групп,информационные выходы 11.Шифратор 7 (фиг. 2) содержит дешифратор 12 и группу элементов ИЛИ 13,Блок 8 коммутации адреса (фиг, 3) содержит матрицу мультиплексоров 14, реализованных на инверторах 15, элементах И 16 и элементах ИЛИ 17.Устройство работает следующим обС К-разрядного регистра 1 ацреса слова (К=1 одв, где т - емкость блоЗО ков памяти) код адресапоступает одновременно на сумматор 3 и блок 8 коммутации адреса. Сумматор 3 добавляют к коду адреса слова единицу в младшем разряде, получая тем самым на выходе адрес + 1. С...
Запоминающее устройство
Номер патента: 1185394
Опубликовано: 15.10.1985
Авторы: Авдюхин, Авдюхина, Колосов
МПК: G11C 11/00
Метки: запоминающее
...микросхемаК 155 ИДЗ5 ОРабота устройства основана на следующем принципе.Пусть Е - максимальное число байтов, которое может быть размещенов ячейке накопителя 1. Число способов, которыми можно расположитьв ячейке накопителя 1 (фиг. 1) словаданного набора, равно числу р 1 с 1 Для рассматриваемого примера работы устройства в соответствии с фиг.2 и фиг. 3 максимальное число байтов, которое может быть размещено в ячейке накопителя 1 1 равно четырем.Тогда разрядность адреса байта равна двум. Примем значение разрядности указателя Формата равной двум, тогда число комбинаций группы слов в ячейке ограничено четырьмя вариантами, на (фиг. 4).Таким образом, в данном примере возможно девять различных комбинаций на входах дешифратора 16. Каждой из...
Постоянное запоминающее устройство
Номер патента: 1185397
Опубликовано: 15.10.1985
Авторы: Бронников, Торчицкий, Туркин
МПК: G11C 17/02
Метки: запоминающее, постоянное
...наб., д. 4/5филиал ППП "Патент", г,ужгород, ул.Проектная, 4 Изобретение относится к вычислительной технике и может быть использовано при построении трансформаторных постоянных запоминающих устройств (ПЗУ). 5Целью изобретения является уменьшение времени выборки информации из ПЗУ, построенного на основе трансформаторного накопителя с троичной прошивкой информации.1 ОНа чертеже приведена схема ПЗУ.Устройство содержит сердечники 1, прошитые информационными проводами 2 и выходными обмотками 3, средняя точка которых подключена к шине 4 15 нулевого потенциала, первый, второй, третий и четвертый усилители 5 - 8 с инверсными выходами, элемент ИПИ 9, первый 10, второй 11 и третий 12 элементы И-НЕ, стробирующий вход устройства 13 и выходы...
Аналоговое запоминающее устройство
Номер патента: 1185398
Опубликовано: 15.10.1985
Автор: Краковский
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...наб д, 4/5Филиал ППП "Патент", г.ужгород, ул.Проектная, 41Изобретение относится к автоматике, вычислительной, индюрмационноизмерительной технике и может быть использовано для создания аналогоцифровых преобразователей, дискретно-аналоговых анализаторов спектра в качестве запоминающих устройств.Целью изобретения является повышение точности и быстродействия устройства,На чертеже приведена функциональ" ная схема предложенного устройства.Схема содержит операционные усйлители 1 и 2, накопительные элементы на конденсаторах 3 и 4, клю-. чи 5"10, инвертор 11, шину 12 управления и шину 13 нулевого. потенциала.Устройство работает следующим образом.На шину 12 управления подается потенциал включения ключей 5-6 и 10 в режиме слежения и...
Аналоговое запоминающее устройство
Номер патента: 1185399
Опубликовано: 15.10.1985
Авторы: Батюкова, Гаранин, Коростелев
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...комитета СССР по делам изобретений и открытий 113035, Москва, Ж, Раушская наб д. 4/5Филиал ППП "Патент", г.ужгород, ул.Проектная, 4 Изобретение относится к автоматике и вычислительной технике и можетбыть использовано при построениианалого"цифровых преобразователей,изодромных устройств, систем сбора 5и обработки данных.Целью изобретения является упро.щение аналогового запоминающего устройства.На чертеже представлена Функциональная схема устройства.Аналоговое запоминающее устройство содержит входной усилитель 1, триггер 2, ограничительный элемент на резисторе 3, конденсаторы 4 и 5, ключи 6 и 7, параллельный сумматор 8.Аналоговое запоминающее устройство работает следующим образом,При единичном состоянии триггера 2ключ 6 открыт и ключ...
Запоминающее устройство с самоконтролем
Номер патента: 1185400
Опубликовано: 15.10.1985
Автор: Барашенков
МПК: G11C 29/00
Метки: запоминающее, самоконтролем
...на вход сумматора 9. Сумматоры 8 и 9 накапливают контрольную сумму с кодов адресов ячеек накопителя с нечетным количеством единиц информации и признака четности; При достижении счетчиком 2 конечного состояния, определяемого элементом И 11, начальное суммирование заканчивается, сумматоры 8 и 9 хранят указанную контрольную сумму, соответствующую всему массиву адресов накопителя 1. Рассмотренный режим кодируется определенным состоянием регистра 16.Переход к режиму циклического контрольного суммирования сопровождается установлением на счетчике 2 начального состояния, выделяет сигналы готовности на выходе 26, состоянием "Контрольное суммирование" регистра 16 и сигналом исправности на выходе. 27. Работа устройства в режиме циклического...
Сегнетоэлектрическое запоминающее устройство
Номер патента: 1187218
Опубликовано: 23.10.1985
Авторы: Кит, Рухлядев, Самофалов, Сапожников, Христов, Шпак
МПК: G11C 11/22
Метки: запоминающее, сегнетоэлектрическое
...изобретения - повышение 40 надежности сегнетоэлектрического запоминающего устройства путем уменьшения акустических помех.Поставленная цель достигается тем, что в сегнетоэлектрическое 45 запоминающее устройство, содержащее диэлектрическую подложку, сегнетоэлектрическую пластину, пары электродов записи-считывания, компланарно нанесенных на обе стороны сегнето электрической пластины, и две группы шин управления, причем шины управления первой группы нанесены на одну сторону сегнетоэлектрической пластины и соответствующие электроды записи считывания, введен диэлектрический слой с отверстиями, нанесенный на другую сторону сегнетоэлектрической пластины, шины управления второй группы нанесены на диэлектрический слойи соединены с...
Запоминающее устройство с самоконтролем
Номер патента: 1188784
Опубликовано: 30.10.1985
МПК: G11C 11/00
Метки: запоминающее, самоконтролем
...по входу 14, который стробирует блоки 3, 4, 5 и через элемент ИЛИ 6 и элемент 10 задержки подается на вход выбора кристалла каждой из БИС накопителя 1. При этом происходит считывание ранее записанной информации по адресу, соответствующему поданному на входы БИС коду адреса от регистра 2 и счетчика 5. Считанная информация записывается в контрольный регистр 3, каждый разряд которого представляет собой, например, двухразрядный счетчик. В зависимости от содержания считанной информации первый разряд каждого двухразрядного счетчика переключается или не переключается.После завершения первого цикла считывания из накопителя происходит повторное обращение к нему через интервал времени, задаваемый элементом 8 задержки. При этом задержанный сигнал...
Динамическое запоминающее устройство
Номер патента: 1188785
Опубликовано: 30.10.1985
Авторы: Горшков, Невский, Сныткин
МПК: G11C 11/00
Метки: динамическое, запоминающее
...элемента И 14, На второй вход элемента И 14; поступает сигнал Запрос С выхода элемента 14; поступает сигнал Запрос, С выхода элемента 14; сигнал подается на вход блока памяти, соответствующий запрашиваемому уровню. 5 1 О 15 20 25 30 С получением запроса от блока 4 в блоке 1 памяти определяется первый по порядку на запрашиваемом уровне свободный сегмент и его номер заносится в регистр 9;, Происходит это следующим образом. Сигнал с выхода блока 4 управления поступает на одни из входов элементов И 20)г, 20)з 20 на другие входы которых через элемент 24 задержки поступают сигналы с единичных выходов триггеров 19;, 19;г 19;ь Если сегмент занят, то йа единичном выходе соответствующего ему триггера 19 единичный сигнал, а если свободен -...
Запоминающее устройство на цилиндрических магнитных доменах
Номер патента: 1188787
Опубликовано: 30.10.1985
Авторы: Липанов, Нифонтов, Рогов, Статейнов
МПК: G11C 11/14
Метки: доменах, запоминающее, магнитных, цилиндрических
...устройства. Запоминающее устройство на ЦМД содержит накопитель информации 1, в которомрасположены регистры 2 - 2 хранения информации, магнитосвязанные с датчиком 3считывания, формирователь 4 тока управления, выход которого соединен с катушками 5индуктивности, блок 6 формирования маскирующих сигналов, подключенный к выходунакопителя 1, элемент И-НЕ 7 и элемент И 8,выходы которых подключены к входу младшего разряда счетчика 9, выход старшегоразряда которого соединен с входом регистра 10, выходы которого соединены с соответствующими входами дешифратора 11,выход которого соединен с входом формирователя 4 тока управления.Предложенное устройство работает следующим образом,30 Служебная информация, содержимое которой представлено в таблице,...
Запоминающее устройство с самоконтролем
Номер патента: 1188789
Опубликовано: 30.10.1985
Авторы: Гусева, Дрозд, Лебедь, Панченко, Полин
МПК: G11C 29/00
Метки: запоминающее, самоконтролем
...выход которого соединен с входом блока памяти, третий вход третьего коммутатора и входы группы блока памяти являются информационными входами устройства.1188789 Составитель О. Кулаков Редактор М. Бандура Техред И. Верес Корректор С. Черни Заказ 6748/53 Тираж 583 Подписное ВНИИПИ Государственного комитета СССР по делам изобретений и открытий 113035, Москва, Ж - 35, Раушская наб., д. 4/5 филиал ППП Патент, г. Ужгород, ул. Проектная, 4Изобретение относится к вычислительной технике и может быть использовано для отладки, а также диагностики цифровой аппаратуры с развитой унификацией схем,Целью изобретения является упрощение устройства.На чертеже представлена структурная схема устройства.Устройство содержит: блок 1 памяти (блок...
Запоминающее устройство с коррекцией ошибок (его варианты)
Номер патента: 1188790
Опубликовано: 30.10.1985
Авторы: Бородин, Иванов, Столяров
МПК: G11C 29/00
Метки: варианты, его, запоминающее, коррекцией, ошибок
...9 коррекции ошибок, входы первой группы которого соединены с входами первого 10 и второго 11 блоков формирователей четности, входы второй группы блока 9 коррекции ошибок соединены с выходами второго коммутатора 12, ун вход которого является первым управляющим входом 13 устройства, входы первой и второй группы коммутатора 12 соединены соответственно с выходами первого блока 14 сравнения и выходами первой группы дешифратора 15, выходы второй группы которого являются контрольными выходами 16 устройства, выходы второго блока 11 формирователей четности соединены с входами блока 17 контроля, управляющие входы которого являются управляющими входами 18 второй группы устройства, выходы первого блока 10 формирователей четности соединены с...
Механическое запоминающее устройство
Номер патента: 1190418
Опубликовано: 07.11.1985
Автор: Клюшин
МПК: G11C 23/00
Метки: запоминающее, механическое
...на одной осис циском, электромагнит 4 и микропереключатель 5 установлены с противоположных сторон диска соответственно в конце зоны накопления ив начале зоны накопления. К флажкам3 прикреплены постоянные магниты 6,а к корпусу запоминающего устройства 7 прикреплены группа постоянныхмагнитов 8 и дополнительный постоянный магнит 9.Устройство работает следующимобразом,В исходном положении постоянновращается диск 1, флажки 3 с постоянными магнитами 6 удерживаютсязащелкой электромагнита 4. При 30подаче электрического сигнала наобмотку электромагнита 4 его защелка кратковременно подтягивается и освобождает флажки 3, которые начинаютвращаться вместе с диском .Защелка 35 3. Устройство по и. 1, о т л и - ч а ю щ е е с я тем, что в него...
Многофункциональное ассоциативное запоминающее устройство
Номер патента: 1191942
Опубликовано: 15.11.1985
Автор: Суворов
МПК: G11C 15/00
Метки: ассоциативное, запоминающее, многофункциональное
...ячеек.Устройство может быть реализовано на стандартных микросхемах серийного производства, например, серий К 561, К 155, К 558, К 505 и др.Устройство работает следующим образом.Устройство кроме обычных операций ассоциативного поиска выполняет следующие операции над двумя информационными массивами: выделение элементов одного массива, входящих в другой, определения полного вхождения одного массива в другой, пересечение двух массивов. Кроме. того, устройство позволяет реализовать исключение из массива дублирующих элементов, объединение массивов с исключением дублирующих элементов, выделение элементов одного массива, не входящих в другой, нахождение разности двух массивов. Возможна также организация выполнения таких...
Аналоговое запоминающее устройство
Номер патента: 1191943
Опубликовано: 15.11.1985
Автор: Плотников
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...вычислительной и контрольноизмерительной технике и может использоваться в аналогоцифровых преобразователях, системах сбора и обработки данных.Целью изобретения является расширение обЛасти применения аналогового запоми 11 аюш,егб устройства за счет возможности",.".запоминания вхой 1 гоГо напряжения цроизвуьной полярности;причем запоминания:1 как текущего выборочного значения, так и экстремальных значений входного напряжения.На чертеже приведена функциональная схема устройства. Аналоговое запоминающее устройство содержит операционный усилитель 1, резистор 2, ключ 3, конденсатор 4, повторитель напряжения 5, компаратор 6, элемент ИЛИ 7, переключатель 8, инвертор 9.Аналоговое запоминающее устройство работает следующим образом.При запоминании...
Запоминающее устройство
Номер патента: 1193727
Опубликовано: 23.11.1985
Авторы: Бахтадзе, Гордадзе, Губина, Джагаров, Дзигуа, Манукян, Парошин, Чарухчян, Чкония
МПК: G11C 11/00
Метки: запоминающее
...от четности этого количества записывается в контрольный разрядсигнал "0" в . при четном значениичисла и сигнала "1" - при нечетном.Выработанные контрольные слова с выходов блока 13 поступают на входыэлементов ИЛИ 30 и 31. Далее попрограмме работы блока 3 на его выходе появляется сигнал "1", которыйпоступает на вход регистра 1 адресаи на вход элемента И 16. Происходитзапись в регистры 21, 15, 22 и 23,с целью предварительного, хранениякодов, поступивших на входы элементов ИЛИ 28 - 31.С появлением единичного сигналана одном из выходов блока 3 управления на управляющие входы сумматора 5 и накопителя 6 поступает сиг 9372 4 ра 5. В результате на его выходах 5появляется заданный код адреса, который далее поступает на первый входнакопителя...
Резервированное запоминающее устройство
Номер патента: 1195391
Опубликовано: 30.11.1985
Авторы: Дворецкий, Петровский, Шастин
МПК: G11C 29/00
Метки: запоминающее, резервированное
...10 ЩЕЕ. ИЛИ.Резервированное запонимающееустройство работает следующим образом,Обращение при записи и считывании производится одновременно ки рабочим 1-3 и резервному 4 бло"кам памяти,В режиме записи в рабочие блоки1-3.памяти записываются соответствующие группы разрядов информации, одновременно в резервный блок 4 памяти с выхода вспомогательного блока 17 суммирования записываетсярезервная информация, равная поразрядной сумме по модулю два информации, записанной в соответствующихячейках рабочих блоков 1-3 памяти. В режиме считывания информация из рабочих блоков 1-3 памяти поступа" ет на входы соответствующих схем 5-7 контроля, входы соответствующих групп 8-10 схем И и при отсутствии выявленных схемами 5-7 контроля ошибок через...
Запоминающее устройство
Номер патента: 1196949
Опубликовано: 07.12.1985
Автор: Романков
МПК: G11C 11/00
Метки: запоминающее
...выход которого соединен с третьими входами усилителей второй группы, третьего коммутатора, с вторыми входами четвертого коммутатора, шестого элемента И, сВ-входом .четвертого ВБ-триггера ичерез пятый формирователь сигналов - .с первым входом элемента ИЛИ, выход одиннадцатого элемента И соединен с В-входом третьего ВБ-триггера и 8-входом четвертого ВБ-триггера, выход которого соединен с вторым входом десятого элемента И, выход которого соединен с В-входом второго регистра сдвига, выходы второго и третьего ВБ-триггеров соединены соответственно с вторыми входами девятого и восьмого элементов И,выход второго регистра соединен с четвертым входом третьего .коммутатора, выход которого соединен с входами усилителей третьей группы, первый и...
Трансформаторное постоянное запоминающее устройство
Номер патента: 1196951
Опубликовано: 07.12.1985
Авторы: Богачев, Клейман, Криворуцкий, Лемзаль
МПК: G11C 17/00
Метки: запоминающее, постоянное, трансформаторное
...обмоток 3кодовых трансформаторов 2 напряжение заряда паразитных емкостейуменьшается, уменьшаются паразитные45токи в накопителе 1 и сигналы номехи, считанные из накопителя 1,что позволяет значительно расширить диапазон устойчивой работыустройства и повысить .его наДежность,1 196951Изобретение относится к запоминающим устройствам.Цель изобретения - повышение надежности устройства.На фиг.1 изображена структурнаясхема предлагаемого устройства;на Фиг.2 - осциллограммы считанныхиз накопителя сигналов и 1 и (11,) ипомехи (11 ) (сплошной линией показаны сигналы без управляющего элемента, пунктирной линией - после еговведения).Устройство содержит накопитель1, состоящий иэ к групп кодовыхтрансформаторов 2 по р трансформа-торов в кажцой...
Постоянное запоминающее устройство
Номер патента: 1196952
Опубликовано: 07.12.1985
МПК: G11C 17/00
Метки: запоминающее, постоянное
...рассматриваемого устройства, кроме транзисторов 10 и 11, которые имеют встроенный канал), за исключением транзистора 5, одинаковы. Предполага 96952 1 1 О тор связи.45 50 20 25 30 35 40 ется, что пороговое напряжениетранзистора 5 связи соответствуетхранению кода.О, а пороговые напряжения транзисторов 1-4 и 6 связи -кода 1. Рассмотрим уровни напряжений в узлах устройства. На всех вертикальных шинах 16-19 устанавливаетсяуровень напряжения, равный напряжению питания минус пороговое напряжение транзисторов. На выходах 24 и25 за счет наличия транзисторов ссвстроенными каналами 10 и 11 напряжение равно напряжению питания. Токичерез все транзисторы отсутствуют. Управляющий сигнал изменяется с уровня логической "1" до уровня логического...
Аналоговое запоминающее устройство
Номер патента: 1196956
Опубликовано: 07.12.1985
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...(при равенстве номиналов резисторов 4 и 5) и противоположному по знаку входному напряжению. Так как потенциал инвертирующего входа усилителя 1 практичес ки равен нулю, то напряжение на выход устройства равно напряжению на конденсаторе 2, поэтому напряжениеразбаланса в точке соединения резисторов 4 и 5 после окончания переходного процесса (т.е. процесса перезаряда конденсаторов 2 и 3) становится равным нулю, и устройство переходит в состояние динамического рав 0 в режим хранения выбранного аналогового сигнала, причем конденсатор 2запоминает инвертированную величинувходного сигнала, а конденсатор 3 -величину напряжения смещения усилителя .1. 15 Во время каждого переключения устройства из режима выборки в режим хранения и обратно на...