Патенты с меткой «запоминающее»
Аналоговое запоминающее устройство
Номер патента: 1552231
Опубликовано: 23.03.1990
Авторы: Азаров, Голубев, Крупельницкий, Стейскал
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...управление О, и П напротивоположные происходчт открьвание диодов 8 и 9 и закрывание диодовключа 3, при этом устройство переходит в режим хранения,Выбирая режим генератора 4 так,чтобы его начальный выходной ток1был намного больше установившегося постоянного выходного тока,можно обеспечить быструю выборку засчет большого начального тока и малую погрешность переключения засчет малого установившегося тока,Имея большое быстродействие и малую .погрешность переключения устройствоне рассеивает при этом большой мощности, так как генератор экспоненциальных токов работает в .режимебольших токов только непродолжитель 35ное время,Для сравнения коэффициента Круменьшения рассеиваемой мощностиустройства с прототипом следует за даваться такими...
Буферное запоминающее устройство
Номер патента: 1553982
Опубликовано: 30.03.1990
Автор: Голубев
МПК: G06F 12/00
Метки: буферное, запоминающее
...соответствующее 2, происходит переполнение сумматора9, сигнал с выхода переноса которогоосуществляет коммутацию выхода сумматора 9 на регистр 4 через блок 5 элементов И-ИЛИ, По адресу, сформированному на выходе регистра 4, производится считывание информационного словаиз накопителя 1 на выходы 3 и записьнового информационного слова с входов 2Первая Фаза тактового сигналас выхода элемента И 17 разрешает чтение из накопителя 1, а вторая - запись в накспитель 1. При достижениинулевого значения счетчиком 12 заканчивается текущий период транспонирования матрицы, Новый цикл транспонирования записанной матрицы и накопления новой происходит аналогично посигналу на входе 19 "Пуск,Таким образом, наличие единогофункционального законченного...
Аналоговое запоминающее устройство
Номер патента: 1554029
Опубликовано: 30.03.1990
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...преобразователях сигналов и в устрой 5 ствах считывания выходных сигналов П ЗС.Цель изобретения - повышения надежности устройства,На чертеже изображена Функциональная схема предлагаемого устройства.Устройство содержит блок 1 выборки и хранения на диодно-транзисторном ключе с токовым управлением, стробирующие генераторы 2 и 3 тока и накопительные элементы на конденсато рах 4 и 5.Устройство работает следующим образом. В режиме выборки стробируемые ге нераторы 2 и 3 тока включены и формируют равные по величине и противоположные по направлению токи, которые поддерживают в открытом состоянии диодно-транзисторный ключ в бло ке 1. Напряжение на выходе устройства при этом отслеживает напряжение на его инФормационном входе. В режиме...
Оперативное запоминающее устройство с самоконтролем
Номер патента: 1554030
Опубликовано: 30.03.1990
Авторы: Березин, Маринчук, Онищенко, Сушко
МПК: G11C 29/00
Метки: запоминающее, оперативное, самоконтролем
...во время действия импульса генератора 18, в результатечего по заднему фронту этого импульса осуществляется сдвиг "1 " в следующий разряд регистра 19.Переход к новому информационномуслову, т.е. переключение счетчика24, происходит по заднему фронту им 50пульса положительной полярности с выхода тринадцатого разряда регистра19, т.е. после формирования ошибокпоследовательно во всех разрядах сло- .ва. Переключение триггера 21 защелкив состояние 1 происходит при обнаи и 55ружении сохранения ошибки в слове навыходе схем коррекции, а это приводитк блокировке в состоянии "0" генератора 18, к формированию сигнала на выходе 17 и к прямому пропусканию (без инвертирования) сигналов блоком инверторов 11, Останов генератора тактовых имцульсов...
Буферное оперативное запоминающее устройство
Номер патента: 1559379
Опубликовано: 23.04.1990
Авторы: Авраменко, Горбель, Гузь, Петренко, Сидоренко
МПК: G11C 19/00
Метки: буферное, запоминающее, оперативное
...на четвертый вход 69дешифратира выбора информации, а нулевые сигналы с остальных разрядовэтого регистра поступают на первуюгруппу входов первого сумматора 16.После записи командного слова врегистр 11 устройство готово к работе в режиме записи информации и нахо-,дится в режиме ожидания поступленияимпульса начала кадра. По заднемуФронту этого импульса, поступающегона вход 45 начала кадра устройства,триггер 6 устанавливается в единицуи разрешает срабатывание триггера 7 25по первому с грочному импульсу, поступающему на вход 52 строчных импульсовустройства, который, в свою очередь,разрешает работу блока 21 синхронизации записи и блока 22 контроля записи единичным сигналом, поступающимна второй 94 и восьмой 128 входы блоков...
Ассоциативное запоминающее устройство
Номер патента: 1562956
Опубликовано: 07.05.1990
Авторы: Корнейчук, Марковский, Маслянчук, Яблуновский
МПК: G11C 15/00
Метки: ассоциативное, запоминающее
...такт. По отрицательному перепаду стробирующего импульса триггер 55 установится в единицу, а следовательно, установится в единицу и выход 38 блока 13 анализа, Этот единичный по - тенциал поступает на разрешающие входы буферных элементов 49;, и 50а соответственно на управляющих выходах 36 блока 13 анализа появляется инФормация, записанная в (-1)-х разрядах регистров 1 О и 11 .Таким образом, узел 13 анализа производит анализ разрядов регистров 1 О и 11 и по заднему фронту тактирующего импульса устанавливается в единицу тот информационный выход 38 узла 13 анализа, который соответствует номеру старшей пары разрядов регистров 10 и 11, для которой требуется опрос накопителя 1. Одновременно с этим сбрасывается в нуль триггер 14, единичный сигнал...
Оперативное запоминающее устройство для растрового дисплейного терминала
Номер патента: 1564692
Опубликовано: 15.05.1990
Авторы: Калужникова, Конов
МПК: G11C 11/00
Метки: дисплейного, запоминающее, оперативное, растрового, терминала
...содержания подготовленной информации и метода ее .формирования возможны следующие варианты: 2 О одновременная запись во все блоки 2 (заливка или очистка .экрана); блочная запись столбцов или строк матрицы блоков 2 (что соответствует вертикальной или горизонтальной линиям 25 на экране монитора); запись в один из 1блоков 2 последующим движением с шагом +1 по строкам и/или столбцам до границы матрицы (что соответствует построению линий по алгоритмам раст О ровой графики, например по алгоритму Брезенхэма построения прямых и окружностей). Кроме того, возможна произвольная запись во все блоки 2 (блочная или построчная роспись знака-сим 35 вола или мозаика),Таким образом, режим записи О/1 по входу 11 устройства определяется ЗВМ или графическим...
Буферное запоминающее устройство
Номер патента: 1564695
Опубликовано: 15.05.1990
Автор: Невский
МПК: G11C 19/00, H03K 5/06
Метки: буферное, запоминающее
...выхода (ь+1)-го триггера группы 10Сигнал единичного уровня с выхода х-го элемента И четвертой5 15 группы 15 поступает на -й вход управления коммутатора 4 и на вход установки в ноль маркера х-го регистра 1, Данный сигнал разрешает передачу информации из -го регистра через коммутатор 4 на выход устройства и переводит разряд маркера ь-го регистра 1 в нулевое состояние, Сигнал нулевого уровня с инверсного выхода х-го триггера группы 10 через 1-й элемент задержки группы 16 (время задержки равно длительности импульса чтения) поступает на первый вход "го элемента И первой группы 7 и блокирует поступление сигнала единичного уровня на первый вход х-го элемента И второй группы 9. Таким образом, исключается воэможность повторного обращения...
Запоминающее устройство с коррекцией ошибок
Номер патента: 1564696
Опубликовано: 15.05.1990
Авторы: Габелко, Нифонтов, Рогов, Сафронов
МПК: G11C 29/00
Метки: запоминающее, коррекцией, ошибок
...из блоков 4и 5, поступает только на вычислители 6-9, При этом на вход вычислите-ля 6 синдрома поступают, разряды, относящиеся.к первым двухразрядным группам блоков 2-5 памяти. На вычислитель 7 синдрома поступают разряды втор х групп блоков 2-5 и т.д,Вычисление разрядов каждого синдрома)(обовиачим их через Я,-ба) ироиаводится также только с помощью операции сложения по модулю два следующимобразом:Б, = Р РО+ К р- Рпе Р 4 Кпр8, = Г,О+ КВ К258 - Р КаКЯ П = Рбо+ РО+ К КбеВ таблице представлены значенияодного из синдромов (для остальныхтрех синдромов попучаются аналогичные 30значения), соответствующие возможным. ошибкам при неисправности одного изблоков 2-5 памяти и при правильнойработе.На вход каждого корректора 10-13поступают пять разрядов с...
Логическое запоминающее устройство
Номер патента: 1566411
Опубликовано: 23.05.1990
Авторы: Жернак, Петров, Победнов, Спиридонов
МПК: G11C 15/00
Метки: запоминающее, логическое
...сигнал от блока 56 на вход 34 начальной установки, в результате чего в счетчик 31 устанавливается код адреса слова, записанного в стек последним. Одновременно от блока 56 подаются сигналы на вход 22 разрешения приема информации и вход 20 начальной установки, в результа-е чего счетчик 18 сбрасывается в нуль, а в счетчик 21 иэ формирователя 27 передается адрес нижней (правой) границы уплотненного массива,Седьмой такт, Анализируется блоком 56 сигнал на выходе 43 блока 42, Единичное значение сигнала на этом выходе, вырабатываемое при поступлении в блок 42 нулевого сигнала из младшего (правого) разряда регистра 46, соответствует несовпадающему ни с одной из групп столбцу исходного массива или опорному (левому) столбцу группы, В этом...
Аналоговое запоминающее устройство
Номер патента: 1566412
Опубликовано: 23.05.1990
Автор: Курыло
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...величиной тока встроенных генераторов тока схемы 5 управления, заряжает или разряжает накопительный элемент 7, Если разница потенциалов между текущим значением входного сигнала и дискретным значением выборочного сигнала, хранимым на накопительном элементе 7, превышает величину напряжения Огэ транзисторов 8 и 9, то выходной ток дополнительного диодного мостового ключа 4, максимальная величина которого равна величине тока встроенных генераторов тока схемы 6 управления, открывает в зависимости от знака приращения входного напряжения за период дискретизации транзистор 8 либо 9, Коллекторный ток открытого транзистора 8 или 9, превышающий в 3 раз величину выходного тока диодного мостового ключа 4, форсированно заряжает или разряжает...
Постоянное запоминающее устройство с самоконтролем
Номер патента: 1566413
Опубликовано: 23.05.1990
МПК: G11C 29/00
Метки: запоминающее, постоянное, самоконтролем
...с сигнал обращения с входа 2 задма работы проходит на вход синхронизации сигнатурного анализатора 12, тем самым записывая туда содержимое нулевой ячейки. Одновременно происходит увеличение содержимого счетчика 8, При следующем сов падении адресов на адресной шине 1 и на выходах счетчика 8 происходит запись данных, считанных из ПЗУ, в сигнатурный анализатор 12, При переполнении счетчика 8 адреса происходит сравнение сигнатуры, 10 сформированной сигнатурным анализатором, с эталонным значением, записанным в регистре 7 эталонных сигнатур. В случае несравнения триггер 14 управления переключается в нулевое состояние, первый 15 элемент И 5 закрывается, тем самым прекращая работу устройства,Применение предлагаемого устройства позволяет, проводя...
Оперативное запоминающее устройство с коррекцией ошибок
Номер патента: 1566414
Опубликовано: 23.05.1990
Авторы: Ашихмин, Кондращенко
МПК: G11C 29/00
Метки: запоминающее, коррекцией, оперативное, ошибок
...элементы записываются нули, При этом на управляющие входы мультиплексоров 9-9 к в разрядах, не содержащих дефектных столбцов, подается сигнал логического нуля, а на управляющие входы мультиплексоров 101 - 10 к (через элементы НЕ 121 - 12 к ) сигнал логической единицы, В разрядах, содержащих дефектные столбцы, сигналы на управляющих входах первого и второго мультиплексоров принимают значения логической единицы и логического нуля соответственно. Таким образом, в разрядах, не содержащих дефектных столбцов, данные с регистра 7 через мультиплексоры 91 - 9 к подаются на дешифраторы 21 - 2 к и с регистра 8 через мультиплексоры 10 - 10 к на дешифраторы 31-Зк . В накопителях, содержащих дефектные столбцы, данные с регистра адреса строк поступают...
Оперативное запоминающее устройство
Номер патента: 1569901
Опубликовано: 07.06.1990
Авторы: Березин, Гарицын, Королев, Сахаров, Черняк, Шальнов
МПК: G11C 11/40
Метки: запоминающее, оперативное
...7 памяти невыбранныхстрок остаются закрытыми, а состояние35 этих элементов 7 поддерживается за счетпротекания через вторые эмиттеры элементов 12 така хранения источника 8. В режимесчитывания ток считывания пропускается вовсе разрядные шины 11 накопителя, а в ре 40 жиме записи - в одну из разрядных шин.каждого столбца накопителя 1 в зависимости от записываемой информации,Кратковременное воздействие ДФ вызывает генерацию фототоков в р-и-перехо 45 дах конструктивных элементов устройствакратковременным являетсл акое воздай т 1569901вие ДФ, которое не приводит к необратимым изменениям характеристик элементов устройства), Фототоки генераторы 29), возникающие в элементах 7 памяти, действуют так, что стремятся выравнять потенциалы коллекторов и...
Аналоговое запоминающее устройство
Номер патента: 1569902
Опубликовано: 07.06.1990
Автор: Турченков
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...входногонапряжения, Если оно увеличивается,конденсатор 7 заряжается через ОУ1 и открытый диод 5, если уменьшает-ся, конденсатор 7 разряжается черезОУ 2 и диод 6. Ь 5При переходе устройства в режимхранения напряжения на прямом и инверсном ныходах источника 8 парафазного напряжения меняют полярность напротивоположную по отношению к режиму выборки, Тогда через открытые диоды 3 и 4 на неинвертирующиевходы ОУ. 1 и 2 поступает соот-.ветственно отрицательное и положительное напряжение, большее повеличине,. чем напряжение на входеустройства и на конденсаторе 7. ОУ 1и 2 входят в режим насыщения, причемвыходное напряжение ОУ 1 максимальное отрицательное, а на выходе ОУ 2 - максимальное положительное, Диоды 5 и 6при этом закрыты, и с...
Запоминающее устройство с самоконтролем
Номер патента: 1569905
Опубликовано: 07.06.1990
Авторы: Исаев, Макачев, Огнев, Паращук, Пестряков
МПК: G11C 29/00
Метки: запоминающее, самоконтролем
...генерации сигнала записи в блок памяти, поступающий на выход 24 блока 4 управления. Этот же сигналс помощью элементов 94, 96 и 97 позволяет получить сигналы выборки (вью.ходы 29 и 31 блока 4 управления)шинных формирователей 7 и 8, а такжесигнал, определяющий направление передачи данных в процессор и поступаю-щий с выхода 30 блока 4 управленияна шинные фсрмирователи. После записи в блок 1 памяти восстановленной 10информации все элементы приходят висходное состояние. Таким образом,исключается накопление в памяти ошибок сбойного характера.Если блок 9 обнаружения и исправления ошибок не образует флагов, топри записи значения флага в триггер71 он меняет свое состояние и сигналс выхода 42 блока 4 управления снимает блокировку сигналов на...
Ассоциативное запоминающее устройство
Номер патента: 1571676
Опубликовано: 15.06.1990
Автор: Ященко
МПК: G11C 15/00
Метки: ассоциативное, запоминающее
...элемента А+1 записывается в четвертый регистр блока 3 регистров.По шестой микрокоманде (цикл С) осуществляется промежуточный сброс устройства, установка указателя выборки элементов в начало матрицы и запись А во второй регистр блока 11 регистров.Седьмой микрокомандой начинается выполнение цикла В. Микрокоманда выполняет запись элемента А в первый регистр, анализ конца матрицы элементов; конъюнкцию К = В 23 И й 24, инверсию К К А иА,По восьмой микрокоманде осуществляется сдвиг содержимого регистра 9 сдвига. Зта микрокоманда повторяется п раз по числу разрядов в К.В счетчике б осуществляется подсчет количества установленных разрядов. С выхода счетчика б результат поступает на вход порогового элемента 18. Если число установленных разрядов...
Буферное запоминающее устройство
Номер патента: 1571679
Опубликовано: 15.06.1990
Авторы: Веселовский, Гриц
МПК: G06T 1/00, G11C 19/00
Метки: буферное, запоминающее
...опе-рация чтения для блоков 2 и 3 дополнитель-НОЙ памяти,ПерваЯ заявка ЗАП, посгупившая на , Вход 17, устанавливает триггер 48 ТОРОП всостояние, соответствующее записи в ос, новной блок 1 памяти, и, пройдя через пер вый 52 и третий 54 элементы И-ИЛИ,оустанавливает триггеры 49 ТРВ ДП 1 и 50ТРВ ДП 2 в состояния, соответствующие вы-бору блоков 2 и 3. Сигнал на выходе 32 , обеспечивает выбор счетчика 4 Азп мульти, плексорами 6 МХАх и 7 МХАу, В результатев выходные регистры 63 блоков 2 и 3 из , ячеек, определяемых координатами Ах и Ау", заносятся коды поправок координатам столбцов и строк и кодь 1 количества злемен- тОВ изображ 8 ния на первых лин 8 йных участках ломаной преобразования, которые затем заносятся в счетчики 13 и 14 по сигналам...
Аналоговое запоминающее устройство
Номер патента: 1571681
Опубликовано: 15.06.1990
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...превышать полезный сигнал, который заключен в "полках" между этими выбросами, На выходе ограничителя 2 присутствует усиленный усилителем 1 сигнал с обрезанными выбросами до величины, необходимой для пропускэния максимального полезного сигнала. После перезарядки выходного узла (например, ПЗС регистра, не показан) замыкается ключ 6, тем самым заряжая конденсатор 4 до опорного напряжения, усиленного усилителем 1, после чего ключ 6 размыкается. Затем, когда выходной узел перезаряжен поступившим сигнальным зарядом, замыка. ется на время ключ 7 и конденсатор 5 сохраняет на период усиленное значение уровня сигнального заряда без постоянной составляющей, которая устраняется ключом 6.Сопротивление резистора элемента 2 выбирается много большим...
Аналоговое запоминающее устройство
Номер патента: 1571682
Опубликовано: 15.06.1990
Автор: Рахимов
МПК: G11C 27/02
Метки: аналоговое, запоминающее
...с управляющими сигналами, пода ваемыми на входы 9, 10 и 11.Работа устройства начинается с заряда 25элемента 6 до входного напряжения,Для этого на вход 9 подается сигнал, открывающийэлемент 1 на время, необходимое для заря да элемента 6, который производится отвходного сигнала, поступающего на вход 8, 30через элементы 1, 3 и 4, По окончании заряда элемент 1 закрывается. Напряжение с., элемента 6 в той же полярности, что посту пало на вход 8 устройства, подается нэ входусилителя 7 и с его.выхода - на выход 12 35, устройства, Усилитель берется .по возможности с большим входным сопротивлением, например операционный усилитель - с100 ф,-ной отрицательной обратной связьюпо напряжению, Для изменения полярности 40выходного сигнала...
Постоянное запоминающее устройство с самоконтролем
Номер патента: 1571683
Опубликовано: 15.06.1990
Авторы: Кейлин, Скотников, Шустов
МПК: G11C 29/00
Метки: запоминающее, постоянное, самоконтролем
...7 управления. в соответствии с матрицей кодирования..Аналогично происходит. чтение всех 3слов массива. По окончании считывания всех слов данного массива на регистре 4 формируется общий синдром по коду Хэм минга всего массива, Данный синдром по, ступает на входы дешифратора 5 ианализатора 6 синдрома ошибки. В случае отсутствия признаководиночной и множественной ошибок на выходах 12 и 13 устройства разрешается дальнейшее использование считанного массива и начинается считывание следующего. В случае возникновения одиночной ошибки в считанном массиве на выходе 12 появляется сигнал признака одиночной ошибки, на выходах 14 - адрес слова (группы разрядов) массива, в котором произошла ошибка, в результате ЦВМ (на фиг, 2, не показана) формирует...
Запоминающее устройство с сохранением информации при отключении питания
Номер патента: 1571684
Опубликовано: 15.06.1990
Автор: Постников
МПК: G11C 29/00
Метки: запоминающее, информации, отключении, питания, сохранением
...блокировку.Сигнал с выхода инвертора 9 переводитэлемент 10 в отключенное состояние, предотвращая поступление сигналов выборки внакопитель 2. 50Если за время отключения сети произо-.шел разряд резервного источника 3 нижеуровня опорного напряжения (которое следует выбрать равным или несколько большим минимально допустимого напряжения питания накопителя), то в момент включения сети выходное напряжение компаратора 8 будет иметь низкий уровень до тех пор, пока не произойдет подзаряд конденсатора б, Увеличить длительность этого сигнала можно, включив последовательно с диодом 4 небольшой резистор или переключив неинвертирующий вход компаратора непосредственно к выходу резервного источника 3 (анод диода 5).Выходной сигнал компаратора...
Оперативное запоминающее устройство
Номер патента: 1573472
Опубликовано: 23.06.1990
Автор: Игнатьев
МПК: G11C 11/40
Метки: запоминающее, оперативное
...пару разрядныхшин 8, во вторые коллекторы транзис"торов 24 и 25 элемента 23 памяти,принадлежащего выбранной стороне матричного накопителя 1. Вытекание токаиз вторых коллекторов транзисторов24 и 25 приводит к прямому смещению 4 О соответствующих р-п-переходов, в результате чего базовые уровни транзисторов 24 и 25 транслируются насоответствующие разрядные шины 8, соэДавая на них информационную разность 45 потенциалов, в соответствии с состоянием выбранного элемента 23 памяти.Включение токов считывания во вторыеколлекторы транзисторов 24 и 25 выбранного элемента 23 памяти приводит 50к соответствующему увеличению токовбаз и первых коллекторов этих транзисторов, что несколько изменяет степеньнасыщения открытого транзистора24 или 25....
Оперативное запоминающее устройство
Номер патента: 1575234
Опубликовано: 30.06.1990
Авторы: Березин, Королев, Сахаров
МПК: G11C 11/40
Метки: запоминающее, оперативное
...памяти, стремятся выравнять потенциалы коллекторов и баз транзисторов 12, т,е. перевести элементы 7 памяти в неопределенное состояние. При достижении фототоками генераторов 20 значения, превышающих ток хранения элементов 7 памяти, может произойти потеря хранящейся информации, Для того, чтобы избежать этого устройство содержит блок 5, увеличивающий ток хранения элементов 7 памяти накопителя 1.Ограничительный элемент 15 выбирают таким, чтобы при величине фототока генераторов 20, недостаточной для изменения информации в элементе 7 памяти, падение напряжения на нем, создаваемое фототоком генератора 21, было меньше О (3 - падение напряжения на эмиттерном р-и-переходе открытого транзистора), т.е, фото- транзистор 14 закрыт, и ток хранения...
Оптическое запоминающее устройство
Номер патента: 1575235
Опубликовано: 30.06.1990
Автор: Жмудь
МПК: G11C 11/42
Метки: запоминающее, оптическое
...преобразует падающий на нее световой сигнал в электрический, который поступает в блок 9 контроля, который передает сигналы с фотоэлементов 10 на выход ОЗУ и управляет работой модулятора 5,Из фиг.2 видно, что, например, если информация представлена в виде отверстий в запоминающей среде б, то при сканировании интерференционной полосы по запоминающей среде на сигнальных выходах фотоэлементов 10 появится электрический сигнал в виде меандра, характер которого будет определяться законом сканирования и информацией, записанной на запоминающей среде б.Если в блок 3 сканирования лазерного луча ввести второй многолучевой интерферометр 11 Физо (фиг.З), установленный так, чтобы ребра клина обоих интерферометров будут перпендикулярны друг...
Буферное запоминающее устройство
Номер патента: 1575236
Опубликовано: 30.06.1990
Автор: Никитин
МПК: G11C 19/00
Метки: буферное, запоминающее
...кодограммы) в регистре 6, выдает единичный сигнал на второй вход элемента И 9 (на первом входе которого - единичный импульс запроса), в результате чего элемент И 9 формирует импульс опроса для блока 4,Блок 4 представляет собой пирамиду опроса, например, ключей, на которые выводится информация (поразрядно) о наличии "единиц" в регистре 6 и опрос осуществляется до первой найденной "единицы" справо налево, после чего при нахождении этой "единицы" сигнал об этом поступает на соответствующий вход управления коммутатора 3, переключающегося на вывод кодограммы с соответствующих входов коммутатора 3 на выходы 201 второго коммутатора 12.При этом на вход 211 управления второго коммутатора 12 подается единичный сигнал с выхода элемента И 8, так...
Буферное запоминающее устройство
Номер патента: 1575237
Опубликовано: 30.06.1990
Автор: Невский
МПК: G11C 19/00
Метки: буферное, запоминающее
...Далее процесс повторяется в вышеуказанном порядке.В режиме одновременной записи и считывания информации сигналы единичного уровня устанавливаются на входе 12 чтения и входе 14 записи устройства, Сигнал нулевого уровня с входа 23 регенерации устройства поступает на вход седьмого элемента И 19, где запрещает прохождение информации для регенерации, Поступление тактовых сигналов на входы реверсивного счетчика 1 блокировано сигналами нулевого уровня на третьем входе третьего И 4 элемента (с выхода третьего элемента НЕ 22), на первом входе шестого И 18 элемента (с выхода второго элемента НЕ 21). Мультиплексор 8 в соответствии с содержимым реверсивного счетчика 1 подключает выход 1-й заполненной ячейки 10 к входу четвертого И 11 элемента,...
Буферное запоминающее устройство
Номер патента: 1575238
Опубликовано: 30.06.1990
Автор: Лупиков
МПК: G11C 19/00
Метки: буферное, запоминающее
...Если же в блок 1 памяти произведена запись достоверных данных, то передатчик информации направляет сигнал на вход 23, который переписывает содержимое счетчика 6 в регистр 10, воздействует на вход управления мультиплексора 5 и подключает к вторым входам группы 13 сумматоров по модулю два, нафпервых входах которых присутствует в данный момент нулевой уровень сигнала, выхо 1575238ляется по входу 25 (чтение блока данныхвыполнено с ошибкой), этот сигнал переписывает в счетчик 7 содержимое регистра 11, т.е, восстанавливает начальный адрес чтения блока, и через элемент ИЛИ 19 и элемент 33 задержки осуществляет запись в счетчик 9 кода длины блока обмена со входа 36. Если же блок данных приемником был считан правильно, то он направляет...
Отказоустойчивое запоминающее устройство
Номер патента: 1575239
Опубликовано: 30.06.1990
Автор: Гладштейн
МПК: G11C 29/00
Метки: запоминающее, отказоустойчивое
...зону памяти". В процессе исполнения этого фрагмента программы обслуживания ЭВМ выполняет неразрушающий тест рабочей зоны (предполагается, что в адресном пространстве имеется хотя бы одна неиспользуемая ячейка), В результате теста возможно несколько ситуаций, которые анализируются следующими программными блоками. Если в результате выполнения блока "Памятьисправна" выясняется, что этот факт имеет место, то выполняется блок "Индицировать исправно" и подпрограмма обслуживания заканчивается. В противном случае происходит проверка "Дефект разряда ", Еслирезультат проверки отрицательный, то имеет место дефект адреса, поэтому реализуется процедура подбора корректирующего слова адреса, Эта процедура состоит в циклическом повторении блоков...
Постоянное запоминающее устройство с контролем
Номер патента: 1575240
Опубликовано: 30.06.1990
Авторы: Берсон, Княжицын, Лисицын, Марголин, Туниманов
МПК: G11C 17/00, G11C 29/00
Метки: запоминающее, контролем, постоянное
...(одному из М) накопителю 1, Этот "О" запишется в ячейку накопителя 2 по выбранному адресу. Остальные "1" кодовой комбинации не изменят состояние других ячеек данного адреса накопителя 2.В режиме считывания разрешается работа коммутатора 4, который(в соответствии с поступающим на его адресную шину кодом адреса) осуществляет выбор контрольного разряда, считываемого из накопителя 2 и соответствующего слову, считываемому иэ одного из накопителей 1. Выбор накопителя 1 производится дешифратором 5. Считываемое слово и его контрол ьн ы й разряд поступают (п ри подаче разрешающего сигнала на вход 10) в сумматор 3, на выходе которого и, следовательно на контрольном выходе 14 вырабатывается признак исправности.Если после стирания в накопителях...