Резервированное запоминающее устройство
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1239751
Авторы: Клепиков, Петровский, Семаков, Шастин
Текст
(5 И 4 С Я ЬСТВУ роеокона ств в систем. Цповышении У 2 за счет идентии одного из бло щего устройства минающее устрой Клепико емаков В.И.С8)идетельство11 С 29/00,езервированное з адрес и код су ормации(57) Изобретласти вычисли ОВАНН элементов лока элем ОИИНАЮЩЕЕ ентовонт"2 ил,яю ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИИ ПИСАНИЕ ИЗОБ ВТОРСКОМУ СВИ(21) 3782207/24(22) 2108,84 (46) 23,06.86. Б (72) В.А.Шастин, В.П.Петровский и (53) 681,327(088 (56) Авторское с У 3141454, кл. С 17.04,84. ие относится к обельной техники и м жет быть использован нии запоминающих уст дежных вычислительн изобретения состоит дежности устройства фикации неисправност ков памяти запоминаю ство содержит регист памяти, преобразоват маторы, блоки выборк блок сравнения, блок дешифраторы. Выходы И и блока сравнения рольными выходами устроистИзобретение относится к вычис) лительной технике и может быть испольэовано при построении запоминающихустройств высоконадежных вычислительных систем. Цель изобретения - повышение надежности устройства,На фиг. 1 изображена функциональная схема устройства; на фиг, 2функциональная схема блока выборкиинформации,Устройство содержит регистр 1 адреса, выходы которого соединены садресными входами первого 2, второго 3 рабочих блоков памяти первогорезервного блока 4 памяти, в ячейкикоторого занесена информация, равная сумме кодов, содержащихся в одноименных ячейках первого 2 и второго 3 рабочих блоков памяти, второгорезервного блока 5 памяти, в ячейкикоторого занесена информация, равнаяразности кодов, содержащихся в одноименных ячейках первого 2 и второго 3 рабочих блоков памяти, первый6, второй 7, третий 8 преобразователи кода, первый 9, второй 10, третий 11, четвертый 12, пятый 13 и шестой 14 сумматоры, первый 15 и второй 16 блоки выборки информации свходами 17-24 соответственно, блок25 сравнения, блок 26 элементов И,дешифраторы 27 и 28, входы которыхсоединены с контрольными выходамипервого и второго блоков выборкиин 1 формации, а выходы - с соответствующими входами блока 25 сравненияВыходы элементов И являются первымиконтрольными выходами устройства,выход блока 25 сравнения являетсявторым контрольным выходом устрой-ства, Блоки 16 и 15 выборки информации (фиг, 2) содержат блоки 69-31сравнения, выходы которых являютсяконтрольными выходами блока выборкиинформации, элемент ИЛИ 32 входыкоторого соединены с соответствующими выходами блоков 29-31 сравнения информации, а выход соединен суправляющим входом коммутатора 33,первый информационный вход которогосоединен с первыми входами блоков29-31 сравнения информации и с первым входом 17 блока выборки информации, второй вход 18 которого соединенс вторым входом блока 29 сравненияинформации и с вторым информационнымвходом коммутатора 33, выход которо-, 1 О 15 20 25 .30 35 Устройство работает следующим образом,Адрес ячейки, к которой необходимо обратиться, записывается в регистр 1 адреса, По этому адресу происходит обращение к блокам 2-5 памяти одновременно. Обозначают информацию, считываемую с первого рабо 4 О 45 50 55 го является информационным выходомблока выборки информации, третий 19и четвертый 20 входы которого соединены соответственно с вторыми входами второго 30 и третьего 31 блокоь сравнения информации. Разрядность каждого из рабочихблоков 2 и 3 памяти равна половине разрядности коров хранимой в устройстве информации. Разрядность каждого из резервных блоков 4 и 5 памяти на один разряд больше в связи с хранением в первом резервном блоке 4 памяти суммы кодов и хранением во втором резервном блоке 5 памяти разности кодов, Разрядность первого 6 и третьего 8 преобразователей кода равна разрядНости рабочих блоков памяти, разрядность второго преобраэователя 7 кода, разрядность сумматоров 9-14 равна разрядностирезервного блока памяти. Разрядность блоков 29-31 сравнения информации, коммутатора 33 равна разрядности рабочего блока памяти. Количество входов дешифраторов. 27 и 28 равно количеству блоков 29-31 сравнения в блоке выборки информации. Количествовыходов дешифраторов 27 и 28, разрядность блока 25 сравнения равно 2 , где Б - количество входов дешиф- й раторов 27 и 28, Количество элементтов Ив блоке 26 равно количеству блоков 2-5 памяти в устройстве, Преобразователи 6-8 кода выполняют операцию инвертирования поступающей наних информации,чего блока 2 памяти, через а, с второго рабочего блока 3 - 6 и с первого резервного блока 4 - а + , с второго 5; - а -1, Считанная информацияпоступает на сумматоры 9-14 черезпреобразователи 6-8 кода (выполняющие операцию инвертирования). На входах первого сумматора 9 имеют и а + 1, на входах второго сумматора 10 -и а - 1, на входах третьего сумматора 11 - а - 5 и а +1, на входах четвертого сумматора 12 - а + б и -а, на входах пятого сумматора13 - о и - (а - 6), на входах шестогосумматора 14 - (а-ь) и а+5. Такимобразом, с выходов сумматоров 9-11на входы 18-20 первого блока 15 выборки информации поступает информация а, а с выходов сумматоров 1214 на входы 22-24 второго блока 16выборки информации поступает информация 5, причем с третьего 11 и шестого 14 сумматоров поступает информация с второго и последующих разрядов(исключается младший), т,е, деленнаяна два.В случае сравнения информации,поступающей в первый блок 15 выборкиинформации по входу 17, с информацией по любому из других входов онасчитается достоверной и выдаетсячерез коммутатор 33 по управляющемусигналу с выхода элемента ИЛИ 32на первый информационный выход устройства, В случае несравнения информации, поступающей по входу 17 первого блока 15 выборки информации,с информацией, поступающей па другимвходам, с выхода элемента ИЛИ 32 науправляющий вход коммутатора 33 поступает сигнал, производящий переключение коммутатора 33. При этомна информационный выход устройствапоступает восстановленная информация, Второй блок выборки информацииработает параллельно с первым и наинформационных выходах устройстваодновременно появляется информацияаи,В табл. 1 отражено состояние информации, поступающей на нхады блоков 15 и 16 выборки информации, дляслучаев нормальной работы устройстваили неисправности одного из блоковпамяти, Истинная информация обозначена знаком + ложная - знаком Рассмотрим, например, случай неисправности блока 2 памятиСчитываемая из этого блока информация, поступающая на вход 17, ложная,инвертирование данной информации преобразователем 8 кода с последующим суммированием с информацией о 1 +6 из исправного блока 4 памяти сумматора 12 приводит к поступлению на вход 22 блока 16 выборки информации ложной информации. Аналогично ложен результат суммирования сумматором 13, поступающий на вход 23 второго блока 16 выборки информации. Ложная инфор 5 10 15 20 мания вызывает в первом блоке 15 (Фиг, 2) выборки информации несравнение в первом 29, втором 30 и третьем 31 блоках сравнения информации, а во втором блоке 16 выборки информации несравнение в первом и втором блоках сравнения.Результаты сравнения информации, поступающей на входы 17-24 блоков 15 и 16 выборки информации, блоками сравнения информации приведены в табл, 2, причем "1" соотнетствует сравнению информации, а "0" - несрав; нению;Из табл, 2 следует, что неисправность одного из блоков 2-5 памяти вызывает установку выходов блоков сравнения в блоках 15 и 16 выборки информации в состояние, указывающее на неисправность соответствующего блока памяти.Дешифрация состояний контрольныхвыходов соответствующих блоков сравнения производится дешифраторами27 и 28 независимо для каждого изблоков15 и 16 выборки информации. Результат дешифрации выдаетсяна соответствующие входы блока 25сравнения.Сравнение информации на соответст.вующих выходах дешифратора 27 перного блока 13 выборки информации с информацией на соответствующих выходах дешифратара 28 второго блока 1 бвыборки информации н блоке 25 сравнения позволяет при неисправностиЗУ с высокой степенью вероятностиидентифицировать неисправность одного из блоков 2-5 памяти. Несравнение данной информации указываетна неисправность оборудования, общего для блоков 2-5 памяти (сумматоров,преобразователей кодов и др.),Из табл, 2 следует, что при неисправности блока 2 памяти на входыдешифратора 27 поступит код 000, чтоприводит к появлению сигнала на одном из выходов дешифратора 27, Навходы аналогичного дешифратора 28второго блока 16 выборки информациипоступает код 001 и устанавливаетсясигнал на соответствующем выходе этого дешифратора, Сравнение сигналовэтих дешифраторов в блоке 25 срав.нения приводит к появлению сигнала Ы сравнения на выходе блока 25 сравнения, что влечет эа собой появлениесигнала на выходе соответствующегоэлемента И блока 26, первый вход ка-.Состояние информации, блоков выборки информации на входа Варианты неисвности блоков227 18 9 20 21 23 2 памя+ + се исправно Неисправенблок 2+ лица Варианты неисправности блоко Состояние выхо авнения информации око й блок выборки инфор-й блок выборки ин мацииамят ци 1-й блок 2-й блок 3-й б сравне- сравне- сравн ния ния ния ок 3-й сраок ло несра ния я Все исправнНеисправенблок 2 О О О О 3 12 торого соединен с соответствующим выходом дешифратора 27. При этом на одном из первых контрольных выходов устройства, одновременно с появлением на информационных выходах информации а и 3, появляется информация о неисправности блока 2 памяти, Аналогичным образом происходит работа устройства при неисправности блоков 3-5 памяти.В случае неисправности оборудования общего для блоков 2-5 памяти, например, сумматора 9, при неисправности блоков 2-5 памяти ложная информация поступает по входу 18 первого блока 15 выборки информации на первый 29 блок сравнения информации и вызывает сигнал несравнения информации в этом блоке. Сравнение в блоке 25 информации на выходах дешифраторов 27 и 28 приводит к появлению сигнала несравнения на выходе блока 25 сравнения и втором контрольном выходе устройства, Сигнал несравнения блокирует выдачу информации 39751 Ьпо первым контрольным выходам устройства через элемент И блока 2 б и указывает потребителю на неисправностьоборудования общего для блоков 2-5 5 памятиа Формула изобретения Резервированное запоминающее 1 О устройство по авт.св, У 1141454,отличающееся тем, что, с целью повышения надежности, в него введены блок сравнения, блок элементов И первый и второй дешифраторы, входы которых подключены к контрольным выходам блоков выборки ин-Формации, выходы первого и второго дешифраторов соединены с входами бло.ка .сравнения, выход которого и выхо ды блока элементов И являются контрольными выходами устройства, выход блока . сравнения подключен к одним входам блока элементов И, другие входы которых соединены с соответст вующими выходами первого дешифратора.Таблица 11239751 Продолжение табл.2 Состояние выходов блоков сравнения информаЦии памяти сравнеравне- сравне и ни н ния О О О Варианты неисправности блоков 1-й блок выборки инфор- мации 1-й блок 2-й блок 3-й бл й блок выборки инфор- мации 1-й блок 2-й блок 3-й блоксравне- сравне- сравнеаказ 3401/51 ж 543ударственноизобретениЖ, Рау д, 4/5 кая е ужгород, У Я 1 Тир ВНИИПИ Го по делам 113035, Москв
СмотретьЗаявка
3782207, 21.08.1984
ПРЕДПРИЯТИЕ ПЯ В-2969
ШАСТИН ВАДИМ АЛЕКСАНДРОВИЧ, КЛЕПИКОВ ИГОРЬ ИВАНОВИЧ, ПЕТРОВСКИЙ ВАЛЕРИЙ ПЕТРОВИЧ, СЕМАКОВ ВАЛЕРИЙ ИГОРЕВИЧ
МПК / Метки
МПК: G11C 29/00
Метки: запоминающее, резервированное
Опубликовано: 23.06.1986
Код ссылки
<a href="https://patents.su/6-1239751-rezervirovannoe-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Резервированное запоминающее устройство</a>
Предыдущий патент: Запоминающее устройство
Следующий патент: Лентообмотчик
Случайный патент: Устройство для контроля загрузки кабины лифта