Комарченко

Микроэвм с запоминающим устройством динамического типа

Номер патента: 1403862

Опубликовано: 20.04.2000

Авторы: Борисенков, Комарченко, Лопатин, Матвеев, Плотников, Щекин

МПК: G06F 15/00

Метки: динамического, запоминающим, микроэвм, типа, устройством

МикроЭВМ с запоминающим устройством динамического типа, содержащая процессор, устройство сопряжения, устройство управления синхронизацией и оперативное запоминающее устройство, причем устройство управления синхронизацией содержит JK-триггер, два мультиплексора и три элемента И-НЕ, выход первого элемента И-НЕ соединен с первым входом второго элемента И-НЕ, стробирующий вход первого и с первого по третий разряды первого информационного входа второго мультиплексоров подключены к шине нулевого потенциала микроЭВМ, вход установки в "0", синхровход и K-вход JK-триггера соединены соответственно с выходом установки ответа ошибки, выходом внутренней фазы и выходом счетного режима устройства...

Микроэвм

Загрузка...

Номер патента: 1819017

Опубликовано: 20.09.1995

Авторы: Анисимов, Болтянский, Зингер, Китайгородский, Комарченко, Матвеев, Машаров, Сарачев, Щекин

МПК: G06F 15/00

Метки: микроэвм

...элементов развязки, узел селектора адреса сборки 168 сигнал "Выбор кристалла памяти" 20,17,Кроме того, сигнал с выхода элемента И 155 проходит через элементы И 154 для формирования сигнала "Ответ устройства" 20.13 и, проходя через элемент И-НЕ 149 и резисторную сборку 168, формируется сигнал "Разрешение памяти" 20,18. Управляющие сигналы 20.(18 - 15) поступают в узел элементов памяти 101 для управления элементами памяти 115 - 130.Сигнал с второго инверсного выхода второго триггера с защелкой 158 подается на.второй вход разрешения второго.дешифратора 134 для формирования сигналов выбор адреса 20,(30 - 27),.Центральный процессор 2 управляет диагностикой устройства ввода-вывода, записью и считыванием статического ОЗУ 4.При этом...

Программатор

Загрузка...

Номер патента: 1531156

Опубликовано: 23.12.1989

Авторы: Баранов, Борисенков, Комарченко, Матвеев, Машаров, Щекин

МПК: G11C 16/10

Метки: программатор

...выходов 29, 31, 33, 34) соответствыходах 16 блока 5 информация изменяется на противоположную, т.е. шина стробирования становится шиной разрешения и на ней у 1.га 11 ыицивается напряжение НН=+13 В, а шины разрешения становится шиной стробирования и на ней установится уровень "Лог.О". Выбор выходов ПАЛ на выходах 17 осуществляется с помощью блока 10 управления, Второй особенностью программирования ПАЛ является изменение значений выходов 17 в зависимости от номера программируемой строки.При программировании с Одо 31 строки выходы 17 установлены в заданном значении, при программировании строк с 32 по 63 назначения выходов изменя" ются. Управление информацией по выходам24 осуществляется программно и обеспечивает требуемые уровни на...

Счетчик адресации для прямого доступа к памяти

Загрузка...

Номер патента: 1388879

Опубликовано: 15.04.1988

Авторы: Комарченко, Лопатин, Матвеев, Машаров, Щекин

МПК: G06F 13/28, H03K 23/00

Метки: адресации, доступа, памяти, прямого, счетчик

...адресам.Формула изобретенияСчетчик адресации для прямого доступа к памяти, содержащий четыре триггера,шесть элементов НЕ, двенадцать элементов И, инверсные выходы с первого по четвертый триггеров соединены с входами с первого по четвертый элементов НЕ соответственно, выход первого элемента НЕ соединен с первым входом первого элемента И, выход второго элемента НЕ сое-: динен с первыми входами с второго по пятый элементов И, выход третьего элемента НЕ соединен с первыми входами с шестого по Восьмой элементов И и вторым входом третьего элемента И, выход четвертого элемента НЕ соединен с первыми входами девятого и десятого элементов И и вторыми входами четвертого и седьмого элементов И, инверсный выход четвертого триггера соединен с...

Запоминающее устройство

Загрузка...

Номер патента: 1243033

Опубликовано: 07.07.1986

Авторы: Борисенков, Евсеев, Комарченко, Лопатин, Матвеев, Плотников, Щекин

МПК: G11C 11/00

Метки: запоминающее

...с первого по восьмой элементов памяти накопителя 6 подаются разряды с первого по восьмой регистра 4, достаточные для выбора из накопителя 1000 шест 8 надцатиразрядных слов. Сигнал ОБГ 1 В на входе 24 участвует в выборе сигнала ОРОН на выходе 56, подаваемого в блок 7 для формирования сигнала УПР 1 Н на выходе 43, который передает в магистраль сигнал ответа устройства М ОТВ Н на выход 16 блока 1.Режим стирания начинается с момента записи данных в соответствующие разряды регистра 2. В адресной час ти регистра 2 выставляется адрес, на вход 24 поступает сигнал ОБМ В, при этом поступает сигнал УВ В на вход 30, который поступает в блок 7, где приналичии сигнала ДЗП В на входе 23 вырабатываются сигналы ЗАПИСЬ РС В на выходе 27, ПРИЕМ В на выходе...

Устройство для программного управления шаговым двигателем

Загрузка...

Номер патента: 1043598

Опубликовано: 23.09.1983

Авторы: Комарченко, Тюлягин

МПК: G05B 19/40

Метки: двигателем, программного, шаговым

...энергетические характеристикишагового двига:еля и снижает в целом надежность устройства.Целью изобретения является повышение надежности устройства и снижение потребления энергии.Укаэанная. цель достигается тем,что в устройство введен элемент. И,выход которого подключен к второ- .му входу распределителя импульсов,25 а первый ивторой входы - соответственно к частотному и.к первому уп-.равляющему выходам задатчика.программы вычислителя, причем первыйвход четвертого элемента И-НЕ соединен с первым входом третьего элемента И-НЕ, вторые входы второго,третьего и четвертого элементов.И-НЕ подключены соответственно квторому входу. первого элемента И-НЕ,к выходу первого порогового элемен"та и к, инверсному выходу КЯ-триггера, К-вход которого...

Устройство для программного управления шаговым двигателем

Загрузка...

Номер патента: 1015339

Опубликовано: 30.04.1983

Автор: Комарченко

МПК: G05B 19/40

Метки: двигателем, программного, шаговым

...стоянки и аварийной си. туации, при установке в исходное состояние, переходе на режим фиксированной стоянки и выключении обмотки управления; на фиг.3 - то же, в режиме отработки одного шага и при переходе на режим фиксированной стоянки. (индексы напряжений соответствуют позиционным номерам элементов устройства); на фиг.4 - схема элемента задержки.Устройство содержит блок 1 задания программы, распределитель 2 импульсов, блок 3 питания, Й каналов 4 управления и М фазных обмоток 5 шагового двигателя. Распределитель 2 импульсов состоит из счетчика б, формирователя 7 и постоянного запоминающего устройства (ПЗУ) 8. Устройство содержит также второй пороговый элемент 9, первый пороговый элемент 10, первый 11 и второй 12 триггеры,...

Устройство для программного управления шаговым двигателем

Загрузка...

Номер патента: 1012207

Опубликовано: 15.04.1983

Авторы: Казьмин, Комарченко

МПК: G05B 19/40

Метки: двигателем, программного, шаговым

...включен"5 ный последовательно с обмоткой двигателя, сигнальный выход, каждого издатчиков тока связан с вторым входомсоответствующегостабилизатора тока,третий вход которого соединен с "1 О вторым выходом блока задания програм"мы, входами соединенного с вторымивыходами каждого:из стабилизаторовтока, третий выход стабилизатора то".- ка соединен с вторым входом усилите 15 ля,мощности, выходы блоказаданияпрограммы с третьего по шестой сое- динены соответственно с третьим, чет.вертым, пятым и шестым входами распределителя, а последние ш выходов20 блока задания программы соединеныс остальными ш входами распредели"теля.Стабилизатор тока каждого каналасодержит. первый пороговый элемент,25 выходом соединений с первым входомпервого элемнета И-НЕ,...

Распределитель

Загрузка...

Номер патента: 917343

Опубликовано: 30.03.1982

Авторы: Комарченко, Фильцов

МПК: H03K 17/00

Метки: распределитель

...логический уровень, а на входную шину 6 подают счетные импульсы,Высокий логический уровень на шинереверса 8 разрешает прохождение импульсов через элемент И-НЕ 1 навход прямого счета счетчика 1. При 25 зо 35 49 45 50 55 этом на всех разрядных входах последнего присутствует низкий логицеский уровень и счетчик 1 считает с нуля до числа М.С достижением числа Й высокие логические уровни с разрядных выходов счетчика 1 поступают на четыре входа элемента 14 5 И и, при .наличии высокого логического уровня на пятом входе на его выходе появляется перепад напряжения из низкого в высокий логический уровень, который поступает на нулевой вход счетчика 1 и установки его в ноль, после чего цикл счета от нуля до числа Й повторяется. Комбинации чисел,...