Запоминающее устройство
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 560258
Авторы: Верижников, Громов, Панферов
Текст
Союз Советских Социалистимеских Республик(51) М. Кл. б 11 С 21 Государственныи комитет Совета Министров СССР оо делам изобретений н открытий. Верижников, Б, И. Панферов и В. С.нститут электронных управляющих ма 71) Заявитель ш 4) ЗАПОМИН ЕЕ УСТРОЙСТВО Изоб ение относится к вычислительноможет быть использовано в зап устройствах с циркуляцией ин о технике и амин ающих ф рмации.Известно запоминающее устройство, содержащее блоки циклической памяти 11.К недостаткам этого устройства относится невозможность изменения конфигурации запоминающего устройства в зависимости от характеристик хранимой информации,гтаиоолес олизким к изобретению является запоминающее устройство электронной клавишной вычислительной машины Искра, содержащее блоки циклической памяти, входы которых соединены с первыми выходами соответствующих коммутаторов 2.Б этом устройстве затруднен выбор информационных зон, емкость которых превышает емкость одного блока циклической памяти, так как при переходе от обращения к части информационнои зоны в одном блоке циклической памяти к обращению к другой части информационной зоны в другом блоке циклической памяти создаются значительные потери времени на синхронизацию.Цель изобретения - повышение быстродействия и информационной емкости устройства.Это достигается тем, что в запоминающем устройстве первый вход каждого коммутатора соединен с выходом предыдущего блока циклической памяти, второй вход - с вторым выходом последующего коммутатора, второй выход - с вторым входом предыдущего коммутатора, причем выход последнего блока 5 циклической памяти подключен к первомувходу первого коммутатора, а второй вход последнего коммутатора - к второму выходу первого коммутатора.Введение указанных связей дает возмож ность путем последовательного соединенияблизлежащих блоков циклической памяти в замкнутую цепь образовать информационную зону необходимой емкости. Дискретность изменения емкости информационных зон опре деляется величиной емкости одного блокациклической памяти.На чертеже представлена схема устройства,где 1 - блок циклической памяти; 2 - коммутатор; 3 - вход блока циклической памяти;20 4 - выход блока циклической памяти; 5 - первый вход коммутатора; б - второй выход коммутатора; 7 - шина управления; 8 - первый выход коммутатора; 9 - второй вход коммутатора.25 Устройство работает следующим образом.На шины 7 управления подают код, который сохраняют неизменным на время информации. Этот код позволяет разбивать память на информационные зоны. При подаче единич ного уровня на шину управления соответству560258 Составитель В. фроловТехрсд Л, Брахнина Редактор И. Грузова 1(орректор Л. Брахнина Заказ 1623/11 Изд. М 538 Тираж 735 Подписное ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий 113035, Москва, К, Раушская наб., д. 4/5Типография, пр. Сапунова, 2 ющий коммутатор обеспечивает прохождение информации на вход одноименного блока циклической памяти со своего первого входа, т. е. с выхода предыдущего блока циклической памяти. В этом случае информация с второго выхода последующего коммутатора поступает на второй выход рассматриваемого и на второй вход предыдущего коммутатора. При приложении нулевого уровня к шине управления коммутацией соответствующий коммутатор подключает к входу одноименного блока циклической памяти информацию, поступающую на второй вход этого коммутатора с второго выхода последующего коммутатора.Таким образом, ишрормацпонная зона образуется последовательно расположенными блоками циклической памяти, у которых первый комм)татор имеет нулевоисоответствующей шине управления, а все последующие коммутаторы на соответствующих шинах управлсния - единичные уровни.Преимущество данного устройства - наличие единой стандартной цепи коммутации блоков циклической памяти, обеспечивающей прн минимальных затратах оборудования практически любой выбор информационныхзон в пределах общих ресурсов памяти,Формула изобретения5 Запоминающее устройство, содержащееблоки циклической памяти, входы которых соединены с первыми выходами соответствующих коммутаторов, о т л и ч а ю щ е е с я тем, что, с целью повышения быстродействия и 10 информацпонной емкости устройства, в немпервый вход каждого коммутатора соединен с выходом предыдущего блока циклической памяти, второй вход - с вторым выходом последующего коммутатора, второй выход - с 15 вторым входом предыдущего коммутатора,причем выход последнего блока циклической памяти соединен с первым входом первого коммутатора, а второй вход последнего коммутатора соединен с вторым выходом первого 20 коммутатора.Источники информации, принятые во внимание при экспертизе1, Гг 1 с 1 еп 1 пс. Е 1 ес 1 гоп 1 с Са 1 спЬа 11 опз, эею 11 гпапца 1, 8 - 1 - 65, США.25 2. Техническое описание ЭКВМИскра,завод УВМ, Орел, 1968.
СмотретьЗаявка
2045408, 18.07.1974
ИНСТИТУТ ЭЛЕКТРОННЫХ УПРАВЛЯЮЩИХ МАШИН
ВЕРИЖНИКОВ ВАЛЕРИЙ ПАВЛОВИЧ, ПАНФЕРОВ БОРИС ИВАНОВИЧ, ГРОМОВ ВЛАДИМИР СЕРГЕЕВИЧ
МПК / Метки
МПК: G11C 21/00
Метки: запоминающее
Опубликовано: 30.05.1977
Код ссылки
<a href="https://patents.su/2-560258-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Запоминающее устройство</a>
Предыдущий патент: Запоминающая матрица
Следующий патент: Многоканальное оперативное запоминающее устройство
Случайный патент: Рециркуляционная нагревательная установка