Блок управления для постоянного запоминающего устройства
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
(23) ПриоритетОпубликовано 15.06.77, Бюллетень22Дата опубликования описания 13.07.77 1) М. Кл.а С 11 С 17/00 Государственный коми Совете Уиннстрое ССС по делам нзобретеннй 3) УДК 628.327.6Н. Н. Журавский и А. М. Селигей Киевский ордена Трудового Красного Знамени вод электронных вычислительных и управляющих маши(54) БЛОК УПРАВЛЕНИЯ ДЛЯ ПОСТОЯННОГ ЗАПОМИНАЮЩЕГО УСТРОЙСТВАн содержит элемент оединены с выходармирователя импульключен к нулевому достигается тем, что оИЛИ, входы которогоми узла контроля и фосов сброса, а выход подвходу триггера. овышенне блоке это 30 Изобретение относится к вычислительной технике, в частности к блокам управления для постоянных запоминающих устройств.Известны блоки управления для постоянных запоминающих устройств 1. Один из 5 известных блоков содержит узел контроля и шину Обращение, подключенную к входу формирователя импульсов сброса и к единичному входу триггера, выход которого соединен с входом формирователя импульсов 10 чтения 21. В известных блоках управления для постоянных запоминающих устройств длительность импульсов чтения информации из накопителя определяется временем поступления на триггер импульсов сброса, ус танавливаемым в формирователе импульсов сброса. Длительность импульсов чтения должна выбираться минимальной, так как ее увеличение приводит к увеличению времени переходных процессов в накопителе и к сни жению быстродействия устройства. При из- менении условий работы устройства, например при изменении температуры окружающей среды, изменении значений питающих напряжений,.может возникнуть необходимость в 25 соответствующем изменении длительности импульсов чтения в процессе работы устройства.Целью изобреения является ибыстродейс гвия. В описываемом На чертеже представлена схема описываемого блока.Блок управления 1 постоянного запоминающего устройства содержит узел 2 контроля и шину 3 Обращение, подключенную к входу формирователя 4 импульсов сброса и к единичному входу 5 триггера б, выход 7 которого соединен с первым входом формирователя 8 импульсов чтения. К нулевому входу 9 триггера б подключен выход элемента ИЛИ 10, входы которого соединены с выходами узла 2 контроля и формирователя 4. Ко вторым входам формирователя 8 подключены выходы дешифратора 11, а выход формирователя 8 импульсов чтения подключен к накопителю 12 постоянного запоминающего устройства, соединенному с входамп узла 2 контроля.При поступлении кода адреса на вход дешифратора 11 и импульса обращения - на шину 3 Обращение триггер б устанавливается в единичное состояние, разрешая формирование импульса чтения формирователем 8 из накопителя 12. Информация, считанная из накопителя 12, поступает на узел 2 контроля.562004 Формула изобретения- 1 Составитель А. Селигейактор Л. Тюрина Техред Л. Котова Корректор Л. Брахиина Изд. М 510 ТиИПИ Государственного комитета Сов по делам изобретений и отк 113035, Москва, Ж, Раушская Заказ 1534/ раж 738ета Министроврытийнаб., д. 4/5 ПодписноССР ипография, пр. Сапунова, 2 На выходе узла 2 при отсутствии ошибки формируется сигнал, который поступает через элемент ИЛИ 10 на нулевой вход 9 триггера 6 и устанавливает его в нулевое состояние, запрещающее формирование импульсов чтения формирователем 8, При изменении питающих напряжений или температуры окружающей среды считанные из накопителя 12 сигналы могут быть смещены во времени. На со. ответствующее время автоматически изменяется и длительность импульсов чтения на выходе формирователя 8. При наличии ошибки на выходе узла 2 контроля триггер 6 устанавливается в нулевое состояние импульсом сброса с выхода формирователя 4. Следовательно, описываемый блок управления обеспечивает автоматическое изменение длительности импульсов чтения информации из накопителя при изменении условий работы устройства, в результате чего повышается его быстродействие,Блок управления для постоянного запоминающего устройства, содержащий узел контроля и шину Обращение, подключенную квходу формирователя импульсов сброса и кединичному входу триггера, выход которогосоединен с входом формирователя импульсовчтения, отличающийся тем, что, с целью10 повышения быстродействия блока, он содержить элемент ИЛИ, входы которого соединены с выходами узла контроля и формирователя импульсов сброса, а выход подключен кнулевому входу триггера.15 Источники информации, принятые во внимание при экспертизе1. Нефедов О. Н. и др. Блок микрокомандЭВМ модели М 4030. Управляющие системы имашины, 1974,5,20 2, Шигин А. Г. и Дерюгин А. А. Цифровыевычислительные машины (память ЦВМ), МЭнергия, 1975.
СмотретьЗаявка
2143545, 11.06.1975
КИЕВСКИЙ ОРДЕНА ТРУДОВОГО КРАСНОГО ЗНАМЕНИ ЗАВОД ЭЛЕКТРОННЫХ ВЫЧИСЛИТЕЛЬНЫХ И УПРАВЛЯЮЩИХ МАШИН
ЖУРАВСКИЙ НИКОЛАЙ НИКОЛАЕВИЧ, СЕЛИГЕЙ АЛЕКСАНДР МИНОВИЧ
МПК / Метки
МПК: G11C 17/00
Метки: блок, запоминающего, постоянного, устройства
Опубликовано: 15.06.1977
Код ссылки
<a href="https://patents.su/2-562004-blok-upravleniya-dlya-postoyannogo-zapominayushhego-ustrojjstva.html" target="_blank" rel="follow" title="База патентов СССР">Блок управления для постоянного запоминающего устройства</a>
Предыдущий патент: Магнитный запоминающий элемент
Следующий патент: Аналого-динамическое запоминающее устройство
Случайный патент: Скрепер