Запоминающее устройство с коррекцией ошибок
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
СОЮЗ СОВЕТСНИХСОЦИАЛИСТИЧЕСНИХРЕСПУБЛИН 50 4 С 11 С 29/ асессор,Ц а т 4.,ф фЖаоущ САНИЕ ИЭОБРЕТЕНИ ЬСТВУ УСТРОЙСТВО С КОРтепаСР О. 1 ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО.ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ К АВТОРСКОМУ СВИДЕТ(57) Изобретение относится к вычислительной технике и может быть использовано в качестве устройства памяти повышенной надежности. Цель изобретения - повышение быстродействия и надежности устройства. Устройство содержит блок 1 памяти, блок 2 кодирования, регистр 3 числа, корректор 4 информации, мультиплексор 5, синх" ронизатор Ь, блок 8 управления коррекцией и формирователь 9 сигнала ошибкиВ устройстве исключена потеря времени на коррекцию информации при правильном считывании, а также имеется воэможность доступа при конт- фф роле к дополнительной корректирующей ф ф информации. 3 ил. С:Изобретение относится к вычислительной технике и может быть использовано в качестве устройства повышенной надежности.Дель изобретения - повышение быстродействия и надежности устройства.На фиг. 1 изображена структурнаясхема запоминающего устройства с коррекцией ошибок; на фиг. 2 - структур Оная схема формирователя сигнал: ошибки; на фиг. 3 - структурная схемаблока управления коррекцией.Устройство содержит (фиг.1) блок1 памяти, блок 2 кодирования, регистр 153 числа, корректор 4 информации,мультиплексор 5, синхронизатор 6, состоящий из блока 7, задержки и блока7 согласования, блок 8 управлениякоррекцией и формирователь 9 сигна,ла ошибки,Формирователь 9 содержит (фиг.2)элементы И-НЕ 10 и 11,Блок 8 управления коррекцией содержит (фиг,3) элемент НЕ 12, элементы И 13 и 14, элемент И-НЕ 15 иэлемент ИЛИ-НЕ 16,Устройство работает следующимобразом,В режиме записи на адресные входы блока 1 поступает адрес ячейкипамяти, по которому производитсязапись кода числа, поступающего наинформационные входы блока 1 и навходы блока 2Блок 2 вырабатываетдополнительные, в соответствии свыбранным кодом коррекции, разрядычисла (корректирующий код) и подаетих на контрольные входы блока 1, Навход выборки блока 1 поступает управляющий сигнал с выхода блока 6 В режиме считывания считанный из блока 1 код числа и корректирующий код заносятся в регистр 3. С регист ра 3 код числа поступает на входы корректора 4, В результате анализа поступившей из регистра 3 информации корректор 4 может откорректировать информацию о наличии ошибкиПри отсутствии ошибки коррекция информации заблокирована и Информация формируется на выходах корректора 4 независимо от анализа возможного отказа, причем раньше, чем в случае 55 наличия ошибки.С выходов корректора 4 информация падается на входы мультиплексора 1, на другие входы которого поступает корректирующий код с выходов регистра 3.Вместе с установившейся на выходе мультиплексора 5 выходной информацией на выход Готовность информации устройства должен быть подан сигнал сопровождения, время поступления ко торого определяет время выборки устройства, т.е. быстродействие. Этот сигнал сопровождения при наличии коррекции и при ее отсутствии вырабатывается в разное время, т.е, при от" сутствии ошибки в устройстве сигнал сопровождения вырабатывается раньше, чем при необходимости коррекции.В случае отсутствия ошибки в считанной информации на вход элемента И-НЕ 15 блока 8 поступает управляющий потенциал с выхода корректора 4. На другой вход элемента. И-НЕ 15 при работе в режиме коррекции с управляющего входа устройства поступает управляющий потенциал на коррекцию, В результате на элемент НЕ 12 поступает высокий потенциал, который блокирует коррекцию информации, подавая на вход корректора 4 низкий потенциал. В этом случае приходит разреша" ющий потенциал на вход первого элемента И 13, на другой вход которого приходит сигнал с синхронизатора 6. Сигнал с выхода элемента И 13 поступает на вход элемента ИЛИ-НЕ 16 и далее на выход устройства. Этот сигнал служит сигналом сопровождения считанной информации.При наличии ошибки, т,е, при необходимости коррекции, управляющий потенциал с выхода корректора 4 поступает на элемент И-НЕ 15. За счет этого сигнал сопровождения от синхронизатора 6 проходит на выход устройства через элемент И 14 и элемент ИЛИ-НЕ 16 с некоторой задержкой, которая наперед задана и определяется необходимым временем на коррекцию. С целью сохранения способности обнаружения двойных ошибок формирование признака неисправности в устройстве организовано следующим образом. На входы элемента И-НЕ 10 с выходов корректора 4 подается синдром коррекции в обратном коде. При отсутствии ошибки в считанной информации с выхода элемента И-НЕ 10 на вход элемента И-НЕ 11 поступает запрещающий, а при наличии одиночной или двойной ошибки - разрешающий потенциал, Если14326при этом на вход второго элемента И-НЕ 11 с выхода корректора 4 поступает сигнал, с выхода элемента И-НЕ 11 на выход устройства выдается сигнал Наличие ошибки - признак не 11 1.5 исправности.Для обеспечения диагностики и повышения надежности в устройстве обеспечивается доступ к дополнительной корректирующей информации, хранимой в блоке 1, без использования дополнительных выходных связей. Для этого с управляющего входа устройства поступает сигнал блокировки выдачи 15 информации на мультиплексор 5 по которому блокируется выдача основной информации из мультиплексора 5 и разрешается выдача корректирующего кода, поступающего на входы мультиплексора 5 с выходов регистра 3.Формула изобретенияЗапоминающее устройство с коррек цией ошибок, содержащее блок памяти, блок кодирования, регистр числа, корректор информации, причем информационные входы блока памяти и.входы блока кодирования объединены поразрядно и являются, информационными входами устройства, выходы блока кодирования подключены к контрольным входам блока памяти, адресные входы и вход записи-чтения блока памяти являются35 соответственно адресными входами и входом задания режима работы устройства, информационные и контрольные выходы блока памяти подключены соответственно к входам информационных и контрольных разрядов регистра числа, выходы информационных и контрольных разрядов которого соединены соответственно с информационными и 114контрольными входами корректора информации, о т л и ч а ю щ е е с я тем, что, с целью повышения быстродействия и надежности устройства, в него введены синхронизатор, мультиплексор, блок управления коррекцией и формирователь сигнала ошибки, выход которого является выходом наличия ошибки устройства, причем информационные входы первой и второй групч мультиплексора подключены соответственно к выходам контрольных разрядов регистра числа и к информационным выходам корректора информации, управляющий вход и выходы мультиплексора являются соответственно входом разрешения считывания и информационными выходами устройства, вход синхронизатора является входом обращения устройства, с первого по четвертый выходы синхронизатора подключены соответственно к входу выборки блока памяти, к входу приема регистра числа, к первому и второму управляющим входам блока управления коррекцией, вход "Разрешение коррекции" блока управления коррекцией является соответствующим входом устройства, вход "Блокировка коррекции" блока управления коррекцией и вход формирователя сигнала ошибки соединены с выходом "Отсутствие ошибки" корректора информации, контрольные выходы корректора соединены с входами группы формирователя сигнала ошибки, вход синхронизации корректора информации является тактовым входом устройства, первый вход блока управле" ния коррекцией соединен с входом "Блокировка коррекции" корректора информации, второй выход блока управления коррекцией является выходом "Готовность информации" устройства.1432611 Составитель Б,Рудаковедактор В.Петраш- Техред Л.Сердюкова Коррект Романен Зак 450/4 Ь город, ул. Проектна ираж 590твенного коми ретений и от 35, Раушская ВЯИИПИ Государ по делам изо3035, Москва, Ж Производственно-полиграфическое предприят Подписнтета СССРрытийнаб., д. 4
СмотретьЗаявка
4118194, 10.09.1986
ПРЕДПРИЯТИЕ ПЯ Г-4677
КОВАЛЕВ ВЛАДИМИР НИКОЛАЕВИЧ, АЛЕКСЕЕВ ЛЕВ ВЛАДИМИРОВИЧ, РОСНИЦКИЙ ОЛЕГ ВЛАДИМИРОВИЧ, САВЕЛЬЕВ АНАТОЛИЙ ИВАНОВИЧ, ЖУЧКОВ АЛЕКСАНДР ДМИТРИЕВИЧ, КУГУТОВ БОРИС БОРИСОВИЧ, СТЕПАНЯН ВИЛЬСОН НЕЛЬСОНОВИЧ, БАРАНОВСКАЯ ТАМАРА НИКОЛАЕВНА
МПК / Метки
МПК: G11C 29/00
Метки: запоминающее, коррекцией, ошибок
Опубликовано: 23.10.1988
Код ссылки
<a href="https://patents.su/4-1432611-zapominayushhee-ustrojjstvo-s-korrekciejj-oshibok.html" target="_blank" rel="follow" title="База патентов СССР">Запоминающее устройство с коррекцией ошибок</a>
Предыдущий патент: Устройство выборки-хранения
Следующий патент: Устройство для контроля полупроводниковой памяти
Случайный патент: Способ получения изомасляной кислоты