Буферное запоминающее устройство

Номер патента: 1320846

Авторы: Крупецкая, Мосиенко, Фураш

ZIP архив

Текст

СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИК 11) 1 320846 6 Е 13 51 АНИЕ ИЗОБРЕТЕН ТВ И. Мосиенко тво СССР /00, 1979.о СССР00, 1981. Оцг ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИ К АВТОРСКОМУ/ СВИДЕТ(54) БУФЕРНОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО(57) Изобретение относится к запоминающим устройствам, которые используются для временного хранения данных, и может быть использовано в устройствах автоматики и вычислительной техники. Цель изобретения - расширение области применения за счет реализации режима последний вошел - первый вышел. Буферное запоминающее устройство содержит регистры 1, блоки 2 элементов И, триггеры, группы элементов И 4 и 5, элементы И 6 - 8, элементы ИЛИ 9 - 11, элементы 2 И - ИЛИ 12, блок 13 индикации свободных регистров, триггер 14, информационные входы 15, вход 16 чтения, стробирующий вход 17, выходы 18 числа свободных регистров и информационные выходы 19. Устройство работает в двух режимах, определяемых состоянием триггера 14. В режиме первый вошел первый вышел информация с входов 15 переписывается последовательно в регистры 1 от первого к последнему. При этом перепись осуществляется через блоки 2, управляемые сигналами с выходов элементов И 4, если последующий регистр свободен. При поступлении сигнала на вход 16 происходит выдача данных из последнего регистра и сдвиг всего массива данных в сторону последнего регистра, В режиме последний вошел - первый вышел при записи данных с входов 15 осуществляется занесение их в первый регистр. При записи после- д дующих данных осуществляется сдвиг данных на один регистр в сторону последнего. фр При чтении данных по сигналам на входе М Р 16 на выход 19 поступают данные из первого регистра и осуществляется сдвиг массива данных на одну порцию в сторону первого регистра 1. Блок 13 осуществляет индикацию по сигналу на входе 17 числа свободных регистров. 3 ил. 0 ЭМ1320846 5 10 15 20 30 35 40 45 50 55 Изобретение относится к запоминающим устройствам, которые используются для временного хранения данных, и может быть использовано в устройствах автоматики и вычислительной техники.Цель изобретения -- расщирение области применения устройства за счет организации режима последний вошел - первый вышел.На фиг. 1 представлена блок-схема предлагаемого устройства; на фиг. 2 - функциональная схема блока индикации свободных регистров; на фиг. 3 - пример функционального выполнения блока разрешения записи и регистра.Устройство (фиг. 1) содержит регистры 1, блоки 2 элементов И, триггеры 3 регистров 1 (показаны на фиг. 3), группу элементов И 4, группу элементов И 5, элементы И 6 - 8, элементы ИЛИ 9 - 11, элементы 2 И - ИЛИ 12, блок 13 индикации свободных регистров, триггер 14, информ ационные входы 15, вход 16 считывания, стробирующий вход 17, выходы 18 числа свободных регистров, информационные выходы 19, элементы ИЛИ 20 и 21, реверсивный счетчик 22, регистр 23 и элементы И 24 - 26.Буферное запом инающее устройство работает следующим образом.В исходном состоянии регистры свободны от информации, на нулевых выходах триггеров 3.1 соответствующих регистров имеются сигналы ЙИ, НИ - НИн (НИ - наличие информации; НИ - отсутствие информации), подтверждающие отсутствие информации в регистрах 1, кроме первого. На выходе элементов И 6 и ИЛИ 9 единичный сигнал, подтверждающий отсутствие информации во всех регистрах 1, кроме первого, на выходе элемента И 4.1 и на входе блока 2.1 элементов И имеется сигнал, разрешающий запись, на выходах элементов И 4.2 - 4. 1 М и всех элементов И 5 сигналы отсутствуют, на реверсивном счетчике 22 установлен код, соответствующий количеству регистров.При поступлении на вход 15 устройства информационного слова через блок 2.1 записи записывается в регистр 1.1, изменяется состояние триггера 3.1 регистра 1,1, на его выходе появляется сигнал (НИ, ).Считывание информации из регистров .1 - 1. М производится в режиме первый вошел - первый вышел и в режиме первый вошел - последний вышел.В первом режиме на первом выходе триггера 14 устанавливается единичный сигнал 1, который поступает на первые входы элементов 2 И - ИЛИ и совместно с сигналами НИ) о наличии информации с выходов триггеров 3,1 регистров 1 подготавливает элементы И 5 для выработки сигнала управления считыванием, Этот сигнал вырабатывается при поступлении сигнала считывания 2на вход 16 устройства и разрешает выдачу информации из соответствующего регистра 1 на информационные выходы 19 устройства.При каждом появлении сигналов НИ и НИ на соответствующих входах блока 13 индикации свободных регистров реверсивный счетчик 22 вычитает или прибавляет единицу к своему содержимому и таким образом осуществляется учет количества незанятых регистров. При появлении сигнала на стробйрующем входе 17 устройства производится выдача кода, определяющего количество свободных регистров.Во втором режиме на втором выходе триггера 14 режима устанавливается единичный сигнал, который поступает на третьи входы всех элементов 2 И - ИЛИ 12 и совместно с сигналами о наличии информации с единичных выходов триггеров 3.1 регистров подготавливает элементы И 5 для разрешения прохождения сигнала считывания с входа 16 устройства на входы считывания регистров 1. Формула изобретенияБуферное запоминающее устройство, содержащее регистры, информационные входы которых подключены к выходам соответствующих блоков элементов И, одноименные информационные входы которых объединены и являются информационными входами устройства, входы стробирования блоков элементов И подключены к выходам соответствующих элементов И первой груп пы, первые входы которых подключены к входам первой группы блока индикации свободных регистров и к первым выходам сигналов занятости соответствующих регистров, вторые выходы сигналов занятости подключены к входам второй группы блока индикации свободных регистров и к первым входам соответствующих элементов И второй группы, выходы которых подключены к стробирующим входам соответствующих регистров, одноименные выходы которых объединены и являются информационным и выходами устройства, второй вход данного элемента И первой группы, кроме первого, подключен к первому входу предыдущего элемента И второй группы, второй вход первого элемента И первой группы подключен к выходу первого элемента ИЛИ, первый вход которого подключен к выходу первого элемента И, входы которого подключены к первым выходам сигналов занятости регистров, кроме первого регистра, второй вход первого элемента ИЛИ подключен к второму выходу сигнала занятости последнего регистра, первый выход сигнала занятости которого подключен к первому входу второго элемента ИЛИ, второй вход которого подключен к выходу второго элемента И, входы которого подключены к вто1320846 С йааа икинуто И 5 Сйзлеппа Составитель С. Шусц Техред И. ВересТираж 672енного комитета СССР по делМосква, Ж - 35, Раушскаяиграфическое предприятие, г. енкоКорректор А ЗимокосоПодписноем изобретений и открытийаб., д. 4/5жгород. ул. Проектная, 4 Реда кто р Н. Ки штулинЗаказ 2662/53ВНИИПИ Государст13035Производственно-по рым выходам сигналов занятости регистров, кроме первого регистра, вход и выходы блока индикации свободных регистров являются соответственно стробирующим входом и выходами числа свободных регистров устройства, вторые входы элементов И второй группы объединены и являются входом сигнала считывания, отличаюиееся тем, что, с целью расширения области применения устройства за счет реализации режима последний вошел - первый вышел, оно содержит элементы 2 И - ИЛИ, третий элемент ИЛИ, третий элемент И и триггер, первый и второй выход которого подключен соответственно к первым и вторым входам элементов 2 И - ИЛИ, выходы которых подключены к третьим входам соответствующих элементов И второй группы,третий вход данного элемента 2 И - ИЛИ, кроме последнего элемента 2 И - ИЛИ подключен к первому выходу сигнала занятости последующего регистра, третий вход по следнего элемента 2 И - ИЛ 11 подключенк выходу третьего элемента ИЛИ, первый вход которого подключен к выходу третьего элемента И, входы которого по;ключены к вторым выходам сигналов занятости регистров, кроме последнего регистра, второй вход третьего элемента ИЛИ подключен к первому выходу сигнала занятости первого регистра, четвертый вход данного элемента 2 И - ИЛИ, кроме первого элемента 2 И ИЛИ, подключен к первому выходу спгила занятости предыдущего регистра, еггср тый вход первого элемента 2 И - И,:111 ключен к выходу второго элемента И;1 И.

Смотреть

Заявка

3962915, 08.10.1985

ПРЕДПРИЯТИЕ ПЯ А-3327

КРУПЕЦКАЯ ПОЛИНА ИОСИФОВНА, МОСИЕНКО ЮРИЙ ИВАНОВИЧ, ФУРАШ БОРИС АРОНОВИЧ

МПК / Метки

МПК: G06F 13/00

Метки: буферное, запоминающее

Опубликовано: 30.06.1987

Код ссылки

<a href="https://patents.su/3-1320846-bufernoe-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Буферное запоминающее устройство</a>

Похожие патенты