Постоянное запоминающее устройство

Номер патента: 556498

Авторы: Васюхин, Деркач, Карманов, Корсунский

ZIP архив

Текст

ОПИСАНИЕ ИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ ш 1556498 Союз Советских Социалистических Республик,(23) Приоритет осударственнык комитет овета Министров СССР по делам изобретенийи открытий(088.8) Бюллетень1 бликовано 30.04.7 та опубликования описания 11.05.7 2) Авторы изобрете Деркач, В, М. Корсунский, М. И, Васюхин и Г, 3. Карманов) Заявители Ордена Ленина институт кибернетики АН Украинской СС и Научно-исследовательский институт автоматики4) ПОСТОЯННОЕ ЗАПОМ ЕЕ УСТРОЙСТ Изобретение относится к области вычислительной техники и предназначено для хранения и адресной выборки фиксированной информации (микропрограмм, значений констант и табличных фунтоций и т. д.).Известны постоянные запоминающие устройства (ПЗУ), содержащие чи 1 словой блок, вьвполненный в виде диодной матрицы, регистр адреса, деш ифр атор и усил ител и считывания.Одно из известных ПЗУ содержит числовой бло 1 к, выполненный в виде диодной матрицы, одни шины которого подключены к выходам дешифратора, а другие - к разделительным элементам (резисторам).Недостатком этого ПЗУ является низкое быстродействие.Наиболее близким техническим решением 1 к изобретению является устройство, содержащее,регистр адреса, выходы одной группы разрядов которого подключены к входам дешиф 1 ратора, выходы дешифратора подключены к одним шинам числового блошка, выполненного в,виде диодной,матрицы, дру,гие,шины которого подключены к разделительным элементам, выходные диодные сборки, выходы которых подключены к усилителям считывания, и дополнительные диодные сборки.Для этого успройства характерны органиченное быстродействие, связанное с тем, что разделительные элементы (резисторы) включены в цепь,заряда - разряда паразитных емкостей всех обратно смещенных диодов числового блока, и недостаточно высокая надежб ность при интегральном иополнении числового блошка из-за отсутствия при нем встроенного диодно-резистивного адресного блока, что предопределяет значительное количество выводов из тористалла и соответствиино излишне 10 большое число паек,при сборке,ПЗУ.Цель изобретения - повышение быстродействия и надеж)ности известного ПЗУ.Это достигается тем, что предлагаемое устройство, содержащее регистр адреса, выходы 15 одной группы, разрядов которого подключеньтк входам дешифратора, выходы дешифратора подключены к одним шинам числового блока, выполненного в виде диодной матрицы, другие шины которого подключены к раздели тельным элементам, выходные диодные сборки, выходы которых .подключены к усилителям считывания, и дополнительные диодные сборки, содержит в числовом блоке дополнительную диод 1 ную матрицу, шины которой, соединяющие катоды диодов, подключены к выходам другой группы разрядов регистра адреса, а шины, соединяющие аноды диодов, подключены к разделительным элементам и к входам выходных и дополнительных диодных 30 сборок.5 10 15 20 25 30 35 40 45 50 На чертеже показана блок-схема, устройства.Устройство содержит регистр адреса 1, выходы одной группы, разрядов,которого подключены к входам дешифратора 2, выходы дешифратора подключены к одним шинам числового блока 3, выполненного в виде ди- одной матрицы, состоящей из п секций. Устройство содержит также в числовом блоке дополнительную диодную матрицу 4, состоящую из и секций, шины которой, соединяющие катоды диодов, подключены к другой группе разрядов .регистра адреса 1, а шины, соединяющие аноды диодов, подключены .к входам выходных 5 и дополнительных 6 диодных сборок и к разделительным, элементам (резисторам) 7. Выходы выходных диодных сборок 5 подключены к усилителям считывания 8.Предложенное устройство работает следующим образом.В соответствии с состоянием первой группы разрядов регистра адреса 1 дешифратор 2 подает на одну из подключенных к нему вертикальных шин числового блока 3 высокий потенциал. Через все диоды, подключенные к выбранной вертикальной шине, этот потенциал передается,на резисторы 7. В дополнительной диодной матрице 4 диоды 9 включевы так, что,при любам состоякии другой группы разрядов регистра адреса 1 только одна из горизонтальных шин в каждой секции остается не заземленной, и на выходную диодную сборку 5 пропускается сигнал считывания только с соответствующей шины.Если в данной секции числового блока 1 на пересечении выбранной вертикальной и выбранной горизонтальной шин включен диод, то на соответствующий усилитель считывания 8 через этот диодрезистор 7 и выходную диодную сборку поступает высокий потенциал. Если в выбранном пересечении диода нет, то на соответствующий усилитель считывания 8 высокий потенциал не поступает, так как остальные горизонтальные шины данной секции,заземлены через диоды дополнительной диодной матрицы 4. Указанные процессы происходят одновременно во всех секциях числового блока,З и дополнительной диодной мат,рицы 4, в результате чего из ПЗУ параллельно считывается и-разрядное двоичное число. П(ри построении ПЗУ, работающих с сигналами отрицательной полярности, на)правления выключения диодов в обеих диодных матрицах и в диодных сборках должны быть изменены на противоположные, а дешифратор и вторая группа, разрядов регистра адреса должны,подавать на соответствующие шины напряжения отрицательной полярности.В предложенном ПЗУ резисторы 7 включены в цель заряда - разряда паразитных емкостей обратно смещенных диодов только дополнительной диодной матрицы и диодных сборок, суммарная емкость которых намного меньше суммарной паразитной емкости числового блока, и за счет этого достигается большее быстродействие. Паразитные емкости диодав числового блока заряжаются (разряжаются) через транзисторные, ключи, имеющие малое сопротивление. Кроме того, дополнительная диодная,матрица при интегральном исполнении вместе с числовым блоком на одном кристалле обеспечивает внутреннюю расшифровку части кода адреса, что приводит к заметному уменьшению,количества выводов из кристалла микросхемы, сокращает число паек при сборке и повышает надежность ПЗУ. фор мула изобретен и я Постоянное,запоминающее устройство, содержащее регистр адреса, выходы одной груплы разрядов которого подключены к входам дешифратора, выходы дешифратора подключены к одним шинам числового блока, выполненного в виде диодной матрицы, другие шины которого подключены к разделительным элементам, выходные диодные сборки, выходы которых лодключены к усилителям считывания, и дополнительные диодные сборки, отличающееся тем, что, с целью повышения быстродействия и надежности устройства, оно содержит в числовом блоке дополнительную,диодную матрицу, шины которой, соединяющие катоды диодов, подключены к выходам другой группы разрядов рели- стра адреса, а шины, соединяющие аноды диодов, подключены к разделительным элементам и к входам выходных и дополнительных диодных сборок.Редактор корректор О, Тюрин бал Тираж 735 тета Совета Министро ий и открытий ушская наб., д. 4/5пография, пр. Сапуно каз 1051/19ЦНИИ Изд.390 Государственного ком по делам изобрете 13035, Москва, Ж, Р

Смотреть

Заявка

2110938, 04.03.1975

ОРДЕНА ЛЕНИНА ИНСТИТУТ КИБЕРНЕТИКИ АН УКРАИНСКОЙ ССР, НАУЧНО-ИССЛЕДОВАТЕЛЬСКИЙ ИНСТИТУТ АВТОМАТИКИ

ДЕРКАЧ ВИТАЛИЙ ПАВЛОВИЧ, КОРСУНСКИЙ ВЛАДИМИР МОИСЕЕВИЧ, ВАСЮХИН МИХАИЛ ИВАНОВИЧ, КАРМАНОВ ГЕННАДИЙ ЗАХАРОВИЧ

МПК / Метки

МПК: G11C 17/00

Метки: запоминающее, постоянное

Опубликовано: 30.04.1977

Код ссылки

<a href="https://patents.su/3-556498-postoyannoe-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Постоянное запоминающее устройство</a>

Похожие патенты