Запоминающее устройство

Номер патента: 556496

Авторы: Лаврентьев, Тимофеев, Шумилов

ZIP архив

Текст

(22) Заявлено 09.09,74 (21) 2058944/24с присоединением заявки51) М, Кл.з б 11 С 11/О Приоритет Гасударственный комитет Совета Министров СССР по делам изобретенийн открытий(72) Авторы изобретен имофеев и Л, А. Шумило Б. Ф, Лаврентьев,Ленинградский ордена Ленина электротехнический институт им. В. И. Ульянова (Ленина).1Изобретение относится к области вычислительной техники,Известно запоминающее устройство, содержащее накопитель, элементы, памяти которого состоят из селектирующего и запоминающего сердечников, объединенных резистивным витком связи, (оба сердечника элемента памяти прошиваются числовой щиной, селекти,рующий сердечник - разрядной шинной записи, а запоминающий сердечник - выходной шиной), формирователи числовых токов, адресный дешифратор, усилители чтения, схемы приема числа, регистр числа, элементы И, ИЛИ, разрядные формирователи записи. Адресный дешифратор соединен с формирователями числового тока, которые подключены к числовым шуринам накопителя. Входы усилителей чтения подключены к выходным шинам накопителя, а выходы через схемы приема числа соединены с триггерами регистра числа. Выходы триггеров регистра числа через элементы И и ИЛИ соединены с разрядными формирователями записи.Наиболее близким техническим решением к изобретению является запоминающее устройство, которое содержит накопитель, формирователь тока записи, выходы которого соединены с одними концами всех разрядных шин накопителя, инверторы и источники питания. Для такого запоминающего устройства характерна большая избыточность электронногооборудования, что резко снижает его надежность,5 Для повышения надежности предлагаемогозапоминающего устройства одни входы четных инверторов подключены к первому источнику питания, одни входы нечетных инверторов подключены к второму источнику пита 10 ния, выходы каждой пары четного и нечетного инверторов подключены соответственно кдругому концу соответствующей разряднойшины накопителя, другие входы инверторовподключены к соответствующим выходам ре 15 гистра числа.На чертеже показана блок-схема предлагаемого запоминающего устройства.Запоминающее устройство содержит регистр числа 1 накопитель 2, прошитый раз 20 рядными шинами 3, формирователь 4 токазаписи, выход 5 которого соединен с однимиконцами всех разрядных шин накопителя,источни 1 ки питания 6 и 7, четные 8 и нечетные9 инверторы. Выходы каждой пары четного и25 нечетного инверторов,подключены соответственно к другому концу соответствующейразрядной шины 3 накопителя 2. Одни входычетных инверторов 8 подключены к источникупитания 7, а входы нечетных инверторов 9 -30 к источнику питания 6. Другие входы всех,/ Составитель В. Вака Тскред 3. Тарасова едактор Т, Рыбало корректор Л. Орло Тираж 735Совета Мипистоткрытийан наб., д. 4/5 Изд.390Государственного комитетапо делам изобретений и3035, Москва, Ж, Раушс Заказ 1051/ 7Ц 1.1 ИИПИ ПодписноеССР Типографии, пр. Сапунова, 2 инверторов подключены к соответствующим выходам регистра числа 1.Число, подлежащее записи в накопитель, устанавливают на регист 1 ре числа 1. Если какой-либо разряд регистра установлении в 1, то открывается соопветствующий четный инвертор 8, если какой-либо разряд, регистра установлен в О, то открывается соответствующий нечетный инвертор 9. Затем срабатывает формирователь 4 тока записи. Когда в данном разряде открыт четный инвертор 8, от источника питания 7 при срабатывании формирователя в 1 разрядной шине протекает ток Т 1, когда открыт нечетный инвертор 9, от источника питания б в разрядной шине протекает ток Тз, Напряжения источников питания 6 и 7 подбирают таким образом, чтобы например Т,=2 Ть За счет такого формирования токов 1 в 1 разрядных шинах происходит запись О или 1 в элементах памяти накопителя.Таким образом, в предлагаемом устройстве исключены электронное оборудование, дополнительное разрядное сечение, схема сравнения числового тока с разрядным током, схема формирования заднего фронта импульса числового тока, элементы И и ИЛИ, разрядные формирователи записи. Надежность уст ройства повышена за счет одновременногоформирования разрядных токов при записи О и 1. Фор мула и зоб р етен и я 10 Запоминающее устройство, содержащее накопитель, формирователь тока записи, выходы которого соединены с одними концами всех разрядных шинн накопителя, инверторы и источники питания, отличающееся тем, 15 что, с целью, повышения надежности устройства, одни входы четных инверторов подключены к первому источнику питания, одни входы нечетных инверторов подключены к второму источнику питания, выходы каждой па ры четного и нечетного инверторов подключены соответственно к другому концу соответствующей разрядной шины накопителя, другие входы инверторов подключены к соответствующим выходам регистра числа.

Смотреть

Заявка

2058944, 09.09.1974

ЛЕНИНГРАДСКИЙ ОРДЕНА ЛЕНИНА ЭЛЕКТРОТЕХНИЧЕСКИЙ ИНСТИТУТ ИМЕНИ В. И. УЛЬЯНОВА

ЛАВРЕНТЬЕВ БОРИС ФЕДОРОВИЧ, ТИМОФЕЕВ АЛЕКСАНДР ОРЕСТОВИЧ, ШУМИЛОВ ЛЕВ АЛЕКСЕЕВИЧ

МПК / Метки

МПК: G11C 11/02

Метки: запоминающее

Опубликовано: 30.04.1977

Код ссылки

<a href="https://patents.su/2-556496-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Запоминающее устройство</a>

Похожие патенты