Буферное запоминающее устройство

Номер патента: 557415

Авторы: Агафонов, Голубев

ZIP архив

Текст

(22) Заявлено 28,01,7 2319925 2 ием заявкис присоедине 23) Приарите 43) Опублик 45) Дата оп твано 05.05:77. Бюллетень1 осударствениый номитетСовета Мииистров СИРпо делам изобретенийи открытий 3) УДК 681.327 (088.8) оваиия описаниФ 24,06.77 72) Авторы изобретения нов н В. С. Голубев(71) Заяви 54) БУФЕРНОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО место н ают всякий раз, когда ов превьпцает число пе. информации или число ации, следующих после аписанных в накопитель ение на коммутатор ды одного и сны соо счетчика и к атора состоявых лемента НЕ"Запрос",тчика соедине торого под. выходду,накоп схема у коммутатора щающему вхо оказана бло содержит н ыпоЬняю ны со входом ключен к запр те ля.стройства,На чертежеУстройствсчетчик 2 адреса, ген акопитель 1, реверсивщии функции датчика коьсов 3, элемент НЕ 4 ор имну Изобретение относится к запоминающим устройствам,. Известны буферные запоминающие устройства.Одно из известных устройств содержит адрес.ный накопитель, датдки кода адреса записи и 5ситтьтаатпя, блок формировйтдя сигнала о заполнении накопителя, реверсввный счетчик 111. Однаков этом устройстве из.за сбоя счетчика вырабатьтвается ложньдсигнал о заполнении накопитето, чтоприводит к искажению информации, вводимой в, 10накопитель, или к преждевременной блокйровке.ввода информации, сокращаюпей эффективнуюемкость накопителя,Наиболее близким техническим решением кданному изобрететпю является буферное заломи- инающее устройство, содержащее реверсивный счет.чик, выходы которого подключены к адреснымвходам накопителя, а входы сбответственно квыходам генератора импульсов и блока модификации кода адреса, входы которого соединены с 20шиной "Считьтватпе" и вькодом элемента НЕ 21.Недостатком данного устройства является на.дежная работа при передаче начальных и конечныхблоков информатдп, хранящейся в накопителе,:характеризующаяся либо перестановкой передан ных блоков информации (конечньчальных), либо размножением оши Такие искажения возникчисло запрашиваемых блокреданных вначале блоковблоков служебной инфорокончания передачи всех з блоков информации,Целью изобретения является повы ности устройства.Для этого в устройство включень и анализаторы.состояния счетчика, вхо анализаторов состояния счетчика подк ветственно к выходам реверсивного шине "Запрос", входы другого анализ ния счелика соединены соответственн реверсивного счетчика и выходом вход которого додклятчен к шине выходы анализаторов состояния счеблок модификацИИ кода адреса 5, анализаторы ка.чального 6 и конечного 7 состояний сче 11 ика, коммутатор 8, шины "Запрос" 9, "Сикхрокмпуль.сы"О, "Считывание" 11, "ввод" 12, "вывод" 13,"установка в "О" 14.Входы анализатора 6 подключены соответственно к выходам счетчика 2 и к шине 9, входы анали.затора 7 соединены соответственно с выходамисчетчика 2 и выходом элемента НЕ 4, вход которо.го подключен к шине 9. Выходы анализаторов 6 и 7соединены со входом коммутатора 8, выход кото.рого подключен к запрещающему входу накопителя 1. Счетчик имеет входы "Сложение" 15 и "Вы.читание" 16.Устройство работает следующим образом.Накопитель 1 заполняется информацией с первого 110 последний адрес, При наличии сигналов"Считывание" и в случае отсутствия сигналов "Запрос" сигналы блока модификации кода адреса 5 втакт с сннхроимпульсами подаются,на вход "Сло.жение" 15 реверсивного счетчика 2, который выра.батывает код адреса числа, подлежащего выдаче вканал связи. Считанное с накопителя 1 н переданноев канал связи число перезапнсывается по выбранно.му адресу,При поступлении сигнала "Запрос" прерываетсяподача сигналов на вход "Сложение" 15 реверсивного счетчика 2 и осуществляется эануск генератораимпульсов 3. Количество импульс 4 эв, выдаваемыхгенератором 3, может быть различным и в общемслучае определяется числом запрашиваемых блоковинформации, которое постоянно для установленнойлинии связи,При изменении кода ащзеса в реверсивномсчетчике 2 вод действием импульсов, поступающихна вход "Вычитание" 16, выборка в накопителеблокируется благодаря связи шины Запрос" 9 сзапрещающим входом накопителя 1,Повторная передача информации начинаетсяпосле снятия сигнала "Запрос",Если сигнал "Запрос" поступил после передачивяи трех бков информации и втеклозапрашиваемых блоков равно 5, то, нри поступлении сигнала "Запрос" блокируется адресный входнакопителя 1, разрешается работа анализатора начального состояния 6, и на вход "Вычитание" 16реверсивного счетчика 2 поступают импульсы реверса, При прохождении реверсивного счетчика 2через начальное состояние (после 3 импульсов реверса) на выходе анализатора 6 ноявляетея сигнал,который устанавливает коммутатор 8, например,счетнь 1 й триггер, в состояние, нрн котором на еговыходе, связанном с запрещающим входом накопи. теля.1, возникает сигнал, блокирующий выборкуинформации из накопителя 1 в течение действияпоследующих двух импульсов реверса.При снятии сигнала "Запрос" анализатор б выключается, а работа анализатора 7 разрешается. Сигначы модификации кода адреса, поступая на вход"Сложение" 15 реверсивного счетчика 2, будут изменять код адреса в течение двух тактов без выдачиинформации иэ накопителя 1, так как на его запрещающий вход подается сигнал запрета с коммута.тора 8. При переходе через конечное состояниереверсивного счетчика 2 на выходе анализатора 7формируется сигнал, который поступает на входкоммутатора 8. На его выходе формируется сигнал,разрешающий считывание информации иэ накопи.теля 1.10 При последующей смене кода адреса, начиная садреса, соответствующего первому блоку информа.ции, информация будет поступать на шину 13 запо.минакнцегоустройства. Таким образом, в каналсвязи передаются только те блоки информации,Ь 1 которые были переданы ранее,Аналогично устройство работает и в случае,когда сигнал "Запрос" поступил после передачипоследнего блока информации и следующих за ним,например трех служебных блоков.20 После считывания последнего блока информа.ции анализатор 7 выдает сигнал, устанавливающийкоммутатор 8 в состояние, при котором на еговыходе формируется сигнал, запрещающий выборку информации из накопителя 1. При этом счет 2 чик 2 продолжает изменять свое состояние поддействием импульсов модификации кода адреса,поступавших на вход "Сложение" 15 в течениепередачи служебных блоков. Таким образом, послепередачи трех служебных блоков код счетчика 230 будет соответствовать третьему адресу накопителя.Прн поступлении сигнала "Запрос" разрешаетсяработа анализатора 6, на эапрещаниций вход нако.пителя 1, поступает запрещающий импульс; а навход "Вычитание" 16 счетчика 2 поступают импуль 8 Ь сы, обеспечивающие реверс счетчика 2 на пять тактов.При прохождении реверсивного счетчика 2 через начальное состояние (после трех импульсовреверса) на выходе анализатора б формируется сиг 40 нал, который устанавливает коммутатор 8 в состояние, при котором с его выхода снимается сигналзапрета .выборки информации из накопителя. Впоследующие два такта реверса счетчика 2 выборкаинформации из накопителя блокируется. сигналом45 "ЗапроС, поступающим на запрещающий вход накопителя 1.При снятии сигнала "Запрос" считывание информации из накопителя 1 начинается с последнегоадреса.50 Таким образом, в канал связи будут переданытолько запрещенные блоки информации, что обеспечивает достоверность переданного сообщения.Формула изобретенияБуферное запоминающее устройство, содержащее реверсивный счетчик, выходы которого подключены к адресным входам накопителя, а входы соответственно к выходам генератора импульсов557415 СоставитеТехред Рслак 1 ор М. Марков Подписное Министров ССТираж 729дарственного комитета Сове по делам изобретения и откр 5, Москва, Ж, Раушская а 854,61 ЦИИИПИ д,1130 Филиал ППП "Патент", г. Ужгород, ул, Проектная, 4 и блока модификации кода адреса, входы которого соединены с шиной Тп 1 тывание" и выходом эле. мента НЕ, от лича юшеес я тем, что, с целью повышения надежности устройства, оно содержит коммутатор и анализаторы состояния счетчика, входы одного иэ анализаторов состояния счетчика подключены соответственно к выходам реверсивного счетчика и к шине "Запрос", входы другого анализатора состояния счетчика соединены соответственно с выходами реверсивного счетчика и выхо. дом элемента НЕ, вход которого подключен к шине"Запрос", а выходы анализаторов состояния счетчика соединены со входом коммутатора, выход которого подключен к запрешаюшему входу накопи.геля.Ь Источники информации, принятые во вниманиепри экспертизе: 1. Авторское свидетельство е 427379,6 11 С 11/00, 1973.9 2, Авторское свидетельство Яа 37613,6 1 9/00,197. В. РудаковБабурка Корректор Л, Всселовск

Смотреть

Заявка

2319925, 28.11.1976

ПРЕДПРИЯТИЕ ПЯ Г-4812

АГАФОНОВ ВИКТОР ИВАНОВИЧ, ГОЛУБЕВ ВЯЧЕСЛАВ СЕРАФИМОВИЧ

МПК / Метки

МПК: G11C 19/00

Метки: буферное, запоминающее

Опубликовано: 05.05.1977

Код ссылки

<a href="https://patents.su/3-557415-bufernoe-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Буферное запоминающее устройство</a>

Похожие патенты