Мороз-Подворчан
Устройство для перемножения матриц
Номер патента: 1837321
Опубликовано: 30.08.1993
Авторы: Елфимова, Коломейко, Мороз-Подворчан, Петущак
МПК: G06F 15/347
Метки: матриц, перемножения
...15 и 16 и группу сумматоров 17, элемент задержки 14, содержащий (и) последовательно соединенных регистров для выравнивания временных задержек результатов операции, получаемых в процессорных блоках с целью одновременной подачи их в выходные регистры 5. Все выходы регистров блока 14 тактируются единым синхросигналом, поступающим на регистры через каждые и тактов. При этом данные передаются от одного регистра к другому.Блоки устройства соединены следующим образом. ИнФормационные входы устройства 6 и 7 соединены соответственно со вторыми входами мультиплексоров 4 каждого процессорного блока 1.1-1,п и вторым входом узла умножения 3 первого процессорного блока 1.1, входы блока 2 управления 8, 9 и выход 10 соединены соответственно с...
Устройство для умножения разреженных матриц
Номер патента: 1767502
Опубликовано: 07.10.1992
Авторы: Елфимова, Коломейко, Мороз-Подворчан, Петущак
МПК: G06F 15/347
Метки: матриц, разреженных, умножения
...матрицы В, входы 43, 44 блока управления, соединенные соответственно с управляющей шиной записи и тактовой шиной устройства, информационныее выходы 45-47 результирующей матрицы С.Блоки устройства соединены следующим образом,Входы 37 - 39 устройства соединены соответственно с первым, вторым, третьим входами первого запоминающего блока 1 и с первыми входами соответственно групп элементов И 16, 17, 18, вторые входы которых соединены с вторым выходом блока 36 управления, Первый, второй, третий выходы первого запоминающего блока 1 и выходы групп элементов И 16, 17, 18 обьединены соответственно группами элементов ИЛИ 27, 28, 29, выходы которых соединены соответственно с первым входом регистра 4 элементов первой матрицы, первым...
Буферное запоминающее устройство
Номер патента: 1689991
Опубликовано: 07.11.1991
Авторы: Вешняков, Гавриленко, Кардащук, Мороз-Подворчан
МПК: G11C 19/28
Метки: буферное, запоминающее
...7 1-го разряда формируется отрицательный импульс (диаграмма О), которым переключаются в "1" 1-й триггер, и возвращается в "О" (1-1)-й, при этом дисды Шоттки, имеющие низкое напряжение прямого смещения (обычно 0,35-0,45 В), позволяют отвести заряд из баз п-р-и-транзисторов и препятствуют протеканию перекрестных токов в тиристорном триггере, что необходимо для достижения на выходе выключенного тиристора полного напряжения +5 В,Затем потенциал 1-й управляющей шины понижается, и с небольшой задержкойотключения возвращается в исходное состояние элемент 7 1-го разряда. Длительность формируемых импульсов ти вуправляющей и токовой шинах определяется, главным образом, величиной тзЕсли (+1)-й триггер установлен в "0", то после переключения...
Устройство для умножения разреженных матриц
Номер патента: 1656560
Опубликовано: 15.06.1991
Авторы: Елфимова, Коломейко, Мороз-Подворчан, Петущак
МПК: G06F 15/347
Метки: матриц, разреженных, умножения
...в вычислительный блок 10 через блоки 18 и 19 элементов И.Если числа по этому адресу не оказалось в блоке 3 памяти, о чем свидетельствует нулевое значение кода в регистре 5, то сигнал с выхода регистра 5 через элемент ИЛИ 28 запирает блоки 18 и 19 элементов И. Из блока 2 памяти считывается следующий элемент массива чисел в регистры 7 - 9. Окончание первого столбца массива чисел, записанного в блоке 2 памяти, определяется появлением нулевого кода в регистре 8, сигналы с выхода которого, проходя через элемент ИЛИ 27 и элемент НЕ 31, открывает блоки 20 - 22 элементов И, и осуществляется передача числа с из вычислительного блока в регистр 11 через блок 20 элементов И, значения индекса строки 1 элемента с 1 из регистра 5 в регистр 12 через...
Регистр сдвига для буферного запоминающего устройства
Номер патента: 1432609
Опубликовано: 23.10.1988
Авторы: Вешняков, Гавриленко, Мороз-Подворчан, Сергеев
МПК: G11C 16/04, G11C 19/28
Метки: буферного, запоминающего, регистр, сдвига, устройства
...4регистра закрыты, поскольку инжектируемый в их базы по импульсам Ф, иФ заряд не накапливается, а отводится через один из двух (который открыт) и-р-и-транзистор. Из базы транзистора 4 1-го разряда инжектируемыйзаряд отводится через элемент 12.При записи нового слова в буферное50ЗУ инжектируемый поимпульсу Ф зарядбазы транзистора 4 1-го разряда неотводится, а накапливается в нем,вследствие чего транзистор открывается,1-й триггер переключается в 1пи 55на 1-м выходе регистра действуетимпульс, по которому входное слово записывается в первую числовую линейку(ЧЛ) накопителя буферного ЗУ. Затем по импульсу Ф инжектируемый заряд накапливается в базе транзистора 4 2-го разряда, транзистор открывается, переключая в " 1" 2-й триггер и...
Термическая печатающая головка
Номер патента: 1266750
Опубликовано: 30.10.1986
Авторы: Гольцев, Мороз-Подворчан, Некрасов, Таранец
МПК: B41J 3/20
Метки: головка, печатающая, термическая
...материалом, что позволяет отказаться от дополнительнойзащитной пленки, а также приведет кувеличению теплопроводности между нагревательными элементами и термочувствительной бумагой,В плане удобства эксплуатациипредлагаемое устройство позволяетконтролировать отпечатанную информацию без выдвижения прижимного валика за пределы следующей строки, которая должна быть отпечатана, в .товремя как в устройстве-прототипекак минимум пятнадцать отпечатанныхстрок будут прикрываться общей ши"ной. При этом стремление создатьтермическую печатающую головку с количеством нагревательных элементов,близким к телевизионному форматупри неизмененных остальных параметрах для устройства-прототипа приведет к тому, что количество закрывае-мых отпечатанных...
Постоянное запоминающее устройство
Номер патента: 1112411
Опубликовано: 07.09.1984
Авторы: Гридчин, Квилинский, Корсунский, Максимчук, Мельничук, Мороз-Подворчан
МПК: G11C 17/00
Метки: запоминающее, постоянное
...тока, подключенные к усилителям считывания и блоку 9 элементов.Генераторы тока включают в себя резисторы 33 и 34, подключенные к шине 30 питания и через диоды 35 и 36 - к коллектору транзистора 37 в диодном включении и коллектору транзистора 38. Эмиттерц транзисторов 37 и 38 соединены между собой и подключены к шине 23 управления записью. Аноды диодов 24 подключены к блоку 9 элементов, а аноды диодов 27 - к усилителю считывания.Блок 9 элементов содержит диоды 39, аноды которых подключены к горизонтальным шинам накопителя 15, а катоды - группами к блоку согласующих элементов 8. Усилители считывания представляют собой типовые ТТЛинверторы.Адрес на вход дешифраторов 1 и 2 подается через адресные шины 40, Дешифратор 2 через нины 41 подключен...
Электростатическая записывающая головка
Номер патента: 1076943
Опубликовано: 28.02.1984
Авторы: Деркач, Медведев, Медведева, Мороз-Подворчан, Почерняев, Яворский
МПК: G11B 9/08
Метки: головка, записывающая, электростатическая
...записи оказывается. затрудни-.тельно.Применение же луча лазера в статической или электростатической записи надвижущийся носитель, имеющий вид алю.миниевой пленки или пленки из полиэфирных смол с рабочим слоем из алюминиятолщиной не более О, мкм, делает устройство в целом относительно дорогим,сложным в настройке и эксплуатации инедостаточно транспортабельным и малогабаритным 2.Наиболее близКим к предлагаемому является устройство, представляющее собойэлектростатическую записывающую головку,содержащую закрепленные на основаниизаписывающие электроды и токоограничиваюшие элементы 131.Однако известное устройство не обладает достаточно высокой плотностью записиинформации.4Цель изобретения - повышение плотности записи...
Устройство для расширения сжатогодвоично-десятичного кода
Номер патента: 799134
Опубликовано: 23.01.1981
Авторы: Елфимова, Коломейко, Мороз-Подворчан, Петущак
МПК: H03K 13/24
Метки: кода, расширения, сжатогодвоично-десятичного
...шиной, а пятая и шестая входные шины подключены соответственно к пятой и шестой выходным шинам устройства, выход второго элемента И соединен с седьмой выходной шиной, а второй вход второго элемента ИЛИ подключен к четвертой входной шине устройства, второй вход третьего элемента ИЛИ соединен с третьей входной шиной, а седьмая входная шина непосредственно подключена к восьмой выходной шине устройства.На чертеже представлена функциональная схема устройствааля расширения сжатого двоично-десяти щого кода.Устройство аля расширения сжатого двоично-десятичного кода содержит входные шины 1-7, элементы 8-9 НЕ, элементы 10-12 ИЛИ, элементы 13-17 И и выходные шины 18-28.Устройство для расширения сжатого авоично-десятичного кода работает...
Матричный накопитель
Номер патента: 773728
Опубликовано: 23.10.1980
Авторы: Заброда, Кардащук, Лесничий, Максимчук, Мержвинский, Мороз-Подворчан
МПК: G11C 11/36, G11C 11/40, G11C 5/02 ...
Метки: матричный, накопитель
...образом.В режиме записи на шину 15 подают нулевой потенциал, а на шину 13положительный потенциал, например2-5 В, на одну иэ шин 10 и 14 подаюттоки выборки. В результате открываются транзисторы 9 и 11, соединенныес выбранными шинами, и подключаютодну из числовых шин 1 к общей шине 15.Остальные шины 1 остаются отключенными от общей шины 15, так какв цепочке транзисторов 9, 11 этихшин хотя бы один оказывается закрытым.На одну иэ шин 8 подают потенциал записи, а на остальные - нулевойпотенциал. При этом транзисторы 5,подключенные к выбранной числовойшине 1 переходят в режим насыщения,а остальные находятся в режиме отсечки. В соответствии с записываемойинформацией на выходные шины 6 пода-.ется ток записи или нулевой потенциал. В...
Устройство для реализации алгоритма быстрого преобразования фурье
Номер патента: 607213
Опубликовано: 15.05.1978
Авторы: Коломейко, Мороз-Подворчан, Петущак
МПК: G06F 17/14
Метки: алгоритма, быстрого, преобразования, реализации, фурье
...комплексных чисел не усложняет окончательную обработку результатов преобразования для вычисления амплитудного спектра.Структурная схема предлагаемого устройства представлена на чертеже и содержит вы. читатель 1, преобразователи 2 - О кодов, ум. ножмтелй 1 - 13 и сумматоры 14 - 18.Работает устройство следующим образом.На входы 19 н 20 устройства поступают соотяетственно коэффициенты щф и г, пред. ставленные в дополнительном коле. На вхо ды 21, 22, 23, 24 в дополнительном коде посту. пают соответственно операнды в, вг, а", зг, ко. торые прелилрпге.оромастабионь (для тго чтбы прпьол:е вычи.лительной процедуры алгоритма БПФ не бы,о пере полнения числового диапазона). Коэффициентыи фг поступают на вычитатель 1, кото. рый выполняет...