Запоминающее устройство с контролем информации

Номер патента: 1674267

Авторы: Галкин, Квашенников

ZIP архив

Текст

СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХ 191 1111 УБЛИ 1 С 29/О ИСАНИЕ ИЗОБРЕТЕНИЯОРСКОМУ СВИДЕТЕЛЬСТВУ овы- инаенников Н 1 ЯЕ вход турния,во СССРО, 1983,во СССРО, 1987. лок ато О ждечитыениянтротельм усности ь ис 9 ОСУДАР СТ В Е ННЫЙ КОМИТЕТПО ИЗОБРЕТЕН 1.ЯМ И ОТКРЫТИЯ1 РИ ГКНТ СССР 21) 4421733/2422) 05.05.8846) 30,08.91. Бюл. й 3"72) В.Е.Галкин и В.В.Кваш53) 681.327.6(088,8)56) Авторское свидетельсМ 1032481, кл, 6 11 С 29/Авторское свидетельсМ 1288758, кл. 6 11 С 29/(54) ЗАПОМИНАЮЩЕЕ УСТРОЙСТВКОНТРОЛЕМ ИНФОРМАЦИИ(57) Изобретение относится к вычислиной технике, а именно к запоминающитройствам (ЗУ) с контролем правильхранения информации. и может быт пользовано для построения буферных системах связи, Цель изобретения - и шение достоверности контроля, Запом юц 1 ее устройство с контролем информ содержит блок 1 памяти, информацио входы 2 и выходы 3, блок 4 управления, 5 синхронизации записи, первый сигн ный анализатор 6, первый блок 7 сравне выход 8 результата контроля, второй б сравнения, второй сигнатурный анализ 10, третий блок 11 сравнения, первый второй 13 счетчики, выход 15 сопрово ния контроля, выход 16 разрешения с вания, выход 17 сап ровожд считывания, входы синхронизации ко ля 18 и считывания 19; 3 ил, 1674267Изобретение относится к вычислительной технике, а именно к запоминающим устройствам (ЗУ) с контролем правильности хранения информации, и может быть использовано для построения буферного ЗУ в системах связи.Цель изобретения - повышение достоверности контроля.На фиг. 1 приведена схема запоминающего устройства с контролем информации; на фиг, 2 - схема блока управления; нэ фиг.3 - схема второго блока контроля,На фиг. 1 - 3 обозначены блок 1 памяти, информационные входы 2 и выходы 3, блок 4 управления, вход 5 синхронизации записи, первый сигнатурный анализатор б, первый блок 7 сравнения, выход 8 результата контроля, второй блок 9 сравнения, второй сигнатурный анализатор 10, третий блок 11 сравнения, первый 12 и второй 13 счетчики, вход 14 записи, выход 15 сопровождения контроля, выход 16 разрешения считывания, выход 17 сопровождения считывания, входы признака контроля 18 и считывания 19, первый 20 и второй 21 триггеры, первый 22 и второй 23 одновибраторы, формирователь 24, первый 25 и второй 26 элементы ИЛИ, третий 27 и четвертый 28 триггеры, первый 29, второй 30 и третий 31 элементы И, элемент ЗИ-ИЛИ 32, вход 33 задания режима, счетчик 34, триггер 35, элемент ИЛИ 36, элемент И 37, выход 38 синхронизации,Устройство работает следующим обра- ЗОМ,Перед началом работы на 5-входтриггера 27 и В-вход триггера 35 подается сигнал начальной установки (цепи начальной установки не показаны). В результате остальные триггеры и счетчик устанавливаются в исходное состояние. При необходимости записать блок информации с входа 14 записи подается сигнал (потенциальный) нд Вход блока 4 управления, с входа 5 синхронизации записи на вход блока управления и на вход синхронизации первого сигнатурного анализатора 6. В Олоке 4 импульсы записи при сопровождении сигнала записи с входа 14 через элемент ЗИ-ИЛИ 32 и элемент И 31 поступают соответственно на шестой и пятый выходы блока 4 и далее на входы синхронизации первого 12 и второо 13 счетчиков, Информация, поступающая на информационные входы 2 устройства, записывается в блок 1 памяти по адресам, формируемым счетчиком 12,Счетчики 12 и 13 как во время записи,так и по окончании ее, имею одинаковое значение, т.е, блок 11 сравнения выдает сигнал равенства на вход блока 4. Кроме блока 1 памяти информация поступает в первыйсигнатурный анализатор 6, По срезу сигналазаписи на входе 14 в блоке 9 сравнениявзводится триггер 35, а в блоке 4 второй5 одновибратор 23 вырабатывает импульс установки, который через первый элементИЛИ 25 поступает на седьмой выход блока4 и устанавливает в исходное состояниесчетчик 12. С выхода блока 11 сравнения10 снимается, сигнал равенства. По срезу .импульса, поступающего с выхода одновибратора 23, первый триггер 20 переключается вединичное состояние, т.е. начинается цикл, контроля. Потенциальный сигнал с выхода15 триггера 20 поступает на второй выход блока 4 и далее на выход 15 сопровожденияконтроля, э также на элемент ЗИ-ИЛИ 32,разрешая прохождение импульсов контроля с входа 18 контроля через вход признака20 контроля блока 4, элемент ЗИ-ИЛИ 32 навход синхронизации счетчика 12, По соответствующим адресам, формируемым счетчиком 12, из блока 1 памяти считываемаяинформация поступает на второй сигнатур 25 ный анализатор 10,Значения выходов счетчиков 12 и 13сравниваются блоком 11 сравнения, который при достижении равенства этих значений выдает сигнал равенства, т.е. окончания30 считывания. По этому сигналу триггер 20устанавливается в нулевое состояние и снимает сигнал с выхода 15. По срезу этогосигнала первый одновибратор 22 вырабатывает импульс конца проверки на девятый35 выход блока 4 и далее на первый вход блока9 сравнения. В блоке 9 импульс конца проверки поступает на элемент И 37, а такжеустанавливает в исходное состояние триггер 35, Далее, если на втором инверсном40 входе элемента И 37 присутствует нулевойсигнал с второго входа блока 9, импульсконца проверки через элемент ИЛИ 36 поступает на вход 8 и на вход признака результата контроля блоха 4. Нулевой сигнал на45 инверсный вход элемента И 37 поступает свыхода 7 блока сравнения и формируется вслучае неравенства сигналов с выхода сигнатурных анализаторов 6 и 10, что свидетельствует о несоответствии записанной в50 блок 1 памяти и считанной информации. Вблоке 4 импульс неисправности через второй элемент ИЛИ 26 поступает на Я-входвторого триггера 28, запрещая формирования сигналов на выходах 16 разрешения55 считывания и 17 сопровождения считывания.В случае положительного исхода циклаконтроля импульс конца проверки с выходаодновибратора 22 поступает на вход первого элемента И 29 и - при отсутствии навтором инверсном входе сигнала с входа 33 задания режима - далее на В-вход триггера 28, Отрицательный сигнал с выхода этого триггера поступает на выход 16, разрешая считывание информации, С второго О-триггера 21 снимается сигнал установки. Этот триггер служит для привязки момента начала считывания к импульсам считывания(при асинхронной работе с получением информации), поступающим на вход 19 синхронизации считывания, вход блока 4 и далее после привязки через элемент ЗИ-ИЛИ 32 на вход синхронизации счетчика 12, Сигнал с выхода триггера 21 поступает на вход блока 4 и далее на выход 17 сопровождения считывания и свидетельствует о считывании информации с блока 1 памяти. По соответствующим адресам, формируемым счетчиком 12, считываемая информация иэ блока 1 памяти поступает на информационные выходы 3.По окончании считывания блок 11 сравнения выдает сигнал равенства, который, поступая на второй элемент И 30, разрешает прОхождение следующего импульса считывания на Я-вход триггера 27, Сигнал конца считывания с выхода триггера 27 устанавливает все устройства в исходноесостояние, т,е. поступая на восьмой выход блока 4, устанавливает счетчик 13 и сигнатурные анализаторы 6 и 10, через элемент ИЛИ 25 поступает на вход установки счетчика 12, через элемент ИЛИ 26 - на Я-входтриггера 28, сбрасывая сигналы с выходов16 и 17.В режиме, когда запись объема информации, подлежащей считыванию, осуществляется несколькими блоками или когдасчитывание информации осуществляется не после каждой записи, на вход 33 блока 4 подается потенциальный сигнал, сопровождающий необходимое число циклов записи,В этом случае цикл записи и контроляосуществляется аналогичным образом, при этом с приходом очередного блока осуществляется контроль всей информации блока 1 памяти. Сигнал разрешения считывания навыход 16 подается после снятия сигнала свхода 33 и прохождения цикла контроля. В цикле контроля возможен еще один вариант неисправности, когда не выдается сигнал сравнейия блоком 7, Возможна неисправность (или сбой) в адресном счетчике 12 или вообще в тракте прохождения частоты и формирования блоком 11 сигнала равенства, в результате чего не будет сформирован импульс конца проверки одновибратора 22 и, следовательно, не будет импульса на выходе 8 неисправности, Для устранения 1 зкого вида неисправности в блок 9 сравнения введен счетчик 34. На вход синхронизации этого счетчика импульсы подаются с входа 38, Время счета данного счетчика выбирзется тзк, чтобы оно превышало время цикла контроля информации, По окончании цикла контроля сигнал конца проверки устанавливает триггер 35 в исходное состояние, в результате чего счетчик 34 также устанавливается в исходное состояние. В случае рассматриваемой неисправности сигнал конца проверки отсутствует, счетчик 34 не сбрасывается, Импульсы с выхода счетчика 34 через элемент ИЛИ 36 поступают на выход 8 и в блок 4. 5 10 15 20 25 30 35 40 45 50 55 Формула изобретения Запоминающее устройство с контролем информации, содержащее блок памяти, информзционные входы и выходы которого являются информационными входами и выходами устройства, блок управления, вход синхронизации записи которого является соответствующим входом устройства, первый выход блока управления соединен с входом задания режима, блока памяти, первый сигнатурный анализатор, выходы которого соединены с входами первой группы первого блока сравнения, о т л и ч а ю щ е ес я тем, что, с целью повышения достоверности контроля, в ного введены второй блок сравнения, второй сигнатурный анализатор, третий блок сравнения, первый и второй счетчики, выходы которою соединены с входами второй группы третьего блока сравнения, выход которого соединен с входом признака сравнения блока управления, второй выход которого является выходом сопровождения контроля устройства, третий выход блока управления является выходом разрешения считывания устройства, четвертый выход блока управления является выходом сопровождения считывания устройства, пятый выход блока управления соединен с входом синхронизации второго счетчика, вход начальной установки которого соединен с входами начальной установки первого и второго сигнатурных анализаторов и с восьмым выходом блока управления, седьмой выход которого соединен с входом начальной установки первого счетчика, вход синхронизации которого соединен с шестым выходом блока управления, девятый выход блока управления соединен с первым входом второго блока сравнения, второй вход которого соединен с выходом первого блока сравнения, входы второй группы которого соединены с выходами второго сигнатурного анализатора, информационные входы которого соединены с выходами блоЮ, Сыче гентал дактор А. Маковская Т ,Мор Корректор О. Крае Производственно-издательский комбинат "Патент", г, Ужгород, ул.Гагарина, 10 ка памяти, информационные входы первого сигнатурного анализатора соединены с информационными входами устройства, вход синхронизации первого сигнатурного анализатора соединен с входом синхронизации записи устройства, вход синхронизации второго сигнатурного анализатора соединен с входом признака контроля блока управления и является входом контроля устройства, вход признака записи блока управления соединен с третьим входом второз 2930 Тираж 325ВНИИПИ Государственного комитета и113035, Москва, Жго блока сравнения и является входом записи устройства, выход второго блока сравнения соединен с входом признака результата контроля блока управления и является выхо дом результата контроля устройства, входсинхронизации считывания блока управления является одноименным входом устройства, выходы первого счетчика соединены с входами первой группы третьего блока 10 сравнения и адресными входами блока па-,мяти. Подписноезобретениям и открытиям при ГКНТ СССРРаушская наб., 4/5

Смотреть

Заявка

4421733, 05.05.1988

ПРЕДПРИЯТИЕ ПЯ В-8835

ГАЛКИН ВЛАДИМИР ЕВГЕНЬЕВИЧ, КВАШЕННИКОВ ВЛАДИСЛАВ ВАЛЕНТИНОВИЧ

МПК / Метки

МПК: G11C 29/00

Метки: запоминающее, информации, контролем

Опубликовано: 30.08.1991

Код ссылки

<a href="https://patents.su/4-1674267-zapominayushhee-ustrojjstvo-s-kontrolem-informacii.html" target="_blank" rel="follow" title="База патентов СССР">Запоминающее устройство с контролем информации</a>

Похожие патенты