Мурафетов

Устройство передачи цифровой информации

Загрузка...

Номер патента: 1700755

Опубликовано: 23.12.1991

Авторы: Константиновский, Мурафетов, Победин, Рыбаков

МПК: H04B 1/66

Метки: информации, передачи, цифровой

...13, блоками 10 - 12 и элементомИСКЛЮЧАЮЩЕЕ ИЛИ 9 составляет блоквесового суммирования. При этом второйтриггер 16 переключается в состояние "1"по инверсному выходуположение "Чтение"для блока 18). Величины задержки первого10, второо 11 и третьего 12 блоков составляют соответственно 1/4, 1/2 и 3/4 длительности такта частоты синхронизацииустройства. Это позволяет выделять моменты начала и конца передачи информации.Таким образом, вся информация по каналупоследовательно записывается в блок 18.После окончания приема информации навыходе третьего триггера 17 появляется сигнал "Лог, 1", после приема которого прини 5 10 15 20 25 30 35 40 45 50 55 мающий процессор начинает выдавать тактовую частоту СИ и СЧ, по которой импульсы через...

Буферное запоминающее устройство

Загрузка...

Номер патента: 1691892

Опубликовано: 15.11.1991

Авторы: Исаев, Константиновский, Мурафетов

МПК: G11C 19/00

Метки: буферное, запоминающее

...33 и далее сброс счетчика 20 нулевым выходом элемента И-НЕ 15.При поступлении следующего сигнала записи на вход 29 запись пакета информации в соответствии с состоянием триггера 3 будет проводиться аналогично описанному, но в первый блок памяти.Пусть темп записи будет. меньше, чем темп считывания, и за время одного запроса на запись возникает несколько запросов на считывание (фиг. 4), расположенных относительно записи произвольно. Рассмотрим этот режим.По сигналу записи на входе 29 и импульсу на входе 33 переключается триггер 9, разрешая запись в первый блок памяти. В момент прихода первого сигнала считывания на вход 30 переключается элемент И 7 и далее по сигналу с выхода элемента НЕ 8 - триггер 12, разрешая считывание "старой"...