G06F — Обработка цифровых данных с помощью электрических устройств
Устройство для управления динамической памятью
Номер патента: 1575190
Опубликовано: 30.06.1990
Авторы: Бурман, Ерасова, Левин
МПК: G06F 12/16
Метки: динамической, памятью
...формируется сигнал конца цикла, который поступает на установочный вход триггера 11. На его инверсном выходе появится ответный сигнал, который поступает на выход 17 и на вторые входы элементов И 6 и 7, запрещая прохождение внешних сигналов запроса на вход шифратора 9. Это необходимо для того, чтобы в регистр 10 повторно не записывалась предыдущая комбинация сигналов, соответствующая удовлетворенному запросу, так как после сигнала конца цикла блок 3 синхронизации опять начинает формирование сигналов опроса на своем четвертом выходе, поступающих на тактовый вход регистра 10. Когда с входов 12 или 13 снимается сигнал запроса, то на выходе элемента ИЛИ 8 появляется сигнал, который, поступая на вход сброса триггера 11, устанавливает его...
Устройство для сопряжения эвм с абонентами
Номер патента: 1575191
Опубликовано: 30.06.1990
МПК: G06F 13/00
Метки: абонентами, сопряжения, эвм
...сигнал Зп 2 поступает на первый вход третьего элемента И 16 с его выхода по линии Чт 1 с второго выхода блока 4 обмена на второй вход блока 2 коммутации и включает блок 2 коммутации на чтение информации в первую группу его информационных входов-выходов и далее в ЭВМ в случае, если в цикле "Ввод" в блок 4 обмена на его шестой вход и далее на второй вход второго элемента ИЛИ 13, то срабатывает второй элемент ИЛИ.13, на который поступил сигнал СИП 2, и включает блок 2 коммутации активным нулевым уровнем сигнала Зп 3 по линии Зп 3 с четвертого выхода блока 4 обмена на четвертый вход блока 2 коммутации на запись информации с третьей группы информационных входов-выходов блока 2 коммутации и далее сигнал Зп 3 поступает на второй вход...
Устройство для выделения области во внешней памяти
Номер патента: 1575192
Опубликовано: 30.06.1990
Авторы: Бенкевич, Зарецкий, Мазаник, Сорокин
МПК: G06F 13/00
Метки: внешней, выделения, области, памяти
...ИмпульсРс элемента 18 задержки через единственно открытый элемент И 24 в одном из блоков 2 анализа свободных участков внешней памяти подается на разрешающий вход соответствующего регистра 25 и начальный адрес оптимального участка внешней памяти из регистра 25 переписывается в регистр 4, Кроме того, на выходе элемента ИЛИ 26 одного из блоков 2 анализа свободных участков внешней памяти, на котором выделен свободный участок памяти, появляется единичный импульс, который подается на разрешающий вход дополнительного регистра 27 и код номера внешнего носителя из дополнительного регистра 27 переписывается в ре-. гистр 5. В том случае, если нет свободного участка памяти, размер которого больше или равен требуемому, в момент возникновения...
Устройство для сопряжения двух магистралей
Номер патента: 1575193
Опубликовано: 30.06.1990
Авторы: Гриненко, Лихтецкий, Смирнов
МПК: G06F 13/14
Метки: двух, магистралей, сопряжения
...процессовпри переключении устройства,"Единица" с выхода триггера 1 Опоступает на первую группу входовгруппы 12 элементов И и элементовИ 14-16, разрешая прохождение черезних соответственно адресных разрядовс выхода регистра адреса 4 сигналовчтения или записи с шин 21 или 22и сигнала ответа с выхода блока 1 па.мяти на шину 29. Коммутатор 2 магистрали срабатывает при наличии сигналавыбора с выхода триггера 1 О и сигналов "Чтение" или "Запись", определяющих направление передачи данных.При наличии сигнала чтения на шине 21данные передаются из блокапамяти вдвухнаправленную информационноадресную магистраль 25, При наличиисигнала записи на шине 25 информация передается из магистрали 25 вблок 1 памяти.Адрес в блок 1 памяти поступаетс выхода...
Аналого-цифровой нелинейный процессор
Номер патента: 1575194
Опубликовано: 30.06.1990
Авторы: Мироновский, Трахтенберг, Шор
МПК: G06F 15/00, G06F 17/17
Метки: аналого-цифровой, нелинейный, процессор
...10 и 11 останутся в нулевом состоянии. По следующему импульсу с гене ратора 1 в регистры 4 и 5 занесутся коды х и счетчика 2, затем.из кода счетчика 2. вычитается единица и компараторы 10 и 11 установятся соответственно в единичное и нулевое состояние, блокируя при этом выход генератора 1 на счетный вход счетчика 2 В связи с тем что триггер 8 установлен в нулевое состояние, муль. - типлексор 7 подключен к входам блока 6 памяти и цифроаналогового преобразователя 20 счетчик 2 и установятся каэйфиииеитыаа,аай и индекс пй(Я), соответствующие первому участку аппроксимации. Блок 9 перейдет в режим слежения и воспроизведения фуНкции в соответствии спервым. участком аппроксимации.На остальных участках аппроксимации аналого-цифровой...
Устройство сопряжения многопроцессорной системы
Номер патента: 1575195
Опубликовано: 30.06.1990
Автор: Виноградов
МПК: G06F 13/42
Метки: многопроцессорной, системы, сопряжения
...входы 34 двунаправленных усили телей-формирователей 35 прямой передачи. Одновременно с выхода управления схем 33 приемных согласующих поступает сигчал готовности данных на вход 41 и признак управления (если 50 это адресуемая команда управления на вход 47, сигналы готовности данных и управления поступают одновременно на соответствующие входы 50 и 52 первого элемента И 51, с выхода которого сигнал поступает на информацион-. ный вход 53 триггера 54 запроса арбитра и на вход 55 третьего элемента И 56, При появлении разрешения на2 готовности канала, первый выход которого поступает на вход 23 согласующих схем 11 передачи, с выхода которых по соответствующей линии связи сигнал проходит через приемные со 5 гласующие схемы 33 и далее поступает...
Многопроцессорная система с конвейерной архитектурой
Номер патента: 1575196
Опубликовано: 30.06.1990
Авторы: Митрофанов, Митрофанова, Нагулин
МПК: G06F 15/173
Метки: архитектурой, конвейерной, многопроцессорная
...запоминающим устройством 2, либо с оперативным запоминающим устройством 3 в зависимости от состояния коммутатора 4, управляемого процессором 5. Обработка данных начинается по готовности данных для считывания, о чем процессору 5 сообщает процессор 1 через специально выделенную в ОЗУ ячейку межпроцессорной связи, Цанные обрабатываются по заданному алгоритму, Пусть процессор 5 начал рабо. - тать с пакетом данных из оперативного запоминающего устройства 2. Процессор 1 запишет в этом же втором такте в оперативные запоминающие устройства 2 и.3 одновременно следующий пакет данных, полученный им извне и обработанный по соответствующему алгоритму.В третьем такте работы конвейера процессор 1 занесет третий пакет данных в оперативные запоминающие...
Контроллер для связи процессоров с общей магистралью
Номер патента: 1575197
Опубликовано: 30.06.1990
Авторы: Антипов, Куц, Мостепанов, Цемик
МПК: G06F 15/16
Метки: контроллер, магистралью, общей, процессоров, связи
...28 с кодом системного адреса на входе 29 контроллера 3, которому принадлежит приемник. Если коды равны, то единица с выхода схемы 14 сравнения открывает элемент И 24, В магистраль 4 в это время передается признак адреса, о чем свидетельствует поступление на второй вход элемента И 24 единицы с линии признака передачи адреса магистрали, При этом единица с выхода элемента И 24 ближайшим импульсом синхронизации записывается в триггер 10, переводя приемник в состояние ТЮК. При этом единица с выхода триггера 10, во-первых, поступая на входы управления триггера 10 и регистра 17 адреса, запрещает изменение состояния триггера 10 посредством записи инФормации с его инФормационного входа. и запись в регистр 17 адреса, Фиксируя в нем таким...
Устройство для перебора сочетаний
Номер патента: 1575198
Опубликовано: 30.06.1990
Авторы: Глушан, Курейчик, Пришибской
МПК: G06F 7/06
...ИЛИ, выход первого элемента задержки подключен к управляющему входу ключа, информационный вход ключа является тактовым. входом устройства, выход ключа подключен к входу второго элемента задержки, счетный вход 1-го триггера ( 1,п) подключен к выходу 1.-го элемента ИЛИ первой группы, прямой и инверсный выходы 1-го триг 5 157 гера подключены к первым входам 1.-х элементов И и первой и второй групп соответственно, выходы элементов И первой группы подключены к входам второго элемента ИЛИ, выходы элементов И второй группы подкпючены к входам третьего элемента ИЛИ, выход второго элемента ИЛИ через третий элемент задержки подключен к первым входам четвертого и пятого элементов ИЛИ, выход третьего элемента ИЛИ подключен к второму входу...
Устройство для решения задач сетевого планирования
Номер патента: 1575199
Опубликовано: 30.06.1990
МПК: G06F 15/173
Метки: задач, планирования, решения, сетевого
...определения полустепеней захода разрешает моделирование очередных вершин сетевого графика. Одновременно потенциал с выходапризнака переполнения канала таймераразрешает работу соответствующего емуканала счетчика 5. Таким образом, впроцессе работы в каналы счетчика 5будет записана информация о времени,которое прошло с момента окончаниямоделирования соответствующей каналувершины сетевого графика. При поступлении на суммирующий вход счетчика 5тактовых импульсов его каналы переполняются н последовательности, соответствующей последовательности моделирования вершин, При этом на выходе признака наличия переполнений иодном из выходов 8 устройства появляется потенциал уровня."1". При этомблок 4 синхронизации приостанавливает формирование тактовых...
Генератор повторных вызовов в системах массового обслуживания
Номер патента: 1575200
Опубликовано: 30.06.1990
МПК: G06F 7/58
Метки: вызовов, генератор, массового, обслуживания, повторных, системах
...поток импульсов, инверсия которых (фиг.Зд) поступает с выхода элемента НЕ 7 на другой вход элемента И 8, т.е. уст 55 ройством моделируется ситуация, когда не все вызовы, получившие отказв обслуживании, становятся источниками повторных вызовов, а только те,которые проходят через элемент И 8и поступают на вход блока 4. Следовательно, с некоторой вероятностью вызовы становятся источником повторныхвызовов, а с дополнительной вероятностью теряются, покидая системунеобслуженными,С выхода элемента И 8 импульсыпоступают на вход реверсивного реги"стра 18 сдвига фиг.2) работающегов режиме сдвига, и через элемент 17задержки на тактовый вход регистра"Сдвиг вправо", в результате чегообеспечивается последовательное заполнение разрядов регистра...
Устройство для решения задач оптимизации
Номер патента: 1575201
Опубликовано: 30.06.1990
Авторы: Алексеев, Васильковский, Крикун, Мардас, Шалимов
МПК: G06F 17/00
Метки: задач, оптимизации, решения
...также упорядочена по возрастанию) и заносят матрицы стоимости и сроков службы в блоки 3 и 8 соответственно. По входу 9 задают ограничение на величину стоимости системы,На вход 10 пуска устройства подают импульсный сигнал уровня логической "1". При этом блок 4 синхронизации формирует последовательность сигналов, предусмотренную временной диаграммой его работы. Сигнал уровня логической "1" появляется на выходе 11 блока 4 синхронизации, При этом блок 1 сравнения выдает на свой выход результат сравнения текущей стоимости системы (в первом такте это стоимость системы из элементов, выполненных по первому варианту ) и максимально допустимой стоимости системы. Если ограничение на стоимость системы выполняется, сигнал на выходе блока 1...
Устройство для вычисления дискретного преобразования фурье
Номер патента: 1575202
Опубликовано: 30.06.1990
Авторы: Каневский, Коноплицкий, Корчев
МПК: G06F 17/14
Метки: вычисления, дискретного, преобразования, фурье
...на выходе сумматора 12.2 результат а(0)Ы 8 + а ЫвШестой такт. На выходе .1 значениеф 1а (1). На выходе блока 22 значениеЫ 1, На выходе коммутатора 3 а (1) хх ЫвВ регистре 5.1 значениез 41 .4а (0)Ыд , а в регистре 5.2 значениеа (Э)Ыэ . На выходе блока 23 значеу ние Ыв . В регистре 9.1 значение Ы 4, 15г) , а в регистре 9,2 - значение Ы)1 . Вт регистре 11.1 значение а (0)Ыь + + а ( )Ыв + а"(2)Ы 8 + а (3)Ы 8торое подается на вход умножителя 19, навторой вход которого поступает 20 значение с блока 22. На выходе коммутатора 20 результат Г (1) = а (0)Ы 8+ +а (1)Ы + а (2)Ы + а (3)Ы.Регистры 7.1; .2; 7.3; 7.4 сохраняют свои значения, Дальше происходит аналогичный процесс - в умножителе 8.1 умножается содержимое регистра 7.1 и значение на...
Устройство для цифровой обработки сигналов
Номер патента: 1575203
Опубликовано: 30.06.1990
Авторы: Гилевский, Карташевич, Приходько, Фомин
МПК: G06F 17/14, H03H 17/06
...12, Импульсами с выхода.УЗ блока 11 синхронизации через элемент ИЛИ 7 переводится в следующее состояние счетчик каналов 6, и интерполяция выборок по следующему канала происходит аналогично указанному.После обработки выборки по Я-каналу на выходе 71 устройства формиру 55 ется первая выборка уплотненных каналов, сопровождаемая импульсов на выходе 72 устройства. Импульс с выхо-. да счетчика 6 каналов через вход коммутатора 18 переводит счетчик 10 адреса в следующее состояние и интерполяция следующей выборки по всем каналам происходит аналогично укаэанному,После обработки 1-выборок по Я-каналам импульс с выходасчетчика 10 адреса переводит устройство в режим ожидания до прихода следующего импульса на вход ХЗ устройства.Блок синхронизации...
Устройство для обращения матриц
Номер патента: 1575204
Опубликовано: 30.06.1990
МПК: G06F 17/16
...5 присутствует "0". "О на прямом вьиоде 3 триггера 2 не позволяет записывать информацию через ,блок 9 ввода в регистры 15, "1 с обратного выхода 4 триггера 2 подается на тактовые входы арифметичес 1575204ких узлов 19 и синхронизирует поступающие на их информационные входы данные, На выходе арифметическогоузла 19;, где х,11,М - 1, формию + И 1, с 1щ1 н,11+11 1,1Аг и поступает на+ 1,1 + 1 вход коммутатора 20. Из коммутатора 20 данные поступают на информационные входы регистров 21 (фиг.6) и записываются в них, Таким образом в регистре 21 записывается а, в регистр 21,(1)1 ю 1 э где 1, 1 = 1,Б, записывается а.111 Генератор 1 тактсвых импульсов"вырабатывает третий тактовый импульс, который поступает на счетный вход триггера 2, в...
Устройство для операций над матрицами
Номер патента: 1575205
Опубликовано: 30.06.1990
Авторы: Каневский, Клименко, Котов, Куц, Логинова
МПК: G06F 17/16
...вычислении системы линейных уравнений к исходной матрице (ИЯ) справа дописывается Я столбцов свободных членов (в этом случае М=Ч+Я) и после того, как исходная матрица преобразована в единичнул, на месте столбцов свободных членов получаем семейство решений данной системы уравнений. Число 8 при данной организации вычислений может быть любым натуральным. Вычисления производятся по следующим формулам:1 к (к1 к а, а /а, К 12 Ы х,1+1, К+2Ч.1 к 1 (к 1 1 к 1(к ) (к 1к кк к ф а=а" .цПри вычислении обратной матрицы к исходной матрице справа дописывается единичная матрица размернос-. ти НкЧ (в этом случае М=2 И) и послетого, как исходная матрица преобразо. вана в единичную, ка месте приписанной справа единичной получаем обрат) Г 1 О О О 1 О О О 1...
Способ миоэлектрического управления отображением информации и устройство для его реализации
Номер патента: 1575206
Опубликовано: 30.06.1990
Авторы: Амурский, Иванов, Ратов, Селиверстов
МПК: A61B 5/04, G06F 19/00, G06F 3/14 ...
Метки: информации, миоэлектрического, отображением, реализации
...Дискретные сигналы логических "1", управляющие клавиатурой компьютера, соответся человека, Каждой мышце соответствует один из сигналов "Вправо", "Влево"(фиг.З), Таким образом используются пять мьппц для управления печатью, Однако возможны и другие варианты. Например, можно использовать три или две мышцы. Для этого необходимы несложные изменения в программе печати.На экране дисплея 10 формируются также и графические фигуры, Для этой цели служит аналоговый мультиплек- . сор 5 и аналого-циФровой преобразо5 15ватель 6, Уровень напряженности мышечных волокон преобразуется в уровень постоянного напряжения на выходах блока 2. Каждый этот уровень циклически преобразуется в цифровой код,поступающий в блок 1. Управлениепроцессом формирования...
Устройство для контроля неисправности объекта
Номер патента: 1575207
Опубликовано: 30.06.1990
Авторы: Красников, Науменко, Черепащук
МПК: G06F 11/07
Метки: неисправности, объекта
...срабатывает счетчик 14, которьй на своих выходах Формирует код адреса датчика в запоминающем устройстве. По фронту импульса на выходе мультиплексора 9 происходит запись в блок 17 кода номера сработавшего датчика, который формируется счетчиком 15 и соответствует коду номера ячейки, при опросе которой на выходе мультиплексора появляется импульскода номера цикла, сформированногона выходе коммутатора 7 по адресу,сформированному счетчиком 14. Такимобразом в блок 17 по адресу "1" записывается код нойера цикла "10" иномер датчика "1" по адресу "2" кодномера цикла"10" иномер датчика"1",по адресу "3" код номера цикла "10" 10и номер датчика 43 . Когда код навыходе счетчика 1 5 достигает значения , равного максимальному числу д атчика, а...
Устройство для записи и анализа циклограмм дискретных блоков
Номер патента: 1313221
Опубликовано: 07.07.1990
Авторы: Деткин, Захарченко
МПК: G06F 11/22
Метки: анализа, блоков, дискретных, записи, циклограмм
...заданной на регистре 22 величины послеистории величине, отсчитанной счетчиком 5, блок 4 сравненияпри наличии сигнала синхронизации формирует импульс записи в регистр 9 (под фронт импульса), в результате чего на первом входе сумматора 1 О появляется комбинация, равная величине зоны упаковки, что приводит к смещению адресов записи в блоке 1,ние, н устройство переходит н режим чтения записанной н блок 1 информации, В этот момент сигнал с выхода триггера 27 с помощью элемента И 13 блокирует прохождение импульсов записи н блок 1, коммутатор 28 начинает пропускать на вход блока 1 содержимое счетчика 29, формирующего с помощью генератора 26 последователь О но адреса чтения блока 1 н пределахвсей памяти, Прочитанная из блока 1 информация...
Биотехническое адаптируемое устройство для бесклавишного ввода информации
Номер патента: 1576901
Опубликовано: 07.07.1990
Автор: Мягков
МПК: G06F 3/00, G09B 21/00
Метки: адаптируемое, бесклавишного, биотехническое, ввода, информации
...с источником 49 опорного напряжения.Блок 43 выработки экстремума (фиг,4) содержит приемный регистр 50, первый 51, второй 52 и третий 53 коммутаторы, элемент И-НЕ 54, первуо 55 и вторую 56 схемы сравнения, первую 57 и вторую 58 ячейки памяти кодов текущих амплитуд, первый 59, второй 60 и третий 61 триггеры, формирователь 62 стробов, элементы И 63, первый элемент 64 задержки, первый 65 и второй бб элементы ИЛИ, второй 67 и третий 68 элементы задержки, При этом первый и второй входы первого коммутатора 51 являются первым Р и четтвертым Р. 1 входами блока выработки, выход первого коммутатора 51 подключен к первому входу регистра 50 и первому входу второй ячейки 58 памяти, выход приемного регистра 50 соединен с груплой входов А...
Устройство для цифровой фильтрации
Номер патента: 1577072
Опубликовано: 07.07.1990
МПК: G06F 17/14, H03H 17/04
Метки: фильтрации, цифровой
...а (1)И, а (1)И, а (1)ИЭ, С приходом положительного перепада синхросигнала в регистры 7.т будут записаны соответственно а (1)И , а (1)И, аф(1)И , а (1)И , Во второй регистр 12 запишется значение а (1).Второй такт. На выходе 3 установ-. лено значение аф(2) . Результаты на выходах умножителей 6.1, 6.2, 6.3, 6.4 соответственно равны ап(2)И, аф(2)И , а (2)И , а (2)И . Результаты на выходах сумматоров 8., 8.2,8,3, 8 .4 соответственно рави а(1)Ы ++ а" (2)Ы ь, а(1) Ы+ аф(2)Ы 1,аф(1)Ы" + а(2)Ч, а(1)Ы+ аф(2)ЧСодержимым второго регистра 12 станет 10значение а (1) + а (2). Первый регистр 10 содержимого не изменяет.Третий такт. На выходе 8 установлено значение а (4) . Результаты навь 1 ходах умножителей 6.1, 6.2, 6,3,6,4 соответственно равны...
Цифровой генератор гармонических функций
Номер патента: 1578705
Опубликовано: 15.07.1990
МПК: G06F 1/02
Метки: гармонических, генератор, функций, цифровой
...тактовые импульсы со входа 15 будут поступать на суммирующий вход реверсивного счетчика 5, Допустим также, что триггер 1 имеет на прямом и инверсном выходах соответственно высокий и низкий уровни напря- жения. Тогда преобразователь кода 7, который одновременно является регистром кода функции, будет передавать на выходы двоичные коды без изменения, а цифроаналоговый преобразователь 10 будет преобразовывать их в положительное напряжение на выходе 11. Так вы- рабатывается выходное напряжение гармонической функции в первом квадранте. Когда все разряды реверсивного счетчика 5 установятся в "1", низкий уровень с выхода элемента И-НЕ 9 установит на инверсном и прямом выходахтриггера 2 низкий и высокий уровни напряжения соответственно, в...
Устройство для ввода информации от аналоговых датчиков
Номер патента: 1578706
Опубликовано: 15.07.1990
МПК: G06F 3/05
Метки: аналоговых, ввода, датчиков, информации
...18 соединен с выходом "Запись выполнена" регистра 3 номера канала установочный вход триггера 19 соединен с первым выходом формирователя 11 и входом сброса триггера 13, объединенные входы элементов И 20 и 21 соединены с выходом "Запись регистра" контроллером прямого доступа к памяти, выход элемента И 20 соединен с входом .1 Запись 1 регистра 3 номера канала, выход элемента И 21 соединен с входом "Запись" регистра 10 масштаба.Устройство для ввода информации от аналоговых датчиков работает следующим образом.Выбор требуемого канала осуществляется мультиплексором в соответствии с данными регистра 3 номера канала,Масштабное изменение сигнала выбран" ного датчика, обеспечивающее согласо" вание данного сигнала с входным диапазоном АЦП,...
Многофункциональное устройство обработки с перестраиваемой структурой
Номер патента: 1578707
Опубликовано: 15.07.1990
Авторы: Алексеева, Груданов, Дудюк, Невзоров, Савицкий, Самкова, Сидоренко
МПК: G06F 7/00
Метки: многофункциональное, перестраиваемой, структурой
...функционируют.В регистровом режиме первый инфор-мационный вход (с) устройства используется для подачи сигнала тактирова 5ния триггера 106, а второй информационный вход (2) устройства для подачисигнала управления входом-,выходом устройства (в комбинационном режиме зтивходы устройства используются в качестве информационных). Кроме того,сигнал с выхода элемента ИСКЛЮЧАЮЩЕЕИЛИ 105 поступает на вход триггера106, Сигнал с прямого выхода триггера106 поступает на вход мультиплексора108, а затем - на вход ключа 115.В зависимости от значения управляющего сигнала ключа 115 сигнал со входаэтого ключа либо передается на выходы 20блока ввода-вывода и устройства, либонет. Сигнал с прямого выхода триггера106 поступает также на вход демультиплексора 109...
Арифметическое устройство
Номер патента: 1578708
Опубликовано: 15.07.1990
Авторы: Белан, Ищенко, Кожемяко, Лысенко, Мартынюк
МПК: G06F 7/38
Метки: арифметическое
...случае появление единичного сигнала на выходе элемента И 35 первой разрядной ячейки 32 совпадает с блокировкой, которая через элемент 2 И-ИЛИ 40 запрещает срабатывание элементов И 35 всех следующих разрядных ячеек 32-32 х, Таким образом,55 считывание в каждом такте работы устройства выполняется только из одного соответствующего первого сумматора 2 блока 1. Одновременно с этим во вто-рой разрядной ячейке 32 отсутствуетединичный сигнал как на выходе элемента И 35, вызывающий считывание извторого сумматора 2 блока 1, так.ина выходе элемента И 36, вызывающийсуммирование содержимого второгосумматора 2 блока 1 с содержимым регистра 3, поскольку необходимое кратноев данном втором сумматоре 2 к этомумоменту сформировано,Блокировка сигнала на...
Устройство для суммирования двоичных чисел
Номер патента: 1578709
Опубликовано: 15.07.1990
Авторы: Гайда, Квитка, Кожемяко, Короновский, Стратиенко
Метки: двоичных, суммирования, чисел
...кодами, а результат в виде четных С 1 и нечетных С разрядов на выходах 30, 32 и 31, 33 - только в дополнительном модифицированном коде. Если числа А и В представлены в дополнительных модифицированных кодах, то на входах 26, 28 и 27, 29 задания режима устройства должны быть нулевые, сигналы. При этом результат суммирования С (четные С и нечетные С разряды) также представлены в дополни 5157870тельном модифицированном. коде. Если число А представлено в обратном модифицированном коде а число В - в дополнительном модифицированном коде,то на входах 26, 28 задания режима5устройства должен быть единичныйсигнал, а на входах 27 и 29 нулевойсигнал, При этом, если число А отрицательное (отрицательные четные А 1 и нечетные А разряды), а число В...
Параллельный накапливающий сумматор
Номер патента: 1578710
Опубликовано: 15.07.1990
Авторы: Квитка, Кожемяко, Стратиенко
Метки: накапливающий, параллельный, сумматор
...входные мультиплексоры 31-3 я поступят на вторые входы элементов , 2-2 НЕРАВНОЗНАЧНОСТЬ, Все элементы 2 -2 тех разрядов, в которых слагаемое содержит "1", устанавливаются в состояние "1". При этом триггеры в 1 и остаются в прежнем состоянии, несмотря на присутствие "1" на их счетных входах, Триггеры 1 -1 изменяют свое состояние в том случае, .когда элементы 2-2 НЕРАВНОЗНАЧНОСТЬ соответствующих разрядов переходят из состояния "1" в состояние "0. При следующем такте. сигналы, присутствующие на входах 5-5сумматора, снимаются. Элементы 2-2 НЕРАВНОЗНАЧНОСТЬ, находящиеся в состоянии "1", переходят в состояние "0", Триггеры 1-1 соответствующих разрядов переходят в состояние "1". Четные разряды в "сжатом" виде первого операнда ("1111") будут...
Устройство для умножения
Номер патента: 1578711
Опубликовано: 15.07.1990
МПК: G06F 7/52
Метки: умножения
...влево на один, два и три двоичных разряда соответственно. Значения разрядов регистра 1 множимого идвукратного множимого через входы 9,10 поступают на первые входы модулей16 первой и второй строки каждой подматрицы умножителя 5 соответственно,четырехкратное и восьмикратное множимые через входы 11; 12 поступают насоответствующие входы модулей 17третьей и четвертой строк каждой под 55матрицы умножителя 5 соответственно.Каждая строка умножителя 5 управляется соответствующим двоичным разрядомрегистра 2 множителя. Если разряд множителя ранен единице, то в соответствующей строке модулей осуществляется прибавление кратного множимого к сумме частичных произведений, сформированной на выходе предыдущей строки модулей умножения, Тетрадные...
Многоканальное устройство приоритета
Номер патента: 1578712
Опубликовано: 15.07.1990
Авторы: Беркович, Булгаков, Черепов
МПК: G06F 9/50
Метки: многоканальное, приоритета
...О 20устанавливается низкий уровень, ана выходе элемента И-НЕ 9 - высокийуровень, При, этом контур, состоящийиз элементов И-НЕ 11, 10 и 9, разомкнутся, на выходе 12 устройства также 25установится высокий уровень, а контуриз элементов И-НЕ 2 и 4 сохранится.Таким образом, обработка запроса каналом прервется, но поступивший наканал соответствующий. ему запрос за О11 11поминается и становится в очередьа устройство приступит к обработкезапроса с относительным приоритетом,т.е. в работу включится канал, соответствующий последнему запросу,Рассмотрим случай, когда на каналпоступает запросный сигнал, а устройство обрабатывает запрос, по отношению к которому новый запросный сигналимеет относительный приоритет.40Пусть обработка первого запроса .еще...
Устройство для контроля хода программ
Номер патента: 1578713
Опубликовано: 15.07.1990
Автор: Иванов
МПК: G06F 11/36
...функционирует только при воспроизведениилинейных, а также ветвящихся участковмикропрограммы, не содержащих точекслияния ветвей. В этом случае каждоймикрокоманде может быть поставленов соответствие только одно состояниесчетчика 9. Указанное обстоятельстводает возможность вычислить и разместить. заранее в контрольных разрядахпамяти микрокоманд соответствующиекоды по указанному выше правилу.1Однако реальные микропрограммы имеют более сложные структуры и содержат точки слияния ветвей. В укаэанныхточках значения контрольных кодов зависят от того, по какой траектории была реализована микропрограмма. Чтобы обеспечить контроль хода микропрограммы, имеющей точки слияния ветвей, в предлагаемом устройстве в указанных точках обеспечивается установка...