G06F — Обработка цифровых данных с помощью электрических устройств
Микропроцессор
Номер патента: 1756897
Опубликовано: 23.08.1992
МПК: G06F 15/00, G06F 15/332
Метки: микропроцессор
...п 1 В х 1 гп 9/)Таким образом, с помощью четырех микропроцессоров реализуется "бабочка" БПФ: операций "бабочка" БПФ с одинарной разрядностью реализуется на основе двух микропроцессоров," регистры 16 и 17 служат для выравнивания временных задержек в микропроцессоре; общая временная задержка прохождения информации в мйкропроцессоре составляет 18 тактов; коммутаторы выполняются на основе элементов И-ИЛИНЕ (или ИЛИ-И-НЕ) и НЕ.Введение новых блоков и расширение операций, вы пол няемых арифметическими блоками, позволяет повысить функциональные возможности микропроцессора, Введение. распределенной коммутационной системы дает воэможность программной перестройки структуры микропроцессора и увеличения разрядности обрабатываемых чисел.Формула...
Ячейка однородной среды
Номер патента: 1756898
Опубликовано: 23.08.1992
Авторы: Бек, Литвиненко, Тимонькин, Ткаченко, Харченко, Чернышов
МПК: G06F 15/16
Метки: однородной, среды, ячейка
...на выход 28 (Ц) ячейки (Ц), поступая на вход 34 х(,-1) ячейки (, )+1), Элемент И 16 открыт, так как на оба инверсных входа элемента И.15 поступают нули в этом режиме работает следующим образом,К моменту появления единицы на входе 32 (Ц) ячейки на входах 37 (-Ц) и 34 х(,-1) со входа 29 Ео и 34 х(, 3-1) ячейки. Едининосительно данного(Ц) ПЭ отказал и в данной строкелевее ПЭ (Ц) есть Отказавший ПЭ, относйтельно которого произведена Описанная горизонтальная перестройка. ца с выхода элемента И 15 проходит черезэлемент ИЛИ 9, открывая тем самым элемент И 16,Все остальные элементы И ячейки (Ц) Единица, появившаяся на входе 32 (Ц) созакрыты, следовательно изменений сигна- ответствующей ячейки и свидетельствуюлов на остальных выходах не...
Программный управляющий модуль с контролем
Номер патента: 1758634
Опубликовано: 30.08.1992
Авторы: Вахрушев, Марков, Сперанский, Тимонькин, Ткаченко, Улитенко, Харченко
МПК: G05B 19/18, G06F 11/00
Метки: контролем, модуль, программный, управляющий
...БПМ 1рассматриваемого модуля в этот момент считывается МК формата Ф 1). Очередной тактовый импульс увеличиваетсодержимое счетчика 9 в рассматриваемом модуле до критического значенияУкр,кор., соответствующего режимукороткой проверки, Дешифратор 10 прнпоступлении на его вход с выходасчетчика 9 кода, соответствующегоУкр.кор., формирует единичный сигнална своем первом 10 1 выходе. Т,к,триггер 12 вида проверки при короткой проверке находится в нулевомсостоянии, то на выходе коммутатора15, с появлением единичного сигналана выходе 10. 1 дешифратора 10, также появляется единичный сигнал - сигнал Проверка". Этот сигнал поступает на К-вход 1 К-триггера 11, и рвыйвход элемента И 17, второй адресныйвход мультиплексора 4 адреса, второйвход элемента...
Генератор функций
Номер патента: 1758641
Опубликовано: 30.08.1992
Авторы: Белых, Благинин, Лебедев, Цыганов
...со входами второго сумматора и второй группой входов первого сумматора позволило не снижал функциональных и точностных оозможностей прототипа исключить из его схемы целый ряд блоков и элементов. Это стало возможным о результате того, что в блоке памяти предлагаемого устройства хранятся вычисленные заранее приращенил аппроксимирующей второй производной функции, которая на каждом участке аппроксимации имеет не одно (как о прототипе), а два значения, образующиеся на первом сумматоре, который о предлагаемом устройстве работает не в каждом такте (см. прототип), а дважды на участке аппроксимации,В целом. вышеизложенное позооллет заключить о существенности отличий заявляемого решения, которое, имея новые свлзи, обеспечивает получение...
Устройство для обработки нечеткой информации
Номер патента: 1758642
Опубликовано: 30.08.1992
Автор: Демидов
МПК: G06F 7/00
Метки: информации, нечеткой
...выходов блока памяти микрокоманд соединена с группой входов регистра микрокоманд. Выход третьего АЛУ соединен с первым входом элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, второй вход которого соединен с тринадцатым выходом регистра микрокоманд, а выход с первым входом второго элемента И. Второй вход второго элемента И соединен с четырнадцатым выходом регистра микрокосланд, а выход со входом мультиплексора, Выходы мультиплексора соединены с группой входов третьего регистра, выходы которого соединены со второй группой входовчетвертого АЛУ и второй группой входов мультиплексора, управляющий вход которого соединен с пятнадцатым выходом регистра микрокоманд, Выход первого регистра соединен с входами блока памяти точек перегиба термов. 5 10 15 20 25 30 35 Выходы...
Устройство для сравнения кодов
Номер патента: 1758643
Опубликовано: 30.08.1992
МПК: G06F 7/02
...и т,д. Таким образом, после прохождения всех байтов эталонной последовательности в одноразрядных ячейках блока 8, адресуемых предыдущим и последующим байтами, записаны сигналы лог, "1", в остальных ячейках - лог."0", Число байтов эталонной последовательности подсчитывается счетчиком 16, Признаком окончания эталонной последовательности является выставление по входу 4 потенциального сигнала высокого уровня. Этот сигнал устанавливает на входе ЮЯ блока 8 памяти режим считывания, открывает элемент И 12, подключает через коммутатор 6 входы 2 устройства к регистру 7 и адресным входам блока 8 памяти, через коммутатор 13 - выход блока 8 памяти к входу счетчика 16, включает формирователь 18 импульсов, Кроме того, по фронту сигнала с входа 4 в...
Устройство для умножения чисел с фиксированной запятой
Номер патента: 1758644
Опубликовано: 30.08.1992
Авторы: Левков, Лученко, Шапкин
МПК: G06F 7/52
Метки: запятой, умножения, фиксированной, чисел
...операционный блок 1 содержит Тс)ККО арифЛ 10 тис(ЕСК 1 Е 1:одуп 1 43).5 - 16.8 С пятого по Восьмой и Второй Г 5,301; 45 ускоренного и(. реоса, причем первые г)ходы арифметических модулей 413.5-463.8 с 1)я)ого по Восьмой Обьедицень; и соед 13 е ы с Вторьм входом 40.5 считывания операционного блока 1, входы первой, второй и третьей групп арифметических модулей 46.5-46.8 с пятого по восьмой соединены соответственно с информационным входом 33, ьходом адреса и входолг 41 микроопераций операционного блока 1, вторые входы арифметических модулей 46.5-46.8 с пятого по Восьмой соединены с вторым входом синхронизации операционного блока 1, информационные выходы арифметических модулей 46.5 - 46,8 с пятого по восьмой соединены с вторым...
Генератор случайных чисел
Номер патента: 1758645
Опубликовано: 30.08.1992
МПК: G06F 7/58
Метки: генератор, случайных, чисел
...положительно определены: 35 40 45 50 группы 211, , 21 подключены к информационным входам 22 мультиплексора 22, выходы регистров второй группы 231, , 23 - к информационным входам 241 мультиплексора 24. Управляющие входы мультиплексоров 222 и 242 обьединены и соединены с выходом датчика случайных чисел 1.Выход мультиплексора 22 подключен ко входу записи 14 регистра 14, выход мультиплексора 24 - ко входу записи 131 регистра 13,Входы управления записью обоих регистров 132, 142 обьединены и через элемент задержки 20 соединены с первым выходом второго счетчика 16 генератора случайных чисел,Работа генератора организована следующим образом, 1758645Числа п и Ь соответствуют при этом одному из членов ряда Бернш гейна и выбираются произвольно....
Трехканальное резервированное устройство для приема и передачи информации
Номер патента: 1758646
Опубликовано: 30.08.1992
Авторы: Друз, Рукоданов, Сметанин
МПК: G06F 11/18, G08C 19/28
Метки: информации, передачи, приема, резервированное, трехканальное
...импульсные сигналы, синхронно устанавливающие счетчики 27 о нулевое положение, Таким образом, обеспечивается синхронизация работы с етчиков 27 в каналах 1, 2, 3. Аналогично обслуживаются запросы других направлений, Накопление бит данного направления в соответствующей ячейке преобразователя 33, адресуемой счетчиком 27, обеспечивается за счет подачи кодов с выходов преобразователя 33 на группу его информационных оходоо, сдвинутых на один разряд, При этом, каждый последующий бит "сдвигает" предыдущий бит по разрядам этой ячейки до накопления в ней байта информации с данного направления. После накопления байта информации в ячейке преобразователя 33 для данного направления на выходе де; ифра;ора 45 байтов устанавли:ается нулевой сигнал,...
Устройство для сопряжения двух процессоров через общую память
Номер патента: 1758647
Опубликовано: 30.08.1992
Авторы: Никольский, Подзолов, Тимонькин, Ткаченко, Харченко, Хлебников
МПК: G06F 12/16, G06F 13/16
Метки: двух, общую, память, процессоров, сопряжения
...10,четвертый 11 элементы И, элемент ИЛИ 12, элемент НЕ 13, входы 14 и 15 для подключения к шинам адреса, входы 16 и 17 для подключения к выходам запроса, входы-выходы 18 и 19 для подключения к шинам данных, входы 20 и 21 для подключения к выходам чтения/записи, входы 22 и 23 для подключения к выходам управления обменом, выходы 24 и 25 для подключения ко входу разрешения доступа соответственно первого 27 и второго 28 процессоров, синхронхад 26 устройства, первый 27 и второй 28 процессоры.Первый и втооой информационные входы мультиплексора 4 адреса соединены соответственно с входами 14 и 15 устройства для подключения к шинам адреса первого 27 и второго 28 процессоров, выход мультиплексора 4 адреса соединен с адресным нхадом блока 1...
Многопортовое запоминающее устройство
Номер патента: 1758648
Опубликовано: 30.08.1992
МПК: G06F 13/14
Метки: запоминающее, многопортовое
...байта информации,С шины 7 на адресные входы блока 48поступает сигнал записи, При совпадениисоответствующих обращений и записи иамладшем (нулевом) выходе ПЗУ формируется сигнал разрешение канала 1, которыйпоступает также на младший (нулевой) ад-.ресный вход блока 48 для запоминания этого события. Сигнал разрешения канала 1 всочетании с сигналом зались открываетшинный формирователь 49 в направленииот шины 32 данных (микро ЭВМ) к входу 38накопителя, Сигнал разрешения канала 1открывает также коммутатор 59 в направлении от шины 1 адреса (микро ЭВМ) к входу35 (накопителя). Логические элементы 23,25, 27 и 28 формируют сигнал запись. Формирователь импульсов 28 формирует издлинного сигнала запись строб в накопитель расположенный...
Устройство для обработки информации
Номер патента: 1758649
Опубликовано: 30.08.1992
МПК: G06F 11/18, G06F 15/16
Метки: информации
...одноименным входам всех резервируемых 13 выцислительных каналов, первый-третий входы установки резерва 64164 з устройства подключены к входам установки, соответственно, первого - третьего 38-40 триггеров,40 выходы которых подключены ко входам включения 60160 з одноименных 13 резервируемых вычислительных каналов и через одноименные элементы НЕ 2426 к первым входам, соответственно, четверто 50 55 го-шестого 3032 элементов И, вторые входы шестого 32. четвертого 30 и пятого 31 элементов И подключены к выходам первого 24, второго 25 и третьего 26 элементов НЕ, соответственно, а третьи входы - к выходам, соответственно, третьей 10, первой 8 и второй 9 схегл сравнения, выход четвертого 41 триггера подключен к первым.входам первого 27 и второго...
Генератор функций хаара
Номер патента: 1762303
Опубликовано: 15.09.1992
Авторы: Золотой, Мачнев, Мищенко, Садыхов, Шаренков
МПК: G06F 1/02
Метки: генератор, функций, хаара
...двоичными кодами 00, 11, 01, соответственно,5 10 15 20 25 30 35 40 45 50 55 Информационный и знаковый выходы блока 1, поступают на информационные входы триггеров 3 соответственно нечетных и четных номеров, а информационный и знаковый выходы блока 4 - на информационные входы, соответственно, регистров 6 и 7 сдвига. В начальный момент триггера 3 и регистры 6, 7 находятся в состоянии "0", а распределитель 2 импульсов в исходном состоянии (т,е. "1" записана в первый разряд регистра сдвига распределителя).Под действием тактовых импульсов на входе 10, на выходах распределителя 2 появляются сигналы которые последовательно записывают значения функции Наг(а,х) в соответствующие триггеры 3.,Одновременно, начальное и последующие...
Устройство для выделения экстремального числа
Номер патента: 1762304
Опубликовано: 15.09.1992
МПК: G06F 7/02
Метки: выделения, числа, экстремального
...предыдущее состояние. Сигнал с выхода триггера 9 через элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 10 без изменения поступает на управляющий вход коммутатора 3. На выход коммутатора 3 будет передаваться "1" либо с первого, либо со второго информационного входа коммутатора 3 (в зависимости от предыдущего состояния триггера 9) по отрицательному перепаду сигнала, поступающего с тактового входа 13 устройства, При появлении сравниваемых чисел а и Ь на первом и втором информационных входах 12 и 122 соответственно при этом на тактовом входе 13 устройства - единичный уровень) производится, начиная со старшего разряда, последовательный поразрядный анализ исследуемых чисел, Пусть в старшем разряде чисел имеется неравенство, При этом на выходе элемента ИЛИ 4...
Микропрограммный автомат
Номер патента: 1762305
Опубликовано: 15.09.1992
Авторы: Гусев, Куклин, Павучук
МПК: G06F 9/22
Метки: автомат, микропрограммный
...представлена схема микропрограммного автомата.Устройство содержит память микрокоманд 1, счетчик адреса 2, мультиплексор логических условий 3, регистр адреса 4, элемент И 5 и группу элементов И 6, Адресный вход 13 мультиплексора 3 соединен с выходом поля анализа логических условий 12 памяти микрокоманд 1, первый адресный вход 10 которой соединен с выходом 8 счетчика адреса 2, счетный вход 7 которого соединен с тактовым входом автомата. К информационным входам 14 мультиплексора 3 подключены входы логических условий микропрограммного автомата. Выход 8 счетчика адреса 2 соединен с информационным входом 4 регистра адреса, синхровход 5 и выход 6 которого подключены соответственно к выходу 3 элемента И и второму адресному входу 9 памяти...
Многоканальное устройство динамического приоритета
Номер патента: 1762306
Опубликовано: 15.09.1992
Автор: Середа
МПК: G06F 9/46
Метки: динамического, многоканальное, приоритета
...тактовых импульсов через элемент И 15 первого канала, т,е. тактовый импульс опроса не проходит в каналы до тех пор, пока триггер 2 находится в нулевом состоянии. С прямого выхода триггера 9 единица поступает на выход 21 своего канала, на первый вход элемента И 14 своего канала и на второй вход элемента И 16 своего канала, Элементы И 16 всех каналов, кроме первого, закрыты нулями с прямых выходов триггеров 10 своих каналов, Поэтому, если отработал канал с номером не равным единице, то триггеры 10 всех каналов остаются в том же состоянии, т.е. приоритет запросных входов 19 не изменяется. Если же отработал первый канал, то срабатывает элемент И 161, открытый единицами с единичного выхода триггера 10 и единицей с выхода 211 канала. С выхода...
Устройство для передачи информации
Номер патента: 1762307
Опубликовано: 15.09.1992
Автор: Фойда
МПК: G06F 13/00
Метки: информации, передачи
...входов 19 второго регистра 5, выход которого соединен с первым входом второго элемента И 8. Выход дешифратора 2 соединен с входом записи первого и второго регистров 4, 5 и с входом пуска генератора импульсов 1, выход которого соединен с входами синхронизации первого и второго регистров 4, 5 со вторыми входами первого и второго элементов И 7, 8, Выход первого элемента И 7 соединен с входом первого формирователя импульсов 13, выход которого соединен через первую линию связи с первыми входами третьего и четвертого элементов И 9, 17. Выход второго элемента И 8 соединен через вторую линию связи 11 со вторым входом третьего элемента И 9, с инверсным входом сброса триггера 16 и через элемент НЕ 15 со вторым входом четвертого...
Устройство для сопряжения двух магистралей
Номер патента: 1762308
Опубликовано: 15.09.1992
Автор: Мошкалев
МПК: G06F 11/20, G06F 13/14
Метки: двух, магистралей, сопряжения
...по ГОСТ26765.51-86 блок 2(3) содержит регистр адреса и дешифратор зоны.Блок 4 коммутаторов обеспечивает подключение блока 1 памяти к шинам первойили второй магистралей по сигналам блока5 управления и содержит, например, коммутаторы информации, адреса, сигналов записи, считывания и ответа.Блок 5 управления содержит, например,два триггера, генератор тактовых импульсови элемент НЕ.БЗУ обеспечивает запись информациина фоне считывания,Устройство работает следующим образом(при использовании интерфейса магистралей, например, по ГОСТ 26765.51-86 дляведомого абонента).При обращении внешнего устройствапо шинам 8 первой магистрали и совпадении поступающего адреса с зоной адресовблока 1 памяти на управляющем выходеблока 2 обмена появляется...
Устройство для сопряжения двух процессоров
Номер патента: 1762309
Опубликовано: 15.09.1992
МПК: G06F 13/16
Метки: двух, процессоров, сопряжения
...для передачи информации от ЦП к ПВВ. При этом секция магистрали 41 ЦП или секция оперативной памяти ЦП выбираемая для передачи информации от ЦП к ПВВ, задается младшими разрядами кода на адресной магистрали 15 ПВВ, а момента передачи этой информации (открытие одной из групп 1. ( =1.п) шинных формирователей ЦП) опреде 1762309 105 10 15 20 25 30 35 40 45 50 55 ляется выполнением следующих трех условий: наличие микрооперации обращения на входе 17 устройства, отсутствие микрооперации записи на входе 16 устройства и наличие сигнала на входе 18 признака межпроцессорного обмена устройства. Шинный формирователь 7 обращения предназначен для передачи(с инвертированием) сигнала обращения к памяти ЦП от ПВВ, поступающего на вход 17 микрооперации...
Устройство для вывода информации
Номер патента: 1762310
Опубликовано: 15.09.1992
Автор: Догадкин
МПК: G06F 13/24
Метки: вывода, информации
...передается в канал связи следующим образом,При несовпадении кодов, поступивших на первую и вторую группы входов блока сравнения 5, на выходе равенства блока сравнения 5 формируется низкий уровень сигнала и поступает на вход сброса третьего счетчика 3.При наличии низкого уровня сигнала на выходе равенства блока сравнения 5 с помощью третьего счетчика 3 осуществляется пересчет импульсов, поступивших на его счетный вход с выхода генератора импульсов 4.Слово информации, записанное в блоке памяти 6 по адресу, код которого поступил на вторую группу адресных входов блока памяти 6 с группы выходов разрядов второго счетчика 2, формируется на группе выходов блока памяти 6 и поступает на группу информационных входов коммутатора 7.В соответствии с...
Устройство для сравнения чисел
Номер патента: 1764049
Опубликовано: 23.09.1992
Авторы: Белан, Головань, Кожемяко, Тимченко
МПК: G06F 7/04
...сравнения, функциональная схе ма которой показана на фиг.2, содержи элемент И 20 с инверсным входом и элемен И 21, Прямой вход элемента И 20 являетс входом 16 (фиг.1), а инверсный - входом 1 ячейки сравнения. Выход элемента И 20 соединен с первым входом элемента И 21,второй вход которого является входом разрешения сравнения 18 (фиг.1), а выход - выходом ячейки сравнения,Разряд регистра, функциональная схема которого представлена на фиг,З, состоит из элемента ИЛИ 22, элемента И 23 и ВЯ- триггера 24, Я-вход которого является входом сброса, а прямой выход - выходом данного разряда, Я-вход триггера 24 соединен с выходом элемента ИЛИ 22, первый вход которого является первым информационным входом данного разряда регистра, а второй вход...
Сумматор по модулю три
Номер патента: 1764050
Опубликовано: 23.09.1992
Авторы: Анкудинов, Зыков, Удинцев, Шипилов
МПК: G06F 7/49
...и старшего разрядов результата сумматора.Использование указанных элементов с соответствующими связями обуславливает уменьшение глубины схемы, приводящее к повйшению быстродействия сумматора по модулю три,На чертеже представлена схема сумматора по модулю три.Сумматор содержит элемент И 1, элемент 2 сложения по модулю два, элемент ИЛИ - НЕ 3, элемент 4 сложения по модулю два, элемент И 5, элементы ИЛИ - НЕ 6, 7, входы разрядов операндов 8-11, выходы разрядов результата 12, 13,Входы элемента И 1 и элемента 2 сложения по модулю два соединены с входами младших разрядов операндов сумматора, входы элемента 4 сложения по модулю два и элемента И 5 соединены с входами старших разрядов операндов сумматора. Входы элемента ИЛИ - НЕ 3 соединены с...
Устройство для извлечения корня
Номер патента: 1764051
Опубликовано: 23.09.1992
Автор: Петухов
МПК: G06F 7/552
Метки: извлечения, корня
...ключа и подключен к выходу схемы сравнения.На чертеже представлена функциональная схема устройства для извлечения корня,Устройство для извлечения корня содержит (и) последовательно соединенных умножителей 1 - 4 частоты, начиная с умножителей частоты на два (1) и на три (2) и кончая умножителями частоты на и(3) и на и (4), первый многопозиционный переключатель 5. второй многопозиционный переключатель 6, и последовательно соединенных цифровых интеграторов, начиная с первого 7 и второго 8 цифровых интеграторов и кончая и-м цифровым интегратором 9, третий многопозиционный переключатель 10. схему сравнения 11, формирова гель импульсов 12, ключ 13, (п) последовательно соединенных счетчиков, начиная с первого 14 и второго 15 счетчиков и...
Генератор случайных чисел
Номер патента: 1764052
Опубликовано: 23.09.1992
МПК: G06F 7/58
Метки: генератор, случайных, чисел
...распределением,На чертеже представлена электрическая структурная схема генератора случайных чисел.Генератор случайных чисел содержит 10генератор 1 тактовых импульсов (ГТИ), узлы2,12.а формирования случайного процесса, каждый из которых состоит из датчика 3равномерно распределенных случайныхчисел, компаратора 4, ключа 5, элемента 15задержки 6 и экспоненциального преобразователя 7, сумматор 8, регистр 9 и элементзадержки 10,Генератор случайных чисел работаетследующим образом, 20По каждому импульсу ГТИ 1 происходятследующие процессы, В каждом из узлов 2 -( = 1, гп) датчик 3 вырабатывает случайноечисло гс равномерным распределением, которое сравнивается с параметром а в компараторе 4, Кроме того, после задержки гО - номер такта ГТИ...
Многоканальное устройство для управления обслуживанием заявок в порядке поступления
Номер патента: 1764053
Опубликовано: 23.09.1992
МПК: G06F 9/46
Метки: заявок, многоканальное, обслуживанием, порядке, поступления
...будут заблокированы, На выходе элемента И 6 второго канала сформируется единичный сигнал, а через некоторое время, необходимое для оконча- ния переходных процессов в соответствующих схемах 5 сравнения и элементах И 6, на выходе элемента задержки 15 появится единичный сигнал. По переднему фронту этого сигнала произойдет переключение триггера 7 второго канала в единичное состояние, Единичный сигнал с выхода этого триггера поступает на соответствующий выход 18 устройства для обслуживания второго абонента. Одновременно единичный сигнал с 5 10 15 20 25 30 35 выхода указанного триггера 7 поступает на нулевой вход регистра 4 второго канала и сбрасывает его в исходное состояние. На выходе последнего разряда этого регистра единичный сигнал...
Устройство циклического приоритета
Номер патента: 1764054
Опубликовано: 23.09.1992
Авторы: Богумирский, Цыганков
МПК: G06F 9/46
Метки: приоритета, циклического
...переводится и.осуществляется циклический сдвиг единицы в регистрах 13 для обнаружения запроса,По окончании обслуживания очередного запроса подается импульс на вход 18, который устанавливает триггер 14 в единичное состояние. При этом разряд регистра 1 обнуляется, а если устройство было переведено в состояние ожидания, то следующий разряд этого же регистра устанавливается в единичное состояние.В дальнейшем устройство работает аналогично,В режиме приоритетно-циклического опроса высокий уровень присутствует на входе 17, подготавливая к срабатыванию элементы И группы 6. Все абоненты разделены на и групп по убыванию приоритетов, а запросы от них записываются в соответствующие группы разрядов регистра 2.Особен ность ю дан ного режима я вляется...
Устройство для контроля информации
Номер патента: 1764055
Опубликовано: 23.09.1992
Автор: Чванов
МПК: G06F 11/00
Метки: информации
...генератора 1 тактовых импульсов. При этом до момента запуска генератора 1 тактовых импульсов происходит чтение блока 4 памяти по адресу, записанному в счетчик 11 с регистров 71 - 7, На управляющем входе блока 4 памяти присутствует при этом разрешающий потенциал высокого уровня с инверсного выхода генератора 1 тактовых импульсов. На вторые входы первого блока 3 сравнения поступает содержимое ячейки блока 4 памяти, прочитанной по начальному адресу. На первых входах присутствует информационная часть слова цифровых данных с группы входов устройства. Если произошло сравнение эталонной информации от блока 4 памяти и поступившей на вход устройства, то срабатывает блок 3 сравнения. и сигнал, появившийся на выходе, устанавливает триггер 13 в...
Устройство для определения количества единиц в двоичном числе
Номер патента: 1764056
Опубликовано: 23.09.1992
МПК: G06F 11/10
Метки: двоичном, единиц, количества, числе
...НЕ 4 - 1 и подготавливает к открытию элемент И-НЕ 5 - 2, на первый вход 15 которого подается единичный сигнал с триггера 2 - 2, Очередной тактовый импульс через элемент И-НЕ 5 - 2 устанавливает в нуль триггер 2 - 2 и т.д, После прохождения числа тактовых импульсов, равного числу единиц 20 в двоичном числе, все триггеры 2, установленные в единичное состояние, сбрасываются в нуль. Полученная серия тактовых импульсов параллельно подается на тактовый вход счетчика 11, который считает по 25 срезу этих импульсов, После сброса триггеров 2 снимается единичный сигнал с выхода элемента ИЛИ 3-(К - 1), закрывается элемент И 9 и через элемент НЕ 4 - К подготавливается к открытию элемент И 10. По фронту 30 текущего тактового импульса триггер...
Устройство для контроля логических схем
Номер патента: 1764057
Опубликовано: 23.09.1992
Автор: Шепелев
МПК: G06F 11/26
Метки: логических, схем
...делителя 2 частотыпреобразуется в .множество сигналов некратных частот. Каждый из этих сигналовпоступает на соответствующий вход контролируемой схемы 5 и эталонной схемы 4. Первый 6 и второй 7 датчики тока вырабатываютсигналы, закон изменения которых соответствует изменениям тока в цепях эталоннойи контролируемой логических схем соответственно, Первый 8 и второй 9 фильтрынижних частот производят фильтрацию сигналов с целью исключения высокочастотных импульсных помех. Блок 10 вычитанияопределяет разность между сигналами, снимаемыми с датчиков тока, Полученная разность значений сигналов поступает навходы порогового элемента 11 и анализатора 12 спектра. При значении рассогласования, превышающем определенную 45величину, установленную...
Устройство для суммирования -разрядных последовательно поступающих чисел
Номер патента: 1764065
Опубликовано: 23.09.1992
Авторы: Бенашвили, Гиоргобиани, Имнаишвили, Кулиджанов, Натрошвили
МПК: G06F 7/50
Метки: последовательно, поступающих, разрядных, суммирования, чисел
...В этом же такте, после вычитания происходит прибавление (а+1)-го числа к содержимому 20 триггеров 11 - 1, Одновременно это же число записывается в первых разрядах регистров 71-7 п сдвига и т.д.В исходном состоянии в регистрах 71 - 7 л сдвига счетных триггерах 11 - 1 п и п+1)-ом 25 счетном триггере 16 записаны нули. Следовательно, первый элемент И 8 открыт и на его выходе присутствует логическая единица, Первый импульс поступающий на тактовый вход 19, открывает второй элемент И 9, 30 с выхода которого логическая единица поступает на вторые входы элементов И 3 - 3 второй группы, Одновременно та же единица подается на синхровходы сдвигающих регистров 71 - 7, Если на -м ( = 1,п) инфор мационном входе поступает логическая единица (т,е, когда...