G06F — Обработка цифровых данных с помощью электрических устройств
Устройство для обмена данными между абонентами
Номер патента: 1444798
Опубликовано: 15.12.1988
Авторы: Апинян, Богатырев, Данилова, Иванов
МПК: G06F 13/36
Метки: абонентами, данными, между, обмена
...элементИЛИ 2 в начальное состояние и с регистра 3 передает принятую информацию в магистраль 17.Таким образом, передаваемые данные в последовательном коде на общейшине 18 данных и принимаемые с неесравниваются побитно и результатсравнения, синхронизированный тактовым импульсом, записывается в триггер 7.При правильном приеме слова триггер 7 остается.в единичном состоянии,а в случае хотя бы одной ошибки триггер 7 сбрасывается в "0".Информация о правильности передачи слова определяется процессоромпо состоянию триггера 7, считываниесостояния которого производится через элемент И 12 и магистраль 17 посигналу на входе 24.Формула и зобр ете нияУстройство для обмена данными между абонентами, содержащее генератор синхроимпульсов, счетчик,....
Системный коммутатор с приоритетным обслуживанием
Номер патента: 1444799
Опубликовано: 15.12.1988
Автор: Новокайдатских
МПК: G06F 13/14
Метки: коммутатор, обслуживанием, приоритетным, системный
...86 на вход элемента И-ИЛИ 71, по линиям 55-57, бб на шину 6. Если шаг настройки выполнен, то вьдается по линии 54 импульс "1" на входы счетчика 73 и элемент И-ИЛИ 71, содержимое счетчика 73 увеличивается на 1. Если "1" 54 Л "1" 86, то с выхода элемента И-ИЛИ 71 импульс "1" увеличит содержимое счетчика 74, начнет выполняться следующий шаг настройки канала считываемого содержимого соответствующего регистра 70 памяти блока 4. Каждый следующий шаг настройки канала выполняется аналогично. Если "1" 54 Л "0" Яб, то выполненная прокладка канала сохраняется до его сброса. При совпадении кодов сигналов на входах схемы 76 она вьдает сигнал "1" по линии 96 на входы элемента И 68 (на ее выходе по линии 80 будет сигнал "1") и триггера 114 (он...
Устройство для сопряжения процессоров через общую память в многопроцессорной системе
Номер патента: 1444800
Опубликовано: 15.12.1988
МПК: G06F 15/167
Метки: многопроцессорной, общую, память, процессоров, системе, сопряжения
...сообщения на вход сообщений устройства. На выходе "Признак считывания" блока 23 формируется сигналкоторый устанавливает по вторым входам второй 4 и третий 5 мультиплексоры в режим "Считывание", при котором на выход второго 4 и третьего 5 мультиплексоров соответственно поступают коды с их первых информационных35 входов и выбирается секция адреса считывания блока 6. Код с выходов второго и третьего 5 мультиплексоров образует соответственно адрес секции общей памяти системы, из которой выби О рается сообщение в соответствующий регистр 2-1, 2-И, и адрес ячейки секции адресов считывания блока 6, в которой хранится адрес ячейки заданной секции общей памяти системы, откУда 45 считывается необходимое сообщение. Сигнал "1" с выхода "Признак...
Устройство для формирования последовательностей дискретно частотных сигналов
Номер патента: 1444801
Опубликовано: 15.12.1988
МПК: G06F 1/02
Метки: дискретно, последовательностей, сигналов, формирования, частотных
...умножения единицы на 6;по модулю р; иявляется первым элементом а, мультипликативной группы поля Галуа СР(р.),Мультипликатор 4 вьдает первый элемент а на входы блока 5 через открытые элементы И первой группы элементов И 8 - 8 и элементы ИЛИ 10- 10 . В то же время число а, в двоичном коде поступает на первый входблока1 сумматоров по модулю два,на второй вход которого поступаеткод числа р;. В блоке 11 сумматоровпо модулю два происходит поразрядноесуммирование двоичных чисел без переноса что соответствует вычитаниючисла а,. из рТриггер 7 под воздействием импульса с счетчика б, который считаетпо модулю К, где К - число тактов,45 Формула изобретения Устройство для формирования последовательностей дискретно-частотных сигналов,...
Система обработки нечеткой информации
Номер патента: 1444803
Опубликовано: 15.12.1988
Авторы: Алексенко, Виноградов, Коночкин, Куприянов
МПК: G06F 17/10
Метки: информации, нечеткой
...будет, Блок 13 упранления коммутаторами формирует код 01, который настраивает коммутаторы 8.18.п на пропуск информации ОЗУ. Таким образом, н .регистры 1444803 89.19.п будет записан наибольшийиз 2-х операндов. В третьей микрокоманде результат операции может бытьзагружен в оперативное запоминающееустройство 6. Операция шп выполняется аналогично, но только с инверсными операндами.Рассмотрим работу устройства при10 последовательной обработке 4-,8- и16-разрядных операндов.Пусть в регистр 1 команд загружена команда, во втором поле которойприсутствует признак последователь 15 ной обработки, а в адресных полях заданы обе части адресов, т.е. в первой части адреса задана разрядностьоперанда и номер блока (условное деление памяти в зависимости от...
Устройство для исследования связности графов
Номер патента: 1444807
Опубликовано: 15.12.1988
Автор: Костюк
МПК: G06F 15/173
Метки: графов, исследования, связности
...телям полученной компоненты сильной связности, на выходы 21 устройства через элементы ИЛИ 19 на входы регистра 20. Код пересечения также поступает к четвертой группе элементов И 18, в которых осуществляется его сравнение с кодами носителей компонент сильной связности, полученными на предыдущих тактах с целью исключения дублирования информации, Посколь- ЗО ку ни одна вершина графа не может одновременно принадлежать двум различным компонентам сильной связности, то при совпадении текущего кода с записанными в регистре 20 хотя бы в одном разряде на выходе элемента ИЛИ 22 появляется "1", поступающая на вход второго элемента НЕ 23 и запрещающая прохождение тактового импуль" са на выход 27 синхронизации вывода 40 и к второму счетчику 26. Тем...
Устройство для распределения заданий
Номер патента: 1444808
Опубликовано: 15.12.1988
Авторы: Есетов, Кузьмицкий, Липницкий, Семенович, Чупринов, Шеломенцев, Шпаковский
МПК: G06F 9/50
Метки: заданий, распределения
...элементов И 6 И 16 кпоступает адрес команды, на входыэлементов И 16. ,16, поступаетзначение векторА конфигурации МВС.При наличии адресов на 1-х (,)=1п,регистрах 18 на входы соответствующих элементов ИЛИ 20 поступают кодыадресов. В результате с выходов элементов ИЛИ 20высокие потенциалы по"ступают на соответствующие входыэлементов И-НЕ 21 (й=д,д,,2)регистров 18. В результате на выходахэлементов И-НЕ 21 появляются низкиепотенциалы, которые поступают на входы д-х групп элементов И 16, А таккак на регистре 18 отсутствует ин-Формация, то через элемент ИЛИ 20 навход элемента И-НЕ 21 поступаетнизкий потенциал. В результате с выхода элемента И-НЕ 21 высокий потенциал поступает на входы второйгруппы элементов И 16. Следовательно, при подаче...
Устройство для анализа параметров графа
Номер патента: 1444809
Опубликовано: 15.12.1988
Авторы: Бороденко, Верияскин, Картавых, Подзубанов, Синица
МПК: G06F 15/173
Метки: анализа, графа, параметров
...2 подготавливаетсяся к определению вершин,связных с первой вершиной, Через время Т 1, достаточное для подготовки блока 2, блок 1 синхронизации формирует 10импульсный сигнал уровня "1" на выходе 5, при этом производится опросблока 2, В том случае, если все вершины графа связаны, на выходе 7 блока2 появляется импульсный сигнал уровня "1", при этом производится останов блока 1 синхронизации, а потенциал уровня "1" на первом выходе 9 блока 1 синхронизации является признаком соответствия первой вершинь истоку графа (т,е, из первой вершины может быть достигнута любая вершинаграфа). В том случае, если из первойвершины все остальные вершины достигнуты быть не могут, сигнал на выходе.7 блока 2 не появляется и через время Т 2, достаточное для...
Устройство для ранжирования сигналов
Номер патента: 1444810
Опубликовано: 15.12.1988
Авторы: Андреев, Мелихов, Метельников
МПК: G06F 7/08
Метки: ранжирования, сигналов
...которому через блок 13 информация об измеренном параметре , щ-разрядным параллельным кодом вьЪается на блок 17 вычитания, где выполняется операция вычисления разности й;+ - М, - ; , которая в виде параллельнбго щ-разрядного кода далее поступает на блок 3.Блок ранжирования .чисел обеспечивает непрерывное в реальном масштабе времени упорядочение П чисел в порядке возрастания их величин (формирования вариационного ряда), поступающих в скользящем окне, т.е, при поступлении (П+1)-го числа первое число исключается, и из оставшихся П чисел формируется вариационный ряд, причем номера регистров, в которых находятся числа вариационного ряда, определяют ранги числа.Устройство работает следующим образом.С каждого из П датчиков 1 по выходным шинам в...
Устройство деления полиномов
Номер патента: 1444811
Опубликовано: 15.12.1988
Авторы: Назьмов, Савоничев, Шевченко
МПК: G06F 17/10
...сумматоров этой группы.С выходов сумматоров 4 п-.й группы"код первого сегмента поступает безсдвига в регистр 2 остатка,Таким образом, в конце первого такта деления щ разрядов кода старшего сегмента информационного поли- нома, начиная со старшего 1-го разряда и кончая щ-м, оказываются записанными в младших разрядах регистра остатка 2, причем старший разряд (бит) информационного полинома оказывается записанным в щ-й разряд регистра 2, а щ-й разряд полинома - в младший, 1-й, разряд регистра.20Во втором такте деления на входы 1 устройства поступает второй щ-разрядный сегмент информационного поли- нома, причем щ+1-й разряд (бит) поли- нома поступает на вход Вх, а 2 щ-й 25 разряд (бит) полинома - на Вх,. Одновременно с поступлением битов...
Устройство для определения взаимной корреляционной функции
Номер патента: 1444812
Опубликовано: 15.12.1988
Автор: Обод
МПК: G06F 17/15
Метки: взаимной, корреляционной, функции
...результаты перемножаются в перемножителе 38 и накапливаютсц в накопителе39. Заканчивается цикл вычисленияординаты корреляционной функции позаднему фронту с выхода предпоследнего разряда счетчика 28. По этому фронту срабатывает формирователь 34; с выхода которого импульс поступает15 30 40 5 14448 на выход окончания вычисленной ординаты коррелятора 6 а также устанавливает счетчик 28 в нулевое состояние, переписывает состояние счет 5 чика 30 в счетчик 29 и с задержкой, определяемой элементом 41, прибавляет к содержимому счетчика 30 единицу. Кроме того, этот импульс поступаетна вход делителя 37, Начинается цикл вычисления следующей ординаты взаимной корреляционной функции. В дальнейшем процесс работы корреляторааналогичен. По окончании...
Коррелятор
Номер патента: 1444813
Опубликовано: 15.12.1988
Авторы: Белолипецкий, Прохоров
МПК: G06F 17/15
Метки: коррелятор
...с учетом неравномерной дискре- разом:1к Мк, и-1 х( ) 11 С (1) 1 к Х К,;+Е К, +Е, (5);т Ьг.тпах1 оц2о счетчиков 7 определяРазрядность гется как г = Г 1 оягМ+ 5 14448Первый счетчик 10 осуществляет подсчет импульсов переполнения первого счетчика 12, по которым, кроме того, в этот счетчик 12 заносит"5 ся код Я-Е, находящийся на входах счетчиков 12. С приходом первого отсчета первого процесса на выходе первого счетчика 10 образуется код, который соответствует номеру ординаты корреляционной функции, определяемой по выражению (2).По первому синхроимпульсу первого процесса частичное произведение о еу,. х, поступает на вход сумматора 6 с номером, соответствующим коду в первом счетчике 10, а содержимое счетчика 7 с таким же номером...
Устройство для формирования адресов операндов процессора быстрого преобразования фурье
Номер патента: 1444814
Опубликовано: 15.12.1988
МПК: G06F 17/14, G06F 9/34
Метки: адресов, быстрого, операндов, преобразования, процессора, формирования, фурье
...разрядовсчетчика 10, начиная с второго. На 15первом выходе формируется последовательность адресов для записи операндов. Далее процесс продолжаетсяаналогично описанному выше и формируются адреса считывания адресов последней итерации, что соответствуетзначению единицы на пятом выходе дешифратора 12 (при И = 32), на выходе мультиплексора 33 устанавливается высокий уровень. При появлении 25сигнала ДШ 7 через элемент 22 сбрасываются регистр 23 и триггер 20.Работа счетчика 29 по входу "+1" блокируется. Устройство находится в состоянии готовности к исполнению следующей команды,Рассмотрим работу устройства приформировании адресов для операциибезызбыточного алгоритма БПФ.Как известно, для выполнения операции безызбыточного алгоритма...
Устройство для реализации быстрого преобразования хартли
Номер патента: 1444815
Опубликовано: 15.12.1988
Авторы: Карташевич, Курлянд, Приходько, Фомин
МПК: G06F 17/14
Метки: быстрого, преобразования, реализации, хартли
...с выхода блока 1 оперативной памяти.На выходе дешифратора 22 нулевой .операции формируется сигнал управления знаком, который через выход У 5 блока 3 управления поступает на тактовый вход накапливающего сумматора 5, причем уровень "О" соответствует операции сложения, уровень "1" - операции вычитания, на выходе дешифратора 22 нулевой операции формируется сигнал, поступающий на прямой и инверсный входы накапливающего сумматора 20, который формирует код номера такта выполняемого элементарного преобразования.На четвертом такте каждой итерации на выходе элемента И 25 формируется уровень "1", который поступает на вход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 23, на другой вход которого поступает сигнал со старшего разряда счетчика итераций 18. На...
Устройство для преобразования уолша
Номер патента: 1444816
Опубликовано: 15.12.1988
Авторы: Золотой, Легонин, Садыхов, Шаренков
МПК: G06F 17/14
Метки: преобразования, уолша
...последовательно коэффициенты разложения по кусочно-квадратичным Функ)иям. Полученные на выходе отсчеты С, поступают в накапливающий сумматор 2, в котором вычисляется вектор С согласно (2); далее вектор С поступает в накапливающий сумматор 4.Вследствие того что выходы сумматора 2 подключены к входам сумматора со сдвигом на один разряд в сторону старших разрядов, в накапливающем сумматоре 4 накапливаются удвоенные отсчеты вектора С,з.т.е, будет реализована процедура (3) и на выход сумматора 5 будут последова-, тельно выдаваться отсчеты восстановленного вектора К. Формула изобретенияУстройство для преобразования Уолша (Фиг,1) содержит блок 1 пре" образования по кусочно-постоянным функциям Уолша, накапливающий сумматор 2, блок синхронизации...
Устройство для вычисления коэффициентов уолша
Номер патента: 1444817
Опубликовано: 15.12.1988
Авторы: Золотой, Легонин, Садыхов, Шаренков
МПК: G06F 17/14
Метки: вычисления, коэффициентов, уолша
...п с 6тактов в регистрах 3 сдвига будутсодержаться коэффициенты разложенияв ряд в базисе кусочно-квадратичныхфункций Уолша. Далее "0" на управляющих входах мультиплексоров 2 подключает выход арифметического блока1 к входам регистров 3 и параллельно с вводом новой реализации Е(й) госуществляется вывод коэффициентовС предыдущей реализации,Формула изобретения Устройство для вычисления коэффициентов Уолша, содержащее Ивычитателей (И - размер преобразования), И сумматоров, И регистров сдвига, Н мультиплексоров и распределитель им" пульсов, первый и второй выходы которого подключены соответственно к управляющим входам всех мультиплексо-ров и тактовым входам всех регистров сдвига, выход 1-го (=1,Б) вычитателя подключен к первому...
Устройство для преобразования по уолшу
Номер патента: 1444818
Опубликовано: 15.12.1988
Авторы: Золотой, Легонин, Садыхов, Шаренков
МПК: G06F 17/14
Метки: преобразования, уолшу
...импульсов с задержкой наполпериода и может быть выполнен,например, на элементе НЕ 9,Устройство работает следующим об"разом,В момент включения все регистрыобнуляютсяу отсчеты сигнала ЕО ФЕ "Г, последовательно с тактовой частотой поступают,на вход регистра 1,где задерживаются на один такт, приэтом на выходе вычитателя 2 Формируются по каждому такту первые разности Е, в(Г д)э(Еа )вРя Гм). Далее первые разности поступают на первый вход вычитателя 3, на 11 шаг - вычисление вторых разностей: выходе которого формируются вторые разности вида (3), т,е,В регистре 5 полученная информация задерживается на один такт, что позволяет на выходе вычитателя 6 сформировать третьи разности, аналогичные первым, Третьи разности поступают...
Устройство поклеточного умножения матриц
Номер патента: 1444819
Опубликовано: 15.12.1988
Авторы: Вышинский, Рабинович, Тихонов, Фесенко
МПК: G06F 17/16
Метки: матриц, поклеточного, умножения
...произведения.Предлагаемое устройство выполняетпоклеточное умножение матриц за Мтактов работы.55В исходном состоянии в сдвиговыерегистры 1 записана управляющая информация в виде числовой матрицы,соответствующей предстоящему вычислительному процессу умножения клеточных матриц требуемой размерности,Устройство поклеточного умноженияматриц работает следующим образом.С входа 10 устройства в блок 3управления поступает сигнал "Началоработы", который запускает генератор11 синхронмпульсов, устанавливает вединичное состояние триггер 12 и устанавливает в нулевое состояние счетчик 15.Сигнал "Начало работы" поступаеттакже на выход 8 блока 3 управления,откуда передается для обнуления результата блоков 2, Генератор 11синхроимпульсов...
Устройство для обращения матриц и решения систем линейных уравнений
Номер патента: 1444820
Опубликовано: 15.12.1988
Авторы: Авгуль, Подрубный, Седухин, Семашко, Якуш
МПК: G06F 17/11, G06F 17/16
Метки: линейных, матриц, обращения, решения, систем, уравнений
...2девятом, десятом и одиннадцатом тактах (фиг.1). з144 и дополнительный разряд 1, на вход21 - элемент а, и дополнительный разряд О (фиг,1), В ОБ 2 и в регистр 8 записывается элемент а, , триггер 1 находится в единичном состоянии, триггер 12 устанавливается в единичное состояние, на выходе узла деле-.И ния формируется значение а1 эа,Э /а которое подается на выход 17 (фиг,2 и 4), В ОБ 2 2, в регистр 21 записывается элемент а , триггер 26 устанавливается в единичное состояние, в регистр 23 записывается элемент а) , триггер 28 находится в нулевом состоянии, на выходе умножи" теля 24 Формируется значение а 1,2ка г, которое поступает на вход вычи"ьфтателя 25, на второй вход которого подается элемент а , на выходе вычитателя 25 Формируется...
Устройство для формирования гистограммы случайных чисел
Номер патента: 1444821
Опубликовано: 15.12.1988
Авторы: Алыпов, Евсеев, Фатиков
МПК: G06F 17/18
Метки: гистограммы, случайных, формирования, чисел
...которого подано значение А + Ь . Если (А + Ь Х,т.е. реализация Х, попадает в первыйинтервал, то на выходе элемента 4сравнения Формируется импульс, поступающий на вход элемента ИСКЛЮЧАЮЩЕЕИПИ 9, на другой вход которого одновременно, поступает импульс с пятоговыхода синхронизатора 1. Кроме того,5 10 15 20 25 30 этом устанавливается в единицу дляподготовки к формированию следующегостолбца. 1 ил. содержимое счетчика 8 увеличивается на единицу. На выходе элемента 9 ИСКЛЮЧАЮЩЕЕ ИЛИ единичный импульс формируется в том случае, если на его входах присутствуют разноименные сигналы (1 и О). Зто произойдет, когда очередная реализация Х окажетФ ся больше А + 6, На выходе элемента 9 Формируется импульс, по которому содержимое счетчика 8, равное...
Устройство для вычисления порядковых статистик
Номер патента: 1444822
Опубликовано: 15.12.1988
МПК: G06F 17/18, G06F 7/06
Метки: вычисления, порядковых, статистик
...образом. 35Перед началом работы в сдвиговыхрегистрах 1 хранятся и чисел входнойпоследовательности, при этом старшийразряд -го числа является выходнойвеличиной -го регистра 1. При поступлении тактового импульса навход 5 устройства в нем реализуетсявычисление очередного к-го разрядау порядковой статистики с номеромИ, Например, при И = (и+1)/2 устройство вычисляет медиану и чисел,где п - нечетное. Вычислениемаксимума соответствует значению И = 1,а при вычислении минимума И = п.В блоке 2 постоянной памяти реализуется следующая булева функция: совпадает со старшим разрядом 1-гочисла. Блок 2 постоянной памяти предварительно программируется в зависимости от номера И заданной порядковой статистики таким образом, чток к в его ячейку с...
Устройство для определения характеристик случайных процессов
Номер патента: 1444823
Опубликовано: 15.12.1988
Автор: Макаренко
МПК: G06F 17/18
Метки: процессов, случайных, характеристик
...входы блоков 3, являющиеся первыми входами первого 10 и второго 11 цифровых компараторов,.поступают коды чисел Хи Х 1,. Коды этих же чисел поступают также на блок 4 сравнения кодов, на выходе которого формируется логическая единица при Х +, ) Х и нулевой уровень приВ блоках 3 величины Х и Х+, поступающие на первые входы цифровых компараторов 10 и 11, сравниваются с величинами порядковых статистик, хранящихся в регистрах 12 этих блоков, Если их значения удовлетворяют условию Х,Х с Х+, или Х,(Х с . Х;, то на выходах "Неравнозначность" цифровых компараторов 10 и 11 формируются противоположные логичес" кие уровни и, следовательно, на выходах первого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 13 такого блока 3 появляется логическая единица. Дпя...
Устройство для контроля электрического монтажа
Номер патента: 1444824
Опубликовано: 15.12.1988
Авторы: Бурдиян, Константинов, Фтомов
МПК: G01R 31/02, G06F 11/30
Метки: монтажа, электрического
...18 и "игнал с его выхода переполнения че рез элемент ИЛИ 23 устанавливает триггер 13 в "0", а триггер б в "1". Поэ" тому при следующем нажатии клавиши "Пуск" происходит прибавление "+1" в счетчик 8, сигнал "1". устанавливается на втором выходе дешифратора 10 и описанный выше процесс повторяется. При нахождении цепи триггер сигналом с выхода элемента И 20 устанавливается в состояние "0", а в исходном сос тоянии на его выходе "1". Поэтому при поступлении сигнала с выхода переполнения счетчика 18 на входах элемента И 26 совпадение не происходит и триггер 15 не устанавливается в состояние 45 "1". Если цепь не будет найдена, то триггер 16 будет в состоянии "1" и сигналом с выхода переполнения счетчика 18 триггер 15 установится в "1" и...
Устройство для определения параметров контроля
Номер патента: 1444825
Опубликовано: 15.12.1988
Авторы: Белютин, Белютина, Даниленко
МПК: G06F 17/18
Метки: параметров
...комплекте,Такое решение позволяет определитьэнтропию параметров контроля технической системы, имеющей резервныеэлементы в своем составе.На чертеже представлена структурная схема устройства,Устройство содержит блок 1 управления, блок 2 задания постоянногонапряжения, первый ключ 3, элемент И4, узлы 5, -5, вычисления энтропии,элементы б,-б сравнения, первыеблоки 7, -7 умножения, генераторы8,-8 случайного напряжения, вторыеключи 94 -9 , наборное поле 10, вторые блоки,11 -11, умножения, блоки12,"12 задания вероятности безотказной работы, третьи ключи 13 -13,накапливающие сумматоры 14, -14четвертые ключи 15-15 , блоки 16, -1 бщ деления, аналого-цифровые преобразователи .171 -17 дешифраторы 18, -18 щ, блок 19 индикации, первые блоки.вычитания...
Устройство для определения показателей надежности объектов
Номер патента: 1444826
Опубликовано: 15.12.1988
Авторы: Баскаков, Карпенко, Поляков
МПК: G06F 11/07
Метки: надежности, объектов, показателей
...первый, второй, третий, четвертый, пятый и шестой информационные входы - соответственно с выходами блока памяти и первого, второго, третьего, четвертого и пятого счетчиков, управляющий вход блока памяти подклю" чен к второму выходу пульта управления, счетные входы первого и второго счетчиков соединены с выходами первого и второго элементов И, первые входы которых связаны с выходом генератора тактовых импульсов, о т л ич а ю щ е е с я тем, что, с целью расширения области применения устройства, в него введены первый и второй элементы ИЛИ, элемент задержки, элемент НЕ, третий, четвертый, пятый, шестой и седьмой элементы И, шестой и седьмой счетчики, выходы которых соединены с седьмым и восьмым информационными входами блока вычисления...
Устройство для контроля динамики управляемых процессов цифровых систем
Номер патента: 1444827
Опубликовано: 15.12.1988
Авторы: Анненков, Ахтариев, Керчин, Керчина
МПК: G06F 11/30
Метки: динамики, процессов, систем, управляемых, цифровых
...входы второго и третьегоблоков памяти соединены с выходамипервого регистра, выходы второго блока памяти соединены с вторыми входами элементов СЛОЖЕНИЕ ПО МОДУЛЮ 2второй группы, выходы третьего блокацамяти соединены с первыми входамиэлементов И второй группы, вторыевходы которых подключены к выходамэлементов СЛОЖЕНИЕ ПО МОДУЛЮ 2 второйгруппы, выходы элементов И второйгруппы соединены с входами третьегоэлемента ИЛИ, выход которого подключен к выходу признака ошибки управления устройства, выход второго элемента ИЛИ соединен с синхровходомтретьего регистра, третий вход второго элемента ИЛИ подключен к. выходупризнака ошибки управления устройства. Ф о р м у л а и э о б.р е т е н и яУстройство для контроля динамикиуправляемых...
Устройство для упорядочения массива чисел
Номер патента: 1444830
Опубликовано: 15.12.1988
Авторы: Алексеев, Мильков, Ячкула
МПК: G06F 7/36, G06G 7/122
Метки: массива, упорядочения, чисел
...блоке 5 памяти), Тре-,тий блок 7 синхронизации начинаетвырабатывать импульсные сигналы в соответствии с временной диаграммой работы. Сигнал появляется на выходе 21третьего блока 7, при этом открывает"ся третий блок 6 элементов И, и одновременно - на выходе 24 третьего блока 7, при этом третий ключ 5 размыкает свою информационную цепь (выклю"чается). Через время Т 1, достаточноедля выдачи максимального числа на инФормационные входы блоков 4 памяти,третий блок 7 Формирует сигнал на выходе 23. При этом максимальное числопервой строки (число 4) заносится поадресу 0 в первый блок 4 памяти группы. Сразу после завершения процессазаписи третий блок 7 синхронизацииФормирует сигнал на выходе 25, Приэтом блок 1 синхронизации снимает потенциал...
Устройство для вычисления координат отображаемых объектов
Номер патента: 1444875
Опубликовано: 15.12.1988
Авторы: Андреев, Ганичев, Решетников, Терешко, Трацевский
МПК: G06F 3/153, G09G 1/08
Метки: вычисления, координат, объектов, отображаемых
...прохождение результата перемножения (БА ) с выхода умножителя 34 через блок 20 элементов И в блок 8При поступлении второго импульса генератора 29 в счетчик записывается двойка и управляющий единичный сигнал Формируется на втором выходе дешифратора 36. По этому сигналу через элемент И 27 разрешается считывание информации из блока 8 памяти и прохождение считанной информации через блок 17 элементов И, блок 23 элементов ИЛИ на вход умножителя 34 в качестве первого операнда. Этим же сигналом дешифратора производится считывание содержимого блока 5 памя" ти, которое через блок 14 элементов И, блок 22 элементов ИЛИ поступает на вход умножителя 34 в качестве второго операнда. Умножитель 34 осуществляет перемножение матриц (ЯА ) и результат...
Буферное запоминающее устройство
Номер патента: 1444884
Опубликовано: 15.12.1988
Авторы: Кужольная, Солдатенко, Чернобылов
МПК: G06F 12/00, G11C 7/10
Метки: буферное, запоминающее
...состоитиэ и+1 тактов. Каждый такт состоитиз двух полутактов,В первом полутакте первого тактацикла по положительному Фронту управляющего импульса 3-Сдв (с четвертогвыхода блока 15 управления) лроисходит сдвиг информации во входном регистре 2 с выдачей на его последова"тельной выход первого разряда словаа;, по единичному уровню импульса ВР(с второго выхода блока 15 управления) и импульсу ВК (с первого выходаблока 15 управления), считывание идалее запись первых разрядов слова а; , , а;+,по отрицатель-.ному перепаду импульса 3-Сдв соответстненно н первый 4, второй б и третий 8 выходные Э-триггеры и выдачаих с выходов П-триггеров на выходы9, 1 О и 11 устройства.Во втором полутакте первого тактацикла по нулевому уровню импульса ВРи импульсу...
Программируемое логическое устройство
Номер патента: 1444892
Опубликовано: 15.12.1988
Авторы: Жихарев, Тимонькин, Ткаченко, Тюрин, Улитенко, Харченко
МПК: G06F 7/00, G11C 17/00
Метки: логическое, программируемое
...Фронту сигнала на втором выходедешиФратора 10. Лалее процесс прог"раммирования продолжается аналогично.По (ц+1)-му импульсу на тактовомвходе 19 первый триггер 1 устанавливается в состояние "1" по входуустановки, на который подается сигнал "1" с (Р+1)-го выхода дешиФратора 10. На выходе 20 устройства устанавливается сигнал "1", что свидетельствует об окончании программирования элементов ИЛИ,По (гд+1)-му импульсу на входе19 второй триггер 12 устанавливается в состояние по входу установки, на который подается сигнал "1"с выхода переполнения счетчика 9.Поэтому на выходе 21 устройстваустанавливается сигнал "1", что свидетельствует об окончании программирования элементов И и выходных сигналов. Сигнал "1" с выхода триггера 12 по...