G06F — Обработка цифровых данных с помощью электрических устройств
Устройство для сопряжения эвм с абонентом
Номер патента: 1543414
Опубликовано: 15.02.1990
МПК: G06F 13/00
Метки: абонентом, сопряжения, эвм
...сбрасывает триггер 9 и черезэлемент задержки счетчик 6,Первый импульс записи устанавливает на адресных входах блока 15 памяти первый адрес и с выхода элементазадержки 19 через элемент НЕ 18 поступает на вход выборки, записав первое информационное слово в первый Формула изобретения Устройство для сопряжения ЭВМ с абонентом, содержащее первый блок па 5 1543414 6адрес блока 15 памяти. После того,.".ак весь массив информации будет записан, на дешифраторе 17 вырабатывается импульс, который сбрасываеттриггер 16 и через элемент 20 задержки счетчик 21. Считывание информациииз блока 15 памяти аналогично считыванию из блока 1 памяти, Триггер 2 рез элемент НЕ 40 импульсом с эле переключается в том случае, если одиниз блоков памяти 1 или 15...
Устройство для сопряжения двух эвм
Номер патента: 1543415
Опубликовано: 15.02.1990
Автор: Беззубов
МПК: G06F 15/16
Метки: двух, сопряжения, эвм
...коммутацииблок 14 производит перекоммутациюформирователей 24 - 27 таким образом,что Формирователи 24 и 27 открыты, аформирователи 25 и 26 .закрыты, ЭВМприемник записывает в регистр 13 информацию о режиме НУ всего устройстваза исключением блока 14 (8 р регистра 13 режима) и переходит к обработкеполученного массива информации.Если к моменту организации режи.ма прерывания программы ЭВМ-приемникзанята решением более приоритетнойзадачи, то она организует одиночноеобращение к устройству сопряжениядля записи в регистры 3 и 4 информации о занятости устройства и продолжает работу по прерванной программе,после окончания которой производитперекоммутацию, запись режима НУ иобработку принятой информации. В случае появления сбоя в режиме...
Устройство для решения оптимизационных задач
Номер патента: 1543416
Опубликовано: 15.02.1990
Авторы: Поляков, Рубцов, Самсонов
МПК: G06F 17/00
Метки: задач, оптимизационных, решения
.... Нулевой сигнал с выходаэлемента 31 группы элементов 4 поступает на элементы 13, 14 и 12 всехэлементов 1 задержки второго столбцаМЭЗ и блокирует работу счетчиков 24,этих элементов 1 задержки.Таким образом в решение оказалисьвключены элементы 1 задержки первойстроки. Суммарное время задержки сигнала составило Т12 ед. 1 ОЕдиничный сигнал с выхода элемента 32 группы элементов 4 подается навход Я, счетчика 43 блока 6 управления и на вход Я счетчика 47 блока 8счет а. Счетч ик 47 ус танавливает с я(Я Я11). Счетчик 43 начинает операцпо вычитания (ЯЯ = 10). Одновременно "1" с выхода элемента 32 подается (сигнал 77) в блок сравнения иразрешает сравнение содержимых счет-. 20чика 4 и регистра 48 блока 8 счета,которые подаются в блок сравнения...
Устройство для моделирования узла сети
Номер патента: 1543417
Опубликовано: 15.02.1990
Авторы: Барулин, Дымарский, Косогорский, Морозов
МПК: G06F 15/173
Метки: моделирования, сети, узла
...информационные сигналы поступают на информационный выход устройства через элемент ИЛИ 9; если открыт эле" 20 мент И 2 - через элемент 12 задержки и элемент ИЛИ 9, если открыт элемент И 3 - через элемент 13 задержки, элемент И 5 и элемент ИЛИ 9 (в случаййые моменты времени появления импуль 25 сов на управляющем входе элемента И 5 запрещается прохождение сигналов че" рез него, в результате моделируется йроцесс информационных потерь).Если открыт элемент И 4, то входные информационные сигналы поступают а информационный выход устройства ерез элемент задержки 14, элементы6, И 7 и ИЛИ 9Элемент И 6, элеент 17 задержки, элемент ИЛИ 18 и35 риггер 8 предназначены для моделироЙания информационных потерь в очереди узла сети, Импульс с выхода...
Устройство для выполнения операций редактирования записей таблиц
Номер патента: 1543419
Опубликовано: 15.02.1990
Автор: Богумирский
МПК: G06F 17/24
Метки: выполнения, записей, операций, редактирования, таблиц
...изих выходов сигнал не появляется),а счетчик 68 обнуляется (цепи установки устройства в исходное состояниена схеме не показаны), В счетчик 1по входу 28 при синхронизации импульсом на входе 34 записывается адрес первого отношения (К), а регистр7 по входу 29 - адрес второго отношения (Я). Каждому домену отношенийв регистрах 42 и 43 соответствуетпо одному разряду, По входу 31 в разряды регистра 42, соответствующиесписку доменов А, записываются еди"ницы, Аналогично в разряды регистра43, соответствующие списку доменовВ, по входу 32 записываются единицы,По входу 30 в регистр 41 запись 1 вается код отношения К, Он расшифровывается дешифратором 40, который выдаетразрешающий потенциал на один из узлов 37 сравнения, проверяющий принадлежность...
Устройство для контроля электрического монтажа
Номер патента: 1543420
Опубликовано: 15.02.1990
МПК: G01R 31/02, G06F 11/30
Метки: монтажа, электрического
...8 и элемента И 2 и параметры его выбираютсяисходя из динамических характеристикэлемента 21, требований надежности кмонтируемому соединению, а также ве-.личины задержки элемейта 5 задержки.Поступив в счетчик 4, очередной тактовый импульс с генератораувеличивает на единицу конструктивный адресконтакта, который становится равнымК+1, Последующие состояния элементовустройства зависят от наличия или отсутствия соединения между контактами К и К+1 блока 19. Б случае, еслимежду контактами Я н К блока 19 нет,соединения, то на выходах мультиплексоров 7 и 14 имеются единичные сиг",калы, Следовательно, на выходе элечала полной цепи, равного последнему конструктивному адресу контакта блоков 19 и 20, на выходе дешифратора 9 образуется...
Устройство для определения показателей надежности объектов
Номер патента: 1543422
Опубликовано: 15.02.1990
Автор: Держо
МПК: G06F 17/00
Метки: надежности, объектов, показателей
...готовности К, по зависимости: а Т.КМ Е В ЕГ 3Т, +Т- коэффициента оперативной готовности К по зависимости:ог(13) КР(г.) 15- коэффициента технического использования К по зависимостио(ТоКЧВ Мтц(16) полк сь ош1и+ петк+ пок где. и., ппткЗВФй, - математическое ожиданиечисла отказов объекта на интервале времени между техническими обслуживания 55 На сумматоре 24 определяется общеечисло отказов (возникающих и спрогно, зированных), Затем на делителе 2425, осуществляется вычисление коэффициента, вычисленное значение которого передается на четвертый вход блока 11,в котором оно используется при определении прогнозируемых значений показателей надежности объекта, При этомК определяет вероятность нахождения объекта в работоспособном состоянии в...
Устройство для сопряжения аналого-цифрового преобразователя с микропроцессором
Номер патента: 1545210
Опубликовано: 23.02.1990
Авторы: Братский, Гуранчик, Рывкин, Черняк
МПК: G06F 3/00
Метки: аналого-цифрового, микропроцессором, преобразователя, сопряжения
...буферный регистр 5 и буферный усилитель7 выходят из третьего состояния, подавая на интерфейсные шины (данных ) 55соответствующую информацию, котораязатем считывается микропроцессором 8,Практическая реализация селектора 6 1 О 4 зависит от типа микропроцессора 8 и может быть выполнена по любой из известных схем, так, например длямикропроцессора К 1801 Б 12 может бытьвыполнен на основе микросхем дешифратора адреса К 588 БТ 1 и элемента ИЛИНЕ микросхемы К 561 ЛЕ 5. При этом элемент ИЗИ-НЕ при наличии на его вы- .ходах сигналов 11: и Д 1 Т с соответствующих выходов микросхемы К 5888 БТ 1вырабатывает выходной сигнал селектора 6. Гозможны и другие вариантытехнической реализации селектора 6формирования управляющих сигналов.Иикропроцессор 8 может...
Формирователь отклоняющих напряжений для устройства отображения информации на экране электронно-лучевой трубки
Номер патента: 1545211
Опубликовано: 23.02.1990
Авторы: Комиссарова, Корягин, Наумов
МПК: G06F 3/153
Метки: информации, напряжений, отклоняющих, отображения, трубки, устройства, формирователь, экране, электронно-лучевой
...экстремальногозначения разностыого сигнала, пропорционального экстремальному значению отклонения луча ЭЛТ на крайэкрана - на начало отсчета и вырабатывает на своем выходе корректи 55рующий сигнал в случае неравенстваэтого сигнала опорному от источника 9Этот корректирующий сигнал через операционный усилитель 8 поступает на вход предварительного усилителя 2, т.е. на вход Формирователя и корректирует (стабилизирует) разностный сигнал усилителей 3 и 5 и соответственно положение изображения на экране ЭЛТ так, что нижний край изображения с высокой точностью Фиксируется на начале отсчета, расположенном на нижнем краю шкалы экрана ЗЛТ. Операционный усилитель 8 обеспечивает дополнительное сглаживание пульсации корректирующего сигнала с...
Устройство для реализации булевых функций
Номер патента: 1545212
Опубликовано: 23.02.1990
Авторы: Борозна, Вислович, Куклин, Советов, Яковлев
МПК: G06F 7/00
Метки: булевых, реализации, функций
...В,Сорокин Редактор Г.Гербер Техред М,Ходанич Корректор М,Кучеряваяв Заказ 491 ,Тираж 563 Подписное ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР 113035, Москва, Ж, Раушская наб., д. 4/5Производственно-издательский комбинат "Патент", г.Ужгород, ул. Гагарина,01 Изобретение относится к автоматике и вычислительной технике и предназначено для реализации булевыхФункций.Цель изобретения - упрощение5устройства,На чертеже представлена структурная схема устройства для реализациибулевых функций,1 ОУстройство содержит регистр 1,счетчик 2, генератор 3 тактовых сигналов, преобразователь 4 определения области Функций, логическую схему5, реалиэующую ЛНФ, группу информационных входов 6 и выход 7,Устройство...
Устройство для реализации булевых функций
Номер патента: 1545213
Опубликовано: 23.02.1990
Авторы: Борозна, Вислович, Куклин, Советов, Яковлев
МПК: G06F 7/00
Метки: булевых, реализации, функций
...в регистр 1.В течение каждого такта синхронизации, в соответствии с адресом, хранящимся в счетчике 2, из блока памяти 45констант поступает двоичный код,.поразрядно сравниваемый на группеэлементов ИСКЛЮЧАКОЕЕ ИЛИ 61- 6 с двоичным набором значений аргументов реализуемых булевых функций, хранящимся в регистре 1, Результат сравнения поступает на входы логической схемы 5, реализующей ДНФ, которая и осуществляет непосредственную реализацию заданного множества булевых функций,После того, как все булевы функции для набора, хранящегося в регистре 1 реализованы, в счетчике 2 восстанавливается его первоначальное зна. чение и он формирует управляющий сигнал, разрешающий запись в регистр 1 нового двоичного набора, присутствующего в этот момент на...
Устройство для обработки нечеткой информации
Номер патента: 1545214
Опубликовано: 23.02.1990
МПК: G06F 7/00
Метки: информации, нечеткой
...либо конец.Число шагов алгоритма может быть сокращено за счет того, что элементы термов могут быть записаны в операционные регистры в одном такте. Первый элемент первого терма с входа устройства, а второй из блока 2. Кроме того, почти в каждом алгоритме исполь. зуется нулевой операнд и операнд, все разряды которого установлены в единицы. Они задают границы, в которых лежат значения Функции принадлежности (термов)(0,1). Они заносятся в операционные регистры в начальный момент работы устройства и затем нет необходимости формировать их в каждой операции.4. Алгоритм выполнения операции умножения.Рассмотрим реализацию алгоритма для одного элемента двух термов.Заносят нулевой операнд в ОР 4; число разрядов элемента минус 1 в ОР 1; в ОР 2...
Вычислительное устройство
Номер патента: 1545215
Опубликовано: 23.02.1990
Авторы: Асцатуров, Жалковский, Лопато, Шостак, Шпаков
МПК: G06F 7/38
Метки: вычислительное
...со сдвигом на1 бит вправо на входы второго операндаузла 21 (сдвиг на 1 бит вправо выравнивает весовые значения остатка и делителя);Управляющий код В 49(6 ) настраиваетузел 21 на выполнение функции сложения .с обратным кодом. Коммутатор 18управляющим кодом В 541 2) настраивается на передачу переносов междутетрадами с установкой уровня логической единицы на входе переноса вмладший разряд узла 2. На выходах 80результата узла 21 формируется разность, причем, если остаток был меньше делителя, то разность отрицательна, в противоположном случае - разность положительна и, следовательно,в остатке содержится делитель, чтовызывает необходимость корректировкитекущего частного, которое осуществляется в 26 - й микрокоманде, Если корректировки не...
Устройство для суммирования м-чисел
Номер патента: 1545216
Опубликовано: 23.02.1990
Авторы: Паулин, Полянский, Синегуб, Шуликов
МПК: G06F 7/50
Метки: м-чисел, суммирования
...элементов И-ИЛИ 2 с Б-го по (И+К)-й ЗО формируются сигналы выходных переносов Ов О аПринцип формирования функций переносов Р и С 1 покажем на частном, но практически важном примере построения четырехраэрядного(Б=4) сумматора четырех слагаемых (М=4), у которого число К внешних переносов равно 2 (Е , Р; 0 = Р О = Р )В табл.1-5 приведены значения раз рядных индексов для функций переносаР 2-Р соответственно. В приведенных ниже табл.3-5 в столбцах помещены индексы СФ Э (для третьего и четвертого разрядов) и В (для первых двух разрядов), сумма которых для Р. по некоторой строке1с учетом веса разряда дает перенос в 2.-й разряд. Например, для переноса в четвертый разряд по первой строке табл.З) имеем 2 2 + 4. 2 О = 8 либо 2 2" + 5 2 = 9,...
Матричный сумматор
Номер патента: 1545217
Опубликовано: 23.02.1990
МПК: G06F 11/30, G06F 7/50
...значеНия при сохранении возможности изменения в избыточном коде режима В одНого разряда из числа первого и пято 1 а и двух разрядов из числа второго,третьего, четвертого.В первом режиме В = 00) матричНый сумматор работает следующим образом.При поступлении на входы 1 и 2слагаемых матричного сумматора кодовоперандов Х и У совместно с сигналомпризнака операции на входе 3 кодыоперандов Х и У через коммутаторы 1 Ои 11 поступают на входы группы элементов ИЛИ 14 и группы элементов И15. При этом на выходе результатаузла 20 суммирования Формируется код 45цифры2 = (Х + Т 3 тпос 14,а на выходе переноса узла 20 суммирования - код цифрыО, при (Х + У)(4;Р =1, при (Х+ Т 4 Коды этих чисел соответственно через коммутаторы 22 и 30 поступают на выходы 31...
Устройство для извлечения квадратного корня и его обратной величины
Номер патента: 1545218
Опубликовано: 23.02.1990
Авторы: Бахендузи, Жуков, Нагорный, Сингх
МПК: G06F 7/552
Метки: величины, извлечения, квадратного, корня, обратной
...над первым операндом, а во втором блоке 1 выполняется вторая итерация над первым операндом, В третьем такте производится запись результатов вычислений из первого и второго блоков 2 коррекции во второй и треий блок 1 соответственно и одновременно в регистры 12 и 13 первого блока 1 вычисления итерации поступают коды третьего операнда, В первом блоке выполняется первая итерация над треть 1545218 610 15 20 25 30 35 40 им операндам, ва втором - вторая итерация над вторым операндом, в третьем - третья итерация над первым операндом. В дальнейшем результаты из предыдущих блоков поступают в последующие блоки, а в первый блок поступают два операнда и т.д .Рассматривают работу блока 2 коррекции.Значения х. и у 1 на выходах сум 111маторав...
Многоканальное устройство для распределения заданий процессорам
Номер патента: 1545219
Опубликовано: 23.02.1990
Автор: Богатырев
МПК: G06F 9/50
Метки: заданий, многоканальное, процессорам, распределения
...фиксируется факт отказа процессора. По сигналу переноса счетчика 22 в триггер24 записывается "0", а в триггер 8"1", При записи "1" в триггер 8 выставляется требование на перераспре- .деление запроса через общую магист 35раль. При формировании сигнала навыходе элемента И 13 производитсяраспределение запроса, занесенногов регистр 1, через общую магистраль31, как это рассмотрено выше. Второй 40счетчик 23 предназначен для идентификации отказа процессора по отсутствию его реакции в течение заданногоинтервала времени на запрос, перераспределенный через общую магистраль 31 .Счетный режим счетчика 23 разблокируется после передачи запроса срегистра 1 канала, отказавшего процессора, через общую магистраль 31при записи "0" в триггер 10, Если...
Устройство для управления обслуживанием заявок в порядке поступления
Номер патента: 1545220
Опубликовано: 23.02.1990
Авторы: Бекиров, Рейфман, Фарсаданян
МПК: G06F 9/50
Метки: заявок, обслуживанием, порядке, поступления
...фронтом сигнала с выходатриггера 5 в соответствующую ячейку6 памяти заносится содержимое счетчика 15 (в данном случае все "0"), кроме того, сигнал с выхода триггера5 через элемент ИЛИ-НЕ 13 закрываетэлемент И 11,Я последний разряд ячейки 6 заносится "1", Единица с последнего выхода ячейки 6 устанавливает соответЭ 11 11с твующий триггерв 0 , нулевымсигналом с выхода триггера 2 ус тана вливается в "0 соответствующий .триггер 3, а затем и триггер 5, Крометого, "1" с последнего выхода ячейки6 поступает на вход элемента ИЛИ 19,На выходе элемента ИЛИ-НГ 13 появляется "1", которая добавляет "1"к содержимому счетчика 15, Далее процесс повторяется аналогично и еслидо момента переключения второготриггера 2 в "0" ни на один из вхо-.дов...
Устройство для контроля микропроцессорной системы
Номер патента: 1545221
Опубликовано: 23.02.1990
Авторы: Альтерман, Гладштейн, Комаров, Шубин
МПК: G06F 11/08
Метки: микропроцессорной, системы
...не при их однократном проявлении, а после превышения некоторого порога в их потоке. При этом могут быть установлены различные типы порогов для фиксации общей ошибки.В предлагаемом устройстве обработ ка ошибок осуществляется по двум типам наиболее важных порогов; порога плотности распределения потока ошибок и интегрального или суммарного порога потока ошибок, Плотность распределения потока ошибок характеризует частоту их появления во времени, 1545221 1 ОЭтот порог превышается, если подряд в течение некоторого заранее заданного количества последовательных циклов контроля фиксируется факт появле5 ния ошибки одного типа. Если же эта ошибка носит перемежающийся характер с количеством ошибок в пачке, не превышающем установленного...
Устройство для тестового контроля цифровых блоков
Номер патента: 1545222
Опубликовано: 23.02.1990
Авторы: Бабердин, Балахнин, Брусов
МПК: G06F 11/26
Метки: блоков, тестового, цифровых
...разрешающего один из дешифраторов денифратора 27, на соотнетствуюгем выходе которого 20 формируется "0", определяемый номером выходного коцтакта контролируемого блока, "0" формируется при наличии сигнала "запись" ца входе дешифратора 27, поступаюгего через элемент 104 И-НГ селектора 26 с элемента ИЛИ-НГ 18 блока 1. На выходе элемента 18 сигнал "запись" формируется при совпадении "0 восьмого выхода блока 7 и "0" с гекератора 12. "0" 30 с выхода дешифратора 27 сбрасывает соответствующий триггер регистра 28.На восьмом такте работы счетчика 13 происходит сцена адреса счетчика 4 адреса и переход к следующему слову 35 диагностической программы, в котором записан следующий выходной коцтакт контролируемого блока. Заполнецие регистра 28 будет...
Устройство для контроля хода программ
Номер патента: 1545223
Опубликовано: 23.02.1990
Авторы: Альтерман, Гладштейн, Комаров, Шубин
МПК: G06F 11/28
...б и, соответственно, на выходе устройства Фиксируется результат контроля текущей суммы,Одновременно по заднему Фронту импульса с выхода дешиЬратора 4 в регистр 3 с выхода сумматора 2 заносится текущая сумма, которая сохраняется до следующего шага программы (становится предыдущей), На следующемшаге программы устройства выполняются аналогичные действия и т.д. Л результате этого при правильной реализапии программы текущие суммы в совокупности с дополнительными разрядамивсегда удовлетворяют условию четности. Это постоянно Фиксируется триггером б, и на выходе устройства не появляется сигнал ошибки.11 арушение нормального хода прог-.раммы может быть вызвано, например,сбоем счетчика команд в микропроцессоре 7 или отказом адресных линий вшине...
Устройство для сопряжения эвм с абонентом
Номер патента: 1545224
Опубликовано: 23.02.1990
Авторы: Гудков, Костанди, Соловьев, Тяжев, Шатов
МПК: G06F 13/00
Метки: абонентом, сопряжения, эвм
...поступая на счетный вход счетчика 18, вызывают последовательное считывание информации из узпа. 12. Счетчик 18 автоматически сбрасывается каждый раз, как производится запись информации в узел 12 процессором тем же сигналом разрешения записи, проходящим через соответствующий элемент И 2 на соответствующий вход узла 12. Таким образом, перед началом тестирования счетчик 18 всегда обнулен, Счетчик 18 формируетадреса, определяющие порядок считывания информации.Очевидно, что порядок считывания информации должен совпадать с порядком записи информации, иначе возможно искажение последовательности 17,в 17,п. Зная закон изменения адресов, Формируемых счетчиком 18, нетрудно программно организовать и запись инФормации в узел 12 ио адресам,...
Устройство для сопряжения двух магистралей
Номер патента: 1545225
Опубликовано: 23.02.1990
Авторы: Любчанский, Таратухин
МПК: G06F 13/14
Метки: двух, магистралей, сопряжения
...тактовых импульсов может сработать по слу" чайному закону только один из триггеров 10 или 11, предоставляя доступ соответствующей магистрали, Далее работа устройства осуществляется аналогично, В момент освобождения совмещенной магистрали на выходе элемента И 33 вновь появляется разрешающий потенциал, так как имеет место запрос только одной из магистралей.В этом случае с выхода одного из элементов И 34 или 35 в этот моментпоявляется синхросигнал на входе триггеров 31 или 32, И если это был триггер, взведенный при обращении к совмещенной магистрали, то он в этот же момент установится в исходное состояние, в противном случае - по переднему Фронту (очередного полупериода) тактового импульса.Одновременно снимается. сигнал с выхода...
Цифровое устройство для анализа сигналов
Номер патента: 1545227
Опубликовано: 23.02.1990
МПК: G01R 23/00, G06F 17/14
Метки: анализа, сигналов, цифровое
...мощность полезного сигнала на 60-80 дБ(4).Формирование потока цифровых сигналов в таких системах происходитследующим образом . Аналоговый вицеопервым, вторым и третьим входами йормиров ателя опорно го сигнала, выходомкоторого является выход масштабирую-.щего усилителя, выходы обнулениясчетчика и первого регистра объединены и являются четвертым входом формирователя опорного сигнала. сигнал Ц (Г) поступает на вход аналого-цифрового преобразователя (А 13 Ч) 1с выхода канала фазового детектирова"ния РЛС, Поскольку динамический диапазон входных сигналов определяетсямощностью коррелированной помехи, торазрядность г АПП 1 выбирается в соответствии с соотношением где Й - динамический диапазон входныхсигналов, дБ.Так как смещение частоты...
Коррелятор
Номер патента: 1545228
Опубликовано: 23.02.1990
Автор: Обод
МПК: G06F 17/15
Метки: коррелятор
...перемножаются с циФровыми отсчетами АЦП 1. Результаты перемноженияпоступают на входы блока 16 накопителей, где накапливаются. По окончании накопления на выходе блока 16 получаются результаты вычисления ВКФ.Ординаты ВКФ в блоке 1 сравниваютсяи на выходе блока 17 выделяется но 5 15 мер канала с максимальной ординатой ВКФ. По окончании второго цикла вычислений на синхровыходе синхронизатора 1 9 выделяется импульс, который записывает в регистр 21 код номера канала с максимальной ординатой ВКФ. Таким образом, в результате вычислений второго цикла осуществилось нахождение разности частоты Доплера.Начинается третий цикл вычислений, в ходе которого осуществляется вьяисление ВКФ с поправкой на ускорение. Работа элементов...
Устройство для вычисления произведения матриц
Номер патента: 1545229
Опубликовано: 23.02.1990
Авторы: Зубенко, Корченко, Кучугурный, Лисник, Стасюк
МПК: G06F 17/16
Метки: вычисления, матриц, произведения
...фиг, 1 приведена схема устройства для вычисления произведения мат". сумматоров 1 первую входную шину 24И = 1, т 1 1 = 1, Г) значений первойстроки матрицы, вторую входную шину 153 значений первой строки матрипЬ 4,входных шнн 4 задания первого вектора-столбца устройства Ц = 1, 2,н), 3-входных шин 5, задания второго вектора-столбпа устройства, (тп 1)входных шин 6; задания исходных векторов и (т Г) выходных шин 7, .Устройство для вычисления произве"дения матриц содержит Г матриц ши блоков сумматоров 1, каждын из к 25рых содержит т сумматоров 8, причемвыходы 1-го сумматора 8 (1 = 1, щ)подключены к входам первого гаЕмого 1-го сумматора 8 этого же окасумматоров 1. Выходы щ-го сумматора 8 3блоков сумматоров 1 1-го столбца Ц1, и) 1...
Устройство для цифровой фильтрации
Номер патента: 1545230
Опубликовано: 23.02.1990
МПК: G06F 17/17, H03H 17/00
Метки: фильтрации, цифровой
...На регистр 15 синхроимпульс не поступает. В накапливающем сумматоре 16 значение а (1) + а (2).Четвертый такт. На входе 1 устройства значение а (3), на информационной шине 4 - а (3). В середине такта единичное значение из триггера 6.3 перепишется на триггер 6.4 для выдачи синхроимпульса в регистр 9.4. На входе триггера 6.1 нулевое значение. Во входных регистрах 9.1-9,3 значе 52306 510 50 5516 значение а (1) + а (2) .+ а (3) + + афь(4). + а(0) = Р (0), которое снимается с выхода в первой половинетакта. Во второй половине такта накапливающий сумматор 16 обнуляется. 5 20 25 30 35 40 45 ния а"(1), я (2), а(4) соответственно, 11 а шине 30 весовых коэффициентов значение ч,Ца выходах умножителей 101-10,3 значения а (1)ът 4, я(2)ът м 4а...
Устройство для контроля объектов
Номер патента: 1545231
Опубликовано: 23.02.1990
Авторы: Куликов, Тарасов, Филимонов
МПК: G06F 11/07
Метки: объектов
...цэ 1 текущее значение Ц; будет исключаться и вместо него будет использоваться значение ц (Т ) предыдущего цикла, поступающее с вы 1545231хода блока 38 через ключ 9. Значения "э 1(То) и Б (рТо) в соответствии с выражениями (5) формируются в блоках 5-8 36-38. Очеоедной результат измеЭ5 рения 1, (или 1 (То) в случае груГбой ошибки измерения) записывается в блок 5 памяти, где хранятся результаты последних Б. измерений по каждому из параметровВ блоке 7 Формируются О произведения Б; а;, а в сумматореА8 - зйачения . В блоках 36-38 осушествляется непосредственно Формировайие значений д (Т) и 01(РТо) Оператор при помощи задатчика Зб может оперативно изменять число р по каждому из параметров, В блое 37 Формируется произведение рТо 1, причем...
Преобразователь кодов
Номер патента: 1547071
Опубликовано: 28.02.1990
Авторы: Борисенко, Мирошниченко, Соловей
МПК: G06F 15/00, H03M 7/04
Метки: кодов
...С выхода регистра 1 текущей выборки на первый входсумматора 7 и на второй вход блока 8поступает число 3, а с выхода Формирователя 5 на второй вход сумматора 7и первый вход блока 8 - число 1. Приэтом блок 8 выдает на первый входблока 6 синхронизации, т,е, на инФормационный вход триггера 20, сигнал"Больше или равно (3)1).Отрицательный Фронт синхросигналапо входу 12 преобразователя записывает сигнал Больше или равно" в 71 6триггер 20 и открывает элемент ИЛИИ Е 21, Таким об раз ом, сиги ал с инверсного выхода триггера 20 поступает на третий (управляющий) вход сум-.и иматора 7 в виде команды Вычитаниет.е, на выходе сумматора 7 имеетсяразность двоичного кода числа 3 спервого входа и числа 1 с второговхода, т,е, 3-1=2. Одновременно этотсигнал...
Устройство для определения количества единиц в двоичном числе
Номер патента: 1547072
Опубликовано: 28.02.1990
МПК: G06F 11/10, H03M 7/04
Метки: двоичном, единиц, количества, числе
...к прямым выходам (+1)-го и (+и/2+1)-го разрядов и-разрядного регистра, первый инверс 50 5 154707чающий наличие четырех единиц в анализируемом коде 1001.1010.Если после очередного тактовогоимпульса на входах элемента И-НЕ 145устанавливается комбинация 10, тоэлемент И 11 открывается по третьемуи первому входам, а элемент И 12 закрывается по третьему входу, Поэтомуочередным тактовым сигналом производятся прибавление 1 к содержимомусчетчика 17 и через элемент 15 задержки установка в "0" соответствуюцего разряда первой половины регистра 1, Время задержки элементом 15 задержки определяется переходными процессами в элементе И 11 (И 12) и,счетчике 17.Если же после очередного импульсана входах элемента И-НЕ 14 устанавливается...