G06F — Обработка цифровых данных с помощью электрических устройств
Устройство для контроля последовательности импульсов
Номер патента: 1571590
Опубликовано: 15.06.1990
МПК: G06F 11/28
Метки: импульсов, последовательности
...по асинхронным входам сброса в "О" и триггеры 4 и 5 по асинхронным входам установки в "1" сигналами логического руля,Если после очередного импульса на входе 8 устройства фиксируется нулевойуровень, то первьм заканчивает формиро бретения Формула и йство для контроля последов и импульсов, содержащее два ельн вание импульса одновибратор 1 запусЭ тившийся по положительному фронту последнего импульса, и его выход уста- . навливается в "О". При этом по отрицательному перепаду напряжения триггер 4 устанавливается в "1", с его выхода сигнал через элемент ИЛИ 6 выдается на выход 9 сбоя устройства.Если после очередного импульса на входе 8 устройства фиксируется единичный уровень, то первым заканчивает формирование импульса одновибратор...
Устройство для формирования сигналов четности
Номер патента: 1571591
Опубликовано: 15.06.1990
Авторы: Заблоцкий, Самусев, Яскульдович
МПК: G06F 11/10
Метки: сигналов, формирования, четности
...кода дополнительно на выходах 20 .и 21 Формируются соответственно сигнал четности кода нормализации и сигнал признака нуля кода, установленного на входе 11, При этом исполь 15 71591 1 азуются одни и те же аппаратные средства (узлы 33, 34, 36),Следовательно, достигается расширение класса решаемых задач за счет формирования сигналов четности кода нормализации для кода, установленного на входе 11.Дешифратор 5 предназначен для формирования управляющего кода для формирователей сигналов четности, фиксирующего границу нулей слева в коде,установленном на информационном входе.В дешифраторе 5 (фиг,4) нули ко11 1дируются 1 . При установке на входе22 "0" на выходе 16 формируется нулевой код, на выходе 24 - единичный,а на выходе 29 - "0".При...
Устройство для контроля последовательностей импульсов
Номер патента: 1571592
Опубликовано: 15.06.1990
МПК: G06F 11/16
Метки: импульсов, последовательностей
...15, импульс с выхода третьего элемента И группы 26 поступает на второй вход элемента 16, который срабатывает при наличии на его входах двух сигналов из трех. На выходе элемента 16 формируется импульс, который самоблокирует эле- мент 16 по его входу за счет обратной связи, устанавливает в нулевое50 стояние устанавливаются только триггеры регистра 19-и и триггеры регистров 17-1, 17-2 при этом элементы сравнения 18-1, 18-2 блока 18 вкдают сигналы ошибки, которые удерживают триггер 23 в единичном состоянии, Если в конце этого периода им-. пульс по входу 1-и восстанавливается, то устройство возвращается в состояние контроля следующего периода, а триггер 23 и распределитель 8 ус 1592полджение счетчик 9 и триггер 12и подтверждает нулевое...
Устройство для контроля цифровых узлов
Номер патента: 1571593
Опубликовано: 15.06.1990
Авторы: Галаган, Ивасенко, Некрасов
МПК: G06F 11/26
...сигнал входного воздействия с входа 28 на блок 9, а послед.ний - с заданной задержкой импульсыс выходов 30, 31 и 32, В результатепоявления сигнала на выходе 30 осуществляется прием инФормации иэ регистра 3 в регистр 4 и на выходе последнего появляется тестирующее сло-во. Это слово поступает на входы эле 1593ментов 7 задержки, входы элементовИ 6 и ключа 5. С выхода ключа 5 онопоступает на объект контроля - навходы регистра 8.Рассмотрим работу одного разрядаключа 5 совместно с подключеннымк нему элементом И 6 и элементом 7задержки, Пусть выход ключа 5 подключен к пассивному входу объекта узла контроля, а на выходе регйстра4 теста - нулевое логическое состояние. Тогда на выходе элемента б, аследовательно, и на управляющем входе ключа 5...
Устройство для обмена информацией в мультипроцессорной вычислительной системе
Номер патента: 1571594
Опубликовано: 15.06.1990
Авторы: Кичигин, Кныш, Мельников, Харченко
МПК: G06F 11/28, G06F 15/16
Метки: вычислительной, информацией, мультипроцессорной, обмена, системе
...двумя ПЭ передатчиком и приемником информации. По мере продвижения команды обмена в матрице ПЭ происходит модификация сигнатуры, во-первых, кодом (идентификатором) транзитного ПЭ, и, во-вторых, направлением выдачи информации. При выдачеинформации от данного. ПЭ она дополняется кодом сигнатуры.Выбор направления передачи информации осуществляется следующим образом. Адресная часть поступившего сообщения сравнивается с адресом (идентификатором) данного ПЭ по номерам строки столбца и определяется одно из. трех возможных направлений передачи (два - на соседние ПЭ и третье - на обработку данному ПЭ) по следующему правилу.Пусть А и В коды адресов ПЭ источника информации по горизонтали и вертикали (строки и столбца) размещения ПЭ в системе а С...
Устройство для адресации блоков памяти
Номер патента: 1571595
Опубликовано: 15.06.1990
Авторы: Козелков, Лозбенев, Пархоменко, Черняев
МПК: G06F 12/00
Метки: адресации, блоков, памяти
...В случае программной или аппаратной выработки внешнего по отношению к данному устройству сигнала о переходе объекта управления в аварийный режим, требующий оперативного вывода объекта из него, такой сигнал поступает. на вход 19 "Блокировка" и устанавливает на выходе триггера 17 блокировки сигнал высокого уровня. Этот сигнал высокого уровня (ВУ) с выхода триггера 17 блокирует возможные изменения в состояниях переключателей группы 1-4, тем самым устраняя потери времени, которые пришлось бы затратить на обработку прерывания, т.е. на установление нового соответствия между логическими и физическими адресами вследствие произошедшей перекоммутации элементов 10-11.Таким образом, в режиме блокировки устройство игнорирует любые изменения в...
Устройство для сопряжения источника и приемника информации
Номер патента: 1571596
Опубликовано: 15.06.1990
Автор: Лупиков
МПК: G06F 13/00
Метки: информации, источника, приемника, сопряжения
...Фронтом сигнала по 15 1 входу 13 модифицируется содержимое 1;счетчика б, т.е. к его содержимому обавляется единицаЭтим же Фронтом сигнала, прошедшего элемент ИЛИ 10 и элемент 11 задержки, переписывается в 2 О триггер 9 результат сравнения на выходе блока 8 сравнения. Чтение после;дующих информационных посылок текущего кадра измерения из блока 1 памяти производится аналогично до тех пор, 25 пока на выходе триггера 9, т.е, на выходе 1 б управления, не появится низкий уровень сигнала, Это будет свидетельствовать о том, что все данные текущего кадра считаны из блока 1 памяти, при этом содержимое счетчика б равно содержимому регистра 7.Следует отметить, что в процессе чтения блока данных устройство выполняет запись в блок 1 памяти данных...
Устройство для сопряжения процессора с внешней памятью
Номер патента: 1571597
Опубликовано: 15.06.1990
Авторы: Балановский, Берштейн, Каплинский, Плитко
МПК: G06F 13/00
Метки: внешней, памятью, процессора, сопряжения
...соответствующий адрес черезблок приемопередатчиков 10 поступаетна вход регистра 11 адреса и синхроимпульсом адреса СИА с магИстралимикроЭВМ записывается в этот регистр,Старшие М разрядов адреса поступаютпри этом на первые лходы первойгруппы 4 элементол. сравнения и на1первые входы второи группы 7 элементов сравнения, В случае совпаденияс кодом, поступающим на их вторыевходы, один из элементов сравнения формирует разрешающий сигнал на вклю чение соответствующего блока памяти.Записанный в регистр 11 адреса код поступает также на вход дешифра тора 12 и в случае обращения процессора по определенному адресу дешифратор 12 формирует сигнал, разрещающий работу дешифратора 13 управляющих сигнаЛов. В зависимости от вида операции...
Многоканальное устройство для сопряжения абонентов с цвм
Номер патента: 1571598
Опубликовано: 15.06.1990
Авторы: Березина, Гендельман, Геништа, Можайская
МПК: G06F 13/00
Метки: абонентов, многоканальное, сопряжения, цвм
...снимаетея, 157 598 оС выхода блока 1 управления ца вход 52 счетчика 4, вход 74 элемента И 12 и вход 76 элемента ИЛИ 14 подается сигнал, который через выход элемента ИЛИ 14 подается на счетный вход 78 счетчика 15, при этом на выходе переполнения 82 счетчика 15 появляется сигнал, а на его выходах 80-81 и входах 83-84 элемента ИЛИ-НЕ 17 устанавливается нулевой потенциал, при этом на выходе элемента ИЛИ-НЕ 17 и входе 75 элемента И 12 устанавливается положительный потенциал, разрешающий прохождение сигнала с входа 74 элемента И 12 на его выход и вход 50 счетчика 3, при этом содержимое счетчика увеличивается, а содержимое счетчика 4 уменьшается на единицу, После этого сигнал с выхода 82 счетчика 15, задержанный на элементе задержки 16,...
Устройство для сопряжения процессора с многоблочной памятью
Номер патента: 1571599
Опубликовано: 15.06.1990
Авторы: Егоров, Потапов, Шакиров
МПК: G06F 13/00
Метки: многоблочной, памятью, процессора, сопряжения
...к линии 68 сигнала ошибки процессора. В момент включения устройства 1 регистры 4 номера массива и регистрыПроцессор подает на шину (33,36)адреса адрес необходимой ячейки памяти и вырабатывает сигнал СИА, Старшие разряды адреса, поступающего с 5шины 33 адреса, поступают на вход32 дешифратора 2 сегмента всех устройств 1 сопряжения, подключенныхк данному процессору. Сигнал СИА слинии 23 поступает на. вход 46 элемента И 10 всех устройств 1 того жепроцессора. Единичный уровень на входе 66 элемента И 10 разрешает .прохождение сигнала СИА ца управляющий47 вход дешцфратора 2 сегмента, таккак в исходном состоянии триггер 7захвата приоритета сброшен и сигнал СИП в нулевом состоянии (соответственно входы 63 и 28 элемента 91571595 номера сегмента...
Устройство для сопряжения двух эвм
Номер патента: 1571600
Опубликовано: 15.06.1990
МПК: G06F 13/00
Метки: двух, сопряжения, эвм
...образом, устройство обеспечивает возможность двустороннего обмена при,уменьшении числа линий связи почти в 2 раза, при этом скорость обмена из ЭВМ 22 в ЭВМ 23 сохраняется такой же, как и в устройстве-прототипе. 1(роме того, сущест 5 15 венно сокращаются аппаратные затра-ты в блоке 2, так как из него изъят канал параллельной передачи информации из ЭВМ 23 в ЭВМ 22, упрощаются шинные формирователи 8. Формула изобретенияУстройство для сопряжения двух ЭВМ, содержащее два блока ввода-вывода, причем каждый блок ввода-вывода содержит узел приемопередающих усилителей, дешифратор адреса, дешифратор управляющих сигналов,регистр состояний, коммутатор, груп пу шинных Формирователей, при этомпервый блок. вводя-вывода содержит регистр данных...
Устройство для сопряжения источника информации с процессором
Номер патента: 1571601
Опубликовано: 15.06.1990
Автор: Сурин
МПК: G06F 13/00
Метки: информации, источника, процессором, сопряжения
...триггер чтения в состояние "1". Прямой выход триггера 12 чтения через первую линию задержки 14 выставляет запрос на вывод очередного слова из блока 2 памяти в буферный регистр 3. Если в блоке памяти есть хоть одно славо и в этот момент не идет операция записи, т,е, триггер записи находится в состоянии "0", то сигнал с выхода элемента И 13 сбрасывает в нуль триггер .12 чтения, который тем самым заносит очередное слово из блока памяти 2 в буферньй регистр 3.При съеме последнего слова с буфер-,55 ного регистра 3 .код счетчика 7 чтения совпадает с кодом счетчика 6 записи, ,и на выходе схемы 9 сравнения появит" ся сигнал равенства, который своим передним Фронтом установит счетчики 6, 7 записи и чтения в нуль и через элемент НЕ 16...
Устройство для сопряжения вычислительной машины с каналами связи
Номер патента: 1571602
Опубликовано: 15.06.1990
Авторы: Заец, Колесников, Михайлов
МПК: G06F 13/00
Метки: вычислительной, каналами, связи, сопряжения
...был обнаружен сбой блоком 2.Контроль информации между устройством сопряжения и ЦВМ организован по контролю на четность для каж-. дого слова информации и по контрольной сумме для блока информации. Передача каждого слова информации осуществляется по импульсам, заполняющим счетчик.Слово инФормации поступает через регистр 5 информации в буфер 4; на, дешифратор 8 для контроля слова информации по четности. Если контроль по четности слова информации проходит успешно, то на выходе элемента ИЛИ 24 появляется сигнал "1", который инвертируется с помощью элемента НЕ 40, и состояние элементов И 38 (открыт), 34 (закрыт), 32 (закрыт) не меняется. Проверенное на четкость слово информации через элемент И 38 поступает в сумматор 35. К счетчику 17...
Устройство для сопряжения цифровых вычислительных машин
Номер патента: 1571603
Опубликовано: 15.06.1990
Автор: Богатырев
МПК: G06F 13/36, G06F 9/50
Метки: вычислительных, машин, сопряжения, цифровых
...сигнала на входе 26, по которому через элемент ИЛИ 21 производится запуск кодера 5, осуществляющего передачу по последовательному каналу слова с регистра 6 в регистры 7 всех каналов. При записи слова н регистр 7 по заднему фронту строба приема слова во всех каналах производится запись "1" н триггер 11. При состоянии "1" триггера 11 (флаг приема слова) адресуемый абонент, сосчитав флаг приема по сигналу на входе 28 через элемент И 19, считывает с регистра 7 через магист" ральный усилитель 12 принятое слово по сигналу чтения на входе 27, по которому также производится обнуление триггера 11, По каждому стробу приема слова во всех каналах осуществляется уменьшение содержимого счетчика 13, при передаче всего пакета по всех каналах счетчик...
Устройство обмена данными для магистральной многомашинной вычислительной системы
Номер патента: 1571604
Опубликовано: 15.06.1990
Авторы: Гуткин, Предтеченский, Шеремет
МПК: G06F 13/38, G06F 15/16
Метки: вычислительной, данными, магистральной, многомашинной, обмена, системы
...к устройству 2 с номером2. Запрос на передачу данных иэ интерФейсного блока 3 устройства 2 передается в блок 4, где он Фиксируется втриггере 23 (сигнал с 1-2),В фазе с номером 2 при условии незанятости канала передачи данных блок4 занимает магистраль, устанавливаянизкий уровень на линии ВБЧ. С моментазанятия канала счет Фаз в блоке 1(Фиг. 2) и в счетчиках 5 всех устройств2 прекращается до завершения цикла передачи данных, который продолжается втечение фаэ 2-1, 2-2, 2-3 в рассматриваемом варианте устройства 2. Собственно процедура обмена и формируемые .в ее ходе реализации сигналы представлены на Фиг. 4. Запрос (сигнал Л)возникает к моменту, когда данные иадрес уже выставлены на выходе интерФейсного блока 3 устройства 2....
Устройство для подключения абонентов к вычислительной сети
Номер патента: 1571605
Опубликовано: 15.06.1990
Авторы: Подвальный, Прохончуков
МПК: G06F 13/12, G06F 15/16
Метки: абонентов, вычислительной, подключения, сети
...Чтение", Передача",В режиме нЗапись производитсяприем сообщения устройством от абонента, При необходимости передатьсообщение абонент 5 .информирует блок2 управленя сигналом готовности кпередаче (П 1 РД), нулевого уровня, Блок2 управления вырабатывает сигнал"Выбор" лишь в том случае, еслитребование на передачу от абонента5 поступило на вход блока 7 приоритета раньше, чем требование на перелачу со стороны соседнего (Р)-говычислительного модуля, иначе происходит ожидание очереди обслужива"ния, Блок 2 управления анализируетсигнал состояния триггера состоянияпервпй секции блока Ь регистров Если триггер находится в состоянии"Свободен" и блок 7 приоритета вырабатывает сигнал "Выбор", то блок2 управления вырабатывает сигналы:"Запись", который...
Устройство для сопряжения процессоров с общей шиной мультипроцессорной системы
Номер патента: 1571606
Опубликовано: 15.06.1990
Авторы: Гончаренко, Жабин, Макаров, Савченко, Ткаченко
МПК: G06F 15/16
Метки: мультипроцессорной, общей, процессоров, системы, сопряжения, шиной
...в единицу), Этот момент определяется либо путем опроса управляющим процессорным блоком 1.1 соответствующих разрядов регистров8.2. . .8.п состояний, либо Формированием сигнала прерывания для управляющего процессорного блока 1,1, который формируется при единичном значении разрядов готовности во всех подчиненных процессорных блоках 1.2,1,п. Управляющий процессорный блок11 (Фиг. 5) переключается в режимкоммуникационного процессора установкой разрядов ВР 1=1, ВР 2=0 регистра8.1 состояния (табл.2) и принимаетконфигурацию связей, показанную наФиг.б, а подчиненные процессорныеблоки 1.21.п имеют конфигурацию,представленную на Фиг.8.Программа обмена между подчиненными процессорными блоками 1,21.п, таблицы адресов регистров данных процессорных...
Устройство для определения приоритета объектов в системах с изменяющейся структурой
Номер патента: 1571608
Опубликовано: 15.06.1990
Авторы: Бороденко, Буханцов, Жорник, Нагорнов, Трубицын
МПК: G06F 13/30, G06F 9/50
Метки: изменяющейся, объектов, приоритета, системах, структурой
..."1". Поэтому на выходе элемента НЕ 16 появляется напряжение логического нуля, которое запрещает дальнейшее прохождение та 1 стовых импульсов через элемент И 17.Одновременно напряжение логической "1" с выхода дешифратора 14 первого блока 1 подается на вход и открывает элемент И 17 второго блока 1, Тактовые импульсы начинают поступать на вычитающий вход реверсивного счетчика 21 второго блока 1 и первые входы элементов И 25, соответствующие вторым разрядам всех регистров 22 (второму столбцу матрицы смежности). На вторые входы подключены элементы И выходов соответствующих вторых разрядов регистров 22 сдвига. Напряжение логической " 1" с трех разрядов, в которых записана единица, открывает соответствующие элементы И 25 и импульсы с...
Устройство для вычисления факториала числа
Номер патента: 1571609
Опубликовано: 15.06.1990
Авторы: Кузо, Помыткина, Самчинский
МПК: G06F 17/10
Метки: вычисления, факториала, числа
...устройство непосредственно реализует процесс накопления в накапливающем сумматоре 2. Количество накоплений будет на единицу меньше значения нечетного числа. "1" с выхода элемента ИЛИ 13 осуществится выключение ре- жима записи для первого вычитающего счетчика 4, включение генератора 1 импульсов, разрешение подачи импульсов с генератора 1 импульсов на вход вычитания первого вычитающего счетчика 4 и на вход накапливающего сумматора 2, А по переднему фронту сигнала на выходе элемента НЕ 17 осуществляется вычитание единицы иэ содержимого второго вычитающего счетчика 5. На- . копление в накапливающем сумматоре 2 произойдет до тех пор пока содержимое первого вычитающего счетчика 4 станет равным двоичному значению единицы, "0" с выхода второго...
Устройство для ортогонального преобразования по уолшу адамару
Номер патента: 1571610
Опубликовано: 15.06.1990
Автор: Исмагилов
МПК: G06F 17/00, G06F 17/14
Метки: адамару, ортогонального, преобразования, уолшу
...с выходов делителя 15 частоты, которые объединяются с выходным импульсом одновибратора 1 на элементе ИЛИ 18.На Фиг, 3 представлены диаграммыработы блока 7 синхронизации.На диаграммах 1 и 2 представленысоответственно сикхроимпульс, посту"пающий на вход запуска устройства, импульс с выхода элемента 12 задержки.На диаграммах 4-7 показаны соответственно сигналы с выходов генератора 13, триггера 14, делителя 15частоты, делителя 16 частоты и Формирователя 17 короткого импульса.На диаграмме 3 показан стробирующий импульс с выхода одновибратора 10.В соответствии с используемым алгоритмом над входной выборкой данных, представляемой вектор-столбцом Г размерностью И, производится следующее преобразование:(1)где Г - вектор-столбец...
Устройство для вычисления быстрого преобразования фурье
Номер патента: 1571611
Опубликовано: 15.06.1990
Авторы: Каневский, Коноплицкий, Корчев, Поваренко, Ярцун
МПК: G06F 17/14
Метки: быстрого, вычисления, преобразования, фурье
...сигсумматоры 19,р поступают таазом, что на выходе группы 15м результат, равносильный умматриц: где У(р) - значения, поступающие наобщую информационную шину6 (р=1,6,11).С информационного выхода вычислительного блока 15,5 значения поступают на вход блока 22 умножения, надругой вход которого приходят с 113 У21 значения весовых коэффициентов ипризнаков. После умножения в блоке 22умножения значения поступают в третьюобщую информационную шину 23,Группа вычислительных элементов24.р работает аналогично группе вычислительных блоков 15.р (р=1,5),Управляющие сигналы на сумматоры 28,рпоступают таким образом, что на выходе получаем значения, которые были быполучены при умножении двух матриц: где У(р) - значения, поступающие на третью общую...
Цифровой коррелятор сигналов различной доплеровской частоты
Номер патента: 1571612
Опубликовано: 15.06.1990
Автор: Обод
МПК: G06F 17/15
Метки: доплеровской, коррелятор, различной, сигналов, цифровой, частоты
...АЦП 8 проходят через блок элементов И 9; проходят через блок элементов ИЛИ 1 П и поступают на входы умножителей 30, В умножителях 11 происходит перемножение отсчетов и результат перемножения поступает на блок 15. В связи с тем, что блок элементов И 13 открыт, синхроимпульсы с выходов блока 18 делителей проходят на его выход, проходят через блок элементов ИЛИ 14 и поступают на накопители. По этим синхроимпульсам и происходит накопление результатов в блоке 15. При появлении импульса на выходе делителя 24 он проходит через 20 элемент И 27, устанавливает триггер 25 в нулевое состояние, а также проходит через элемент 29 задержки на синхровход второго регистра 21. В результате этого в регистр 21 записывается 25 код канала с максимальным...
Конвейерное вычислительное устройство
Номер патента: 1571613
Опубликовано: 15.06.1990
Авторы: Грицык, Луцык, Паленичка, Семашко
МПК: G06F 15/16, G06F 17/15, G06F 17/18 ...
Метки: вычислительное, конвейерное
...19 используются для срганизации конвейерного режима работы устройства, Функциональный преобразователь 7 осуществляет Функцию извлечения квадратного корня и может быть реализован, например, в виде постоянного запоминающего устройства, 1Для каждого отсчета сигнала локальная норма сЬ) умножается носредством перемножителя 4 на постоянный пороговый коэффициент Ы, который хранится в блоке 8 памяти. Максимальное значение у (И для 1-го отсчета сравниваеть ся с выходным значением блока 4 умножения. Если уЬ,э, АсЬ), то на выходе компаратора 5 появляется значение"1", в противном случае значение ,"О". Выходной логический сигнал . 1 компаратора 5 поступает на первый вход группы элементов И 6, состоящей иэ параллельно действующих...
Символьный коррелятор
Номер патента: 1571614
Опубликовано: 15.06.1990
Авторы: Андрофагин, Ломакина
МПК: G06F 17/15
Метки: коррелятор, символьный
...сигналы с выходов элементов ИСКЛ 0 ЧАЮЩЕЕИЛИ-НЕ 2, маскированные разряды недостигают сумматора 9,Одновременно с подачей на вход ключей второй группы элементов И 6 зна"чение весов из регистра 8 весов подается на второй вход третьей группыэлементов И 10, которое по первомувходу управляется сигналом коррекциимаски - разрешения суммирования и также выполняют функцию ключей, коммутирующих цепь передачи содержимого ячеек регистра 8 весов во второй сумматор 11, в котором накапливается значение суммы весов всех элементов эталонной строки. Сигналы с выходов обеих сумматоров 9 и 11 подаютсяна вход блока 12 деления, в которомпроизводится нормирование корреляционной суммы, т.е. деление содержимогопервого сумматора 9 на значение, полученное...
Устройство для статического анализа кодов
Номер патента: 1571615
Опубликовано: 15.06.1990
Авторы: Красиков, Любицкий, Минаев, Ткаченко
МПК: G06F 17/18
Метки: анализа, кодов, статического
...(весон) сигналов "О" и "1" для каждого блока кода, поступающего последовательно на соответствующий вход 7.1-7,ш устройства. Если в данный момент на входе 7,д 40 И=1-ш) - " 1", то записывается вес "1", в противном случае - нуля, в сумматоре 5.1 производится суммирование весов. Блоки 4. 1-4,ш предназначены для деления содержимого сумматоров 45 5. 1-5.ш на и с целью получения средней вероятности приема того или иного блока. Блок 3 определения экстремума предназначен для выбора блока 4.ш, набравшего максимальный вес в ходе 50 приема одного блока кода.Устройство работает следующим образом.На вход порогового блока 1 поступает последовательность элементарных сигналов "О" и "1" из канала снязу, В блоке 1 производится оценка сигналов....
Устройство для перевода выражений в польскую инверсную запись
Номер патента: 1571616
Опубликовано: 15.06.1990
Авторы: Водопьянов, Волков, Зайцев, Зубко, Назарьян, Одриковский
МПК: G06F 17/27
Метки: выражений, запись, инверсную, перевода, польскую
...вырабатывает управляющий сигнал ввода следующей лексической единицы но входной регистр 1 (микрокоманду г г).Если поступившая во входной регистр 1 лексическая единица есть открывающая скобка, то дешифратор 2 лексических единиц вырабатывает сигнал Х 1=1, который запускает блок 3 МПУ на выработку управляющих сигналов записи открывающейся скобки извходного регистра 1 в И разряд блока 4 памяти (микрокоманда г.г) и ввода следующей лексической единицы во входной регистр 1 (микрокоманда У).Если поступившая во входной регистр 1 лексическая единица есть закрывающая скобка нли произвольная операция, эа исключением операции плюс и минус то дешифратор 2 лексических единиц вырабатывает сигнал Х =О, Выполняемые н этом случае действия по управлению...
Устройство для контроля монтажных схем
Номер патента: 1571619
Опубликовано: 15.06.1990
Авторы: Алексеев, Логиновский
МПК: G01R 31/02, G06F 11/30
...сопротивле ния изоляции" триггер 8 режима устанавливается в соответствующее состояние.Для контроля сопротивления изоляции между проверяемой цепью и остальными 45 цепями все точки, принадлежащие контролируемой цепи, подключены к шине А, а все остальные цепи объекта - к шине Б.Цикл контроля цепи на сопротивление изоляции осуществляется в следующем порядке.1. Исходное состояние блока управления: триггер 8 режима в состоянии КОНТРОЛЬ СОПРОТИВЛЕНИЯ ИзОЛЯЦК 1 и ши ны А и Б через ключи 14 и 15 подключены к входу интегратора 20.2. Коммутаторы 24 и 25 переводятся в исходное состояние: все ключи комму 9 бтатора А разомкнуты; все ключи коммутатора Б замкнуты. Для этого из ЭВМвыдается и удерживается. сигнал "Ком-,мутатор Б" и импульс "Установка",...
Многовыходное мажоритарное устройство для исправления арифметических ошибок
Номер патента: 1571798
Опубликовано: 15.06.1990
Автор: Курочкин
МПК: G06F 11/18, H05K 10/00
Метки: арифметических, исправления, мажоритарное, многовыходное, ошибок
...переносами из предыдущих разрядов, перед подачей сигналов на мажоритарный элемент 2, формируют сигналы коррекции при ошибке в данном разряде и передают сигнал коррекции, который поступил на вход узла 1, если выполняются условия этой передачи.Экономическая эффективность состоит в том, что введение в устройство мажоритарных элементов позволяет отказаться от независимых цепей коррекции (для ошибок типа +2 и ошибок типа -2) и, следовательно, значительно сократить количество используемых элементов.Формула изобретенияМноговыходное мажоритарное устройство для исправления арифметических ошибок, содержащее и ступеней коррекции, каждая из которых, состоит из трех узлов коррекции, информационные входы первых, вторых и третьих узлов коррекции всех...
Ячейка однородной структуры
Номер патента: 1573456
Опубликовано: 23.06.1990
Авторы: Волченская, Князьков
МПК: G06F 7/00
Метки: однородной, структуры, ячейка
...На выходах Б ячеек второго столбца формируется второе частное произведение, равное сумме чисел 0000 и 1010, а на вь 1 ходах х - число 10100. На выходах Б ячеек столбца формируется третье частное произведение, равное 111110- сумма чисел 1010 и 10100. Далее с выходов Б ячеек третьего столбца полученное третье частное произведение передается без изменения через остальные ячейки на1выходы Б ячеек последнего столбца однородной структуры. Это частное произведение и является искомым произведением для рассматриваемого примера, что и требуется. Причем младший разряд числа-произведения формируется на выходе Б ячейки первой строки последнего столбца, следующий разряд - на выходе ячейки второй строки последнего столбца и т.д4. Арифметическое...
Устройство для формирования тестов
Номер патента: 1573457
Опубликовано: 23.06.1990
Авторы: Андреев, Белов, Водовозов, Лабичев, Сачков
МПК: G06F 11/26
Метки: тестов, формирования
...вывод коца из микроЭВМ, приходит по синхровходу устройства 23 на вход синхронизации блока 4.управления и от" туда поступает на входы коммутатора 32, Единичный сигнал с выхода таймера 33 присутствует на входе управления коммутатора 32 и обеспечивает прохождение синхроимпульса с входов коммутатора 32 на выходы у 4 и у 5 блока 4 управления, Далее синхроимпульс в виде сигнапа у 4 блока 4 управления прихо" дит на вход синхронизации регистра 5 и своим передним фронтом производит запись параллельной информации в регистр 5. Код. с адресных входов устройства 27 записывается в регистр 5 и с его выходов приходит на адресные входы блоков 2 и 9, При наличии сигнала низкого уровня на входах управления блоков 2, 7, 9, 17 блоки 2 и 9 нахо- дятся в...