G06F — Обработка цифровых данных с помощью электрических устройств
Устройство для отображения информации
Номер патента: 1791811
Опубликовано: 30.01.1993
Авторы: Билинский, Пономаренко
МПК: G06F 3/14
Метки: информации, отображения
...счетчики 16 и 17, триггер 19 в режим счета импульсов и разрешает третьему элементу И 24 прохождение импульсов от генератора 9 частоты для передачи информации, хранящейся в блоке 1 памяти символов, на ГИП 12. Длительность импульса,на выходе формирователя 23 равна времени, необходимому для нормального восприятия информации, отображаемой на ГИП 12,По приходу новой информации на информационный, вход 2 блока 1 памяти символов, которая записывается при наличии управляющего сигнала на входе 3 управления записью информации, сигнал управления записью информации одновременно подается и на вход элемента задержки 21. Время задержки сигнала управления равно максимальному времени, необходимому для записи информации в блок 1 памятисимволов. После...
Устройство для сортировки чисел
Номер патента: 1791812
Опубликовано: 30.01.1993
Авторы: Вдовиченко, Игнатьев, Кишенский, Христенко
МПК: G06F 7/06
Метки: сортировки, чисел
...наибольшего, на входе 17 должен быть установлен (и поддерживаться в течение ввода всех чисел данного массива) нулевой потенциал. При выводе младшими числами вперед - единичный потенциал на входе 17. При нулевом потенциале на входе 17 появление сигнала начала массива на входе 15 вызывает срабатывание элемента И 23 и устанавливает триггер 25 в единичное состояние, которое поддерживается в течение всего текущего ввода массива чисел, С приходом первого тактового импульса, задержанного на время установки триггера 25, триггер 8 первого узла сравнения устанавливается в единичное состояние; впоследствии по мере поступле ния тактовых импульсов триггеры 8 и 9 блоков 1 последовательно заполняются "единицами", определяя режим работы устройства...
Устройство для деления чисел на константу типа 2 + 1
Номер патента: 1791813
Опубликовано: 30.01.1993
Авторы: Дрозд, Кузнецова, Полин
МПК: G06F 7/52
Метки: деления, константу, типа, чисел
...разрядов сумматора 6соединены с соответствующими входами1791813 10 15 20 А/(2 +1)=Х А=-2 Х+Х. 45 50 55 делителя на 2 7, выходы остатка которогосоединены с первыми входами соответствующих элементов И группы 8, выходы которых являются выходами 15 остатка результата устройства, выход младшего разряда промежуточного регистра 2 соединен с первым входом элемента ИСКЛОЧАЮЩЕЕ ИЛИ 4, второй вход которого соединен с информационным входом млад- щего разряда промежуточного регистра 2, выход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 4 соединен с выходом старшего разряда остатка результата устройства 15 и с первым прямым входом элемента И-НЕ 10, второй прямой вход которого соединен с первым входом первого элемента И группы 8, инверсный выход заема счетчика 9...
Устройство для сравнения нечетных величин
Номер патента: 1791814
Опубликовано: 30.01.1993
Метки: величин, нечетных, сравнения
...с первыми входами третьего и четвертого блоков сравнения и соединен с выходом блока вычитания, а выход соединен с первым входом третьего элемента И, второй вход которого соединен с выходом четвертого блока сравнения, последовательно соединенные второй ДСЧ, вход которого соединен с входом первого ДСЧ, и второй формирователь левой границы, выход которого соединен со вторым входом третьего блока сравнения, первый и второй выходы которого соединены соответственно с первым входом четвертого элемента И и с первым прямым входом второго элемента И, а также второй формирователь правой границы, вход которого соединен с выходом второго ДСЧ, а выход соединен со вторым входом четвертого блока сравнения, второй выход которого соединен со вторым...
Устройство для сравнения двух нечетких величин
Номер патента: 1791815
Опубликовано: 30.01.1993
Автор: Анисимов
Метки: величин, двух, нечетких, сравнения
...цифровой форме поступает на другую группу входов блока памяти функции принадлежности 16. Сигнал с ГПН 3, соответствующий изменению величины Ь, поступает на вход аналогового компаратора 8, Аналоговый компаратор 8 сравнивает величины рд(а) и рв(Ь), При этом еслирд(Ь)рв(Ь), то открывается ключ 4 для прохождения сигнала рвЬ), в противном случае открывается ключ 10, разрешая прохождение сигнала,ид(а). Таким образом, на выходе элемента 9 сборки формируется сигнал, соответствующий величине с=гпп( рд(а), рв(Ь. Величина с преобразуется в цифровую форму АЦП 11 и поступает на входы блоков определения минимума 12 и 25, на другие группы входов которых поступают соответственно сигналы ря(а,Ь) и 1-рв(аЬ) с выхода блока памяти функции принадлежности 16...
Цифровой интегратор
Номер патента: 1791816
Опубликовано: 30.01.1993
МПК: G06F 7/64
Метки: интегратор, цифровой
...40 45 с погрешностью, не превышающей единицы младшего разряда выходного кода. При нулевом начальном состоянии накапливающего сумматора 7 (эпюра Оз) указанная погрешность всегда отрицательна, и ее максимальное абсолютное значение равно-и 31смаке=1 2, Для л=5, гумакс = - (код в на 32капливающем сумматоре 7 11111).При произвольном начальном состоянии накапливающего сумматора 7 погрешность в общем случае будет разнополярной, и ее максимальное абсолютное значение тока может быть близко к единице, а среднее значение ошибки не скомпенсировано, Поэтому в предложенном цифровом интеграторе перед началом пересчета по входам установки в единицу и в ноль 15 в накапливающий сумматор 7 заносят код 10111, т,е, триггеры Н-го разряда и разрядов с...
Устройство микропрограммного управления
Номер патента: 1791817
Опубликовано: 30.01.1993
Автор: Меркуль
МПК: G06F 9/22
Метки: микропрограммного
...устройство переходит в состояние А 6, в противном случае - в состояние А 4.В состоянии А 4 проверяется условиеВ 4=1 (код идентификации принадлежности информации соответствует 11), и ри вы и олнении которого устройство переходит в состояние А 7, в противном случае - в состояние А 10.+2, , а регистра 3;- изменение через элемент ИЛИ 12 кодана регистре адреса 1 на+1;- запуск через элементы И 10 и ИЛИ 13блока 7 элементов задержки;- устройство переходит в состояние А 1.В состоянии А 6 сигналом С 4 через элемент ИЛИ 13 производится: занесение кода,установленного на регистре 3 (разряды 1, 2,), в регистр адреса 1, запуск через элементы И 10 и ИЛИ 13 блока 7 элементовзадержки и переход устройства в состояниеА 1.В состоянии А 7 производится...
Устройство для контроля остаточного кода по модулю три
Номер патента: 1791818
Опубликовано: 30.01.1993
МПК: G06F 11/10
Метки: кода, модулю, остаточного, три
...2, 3, . Устройство по еляет результат от четного2 е +1дов: У 2 К=( Х Х 2) МОДЭ, от нечетного числа ра я.,2 е + 1к + 1 = ( (Х 2 е -. 2 22+ 2 )уОДЭ+ Х Х 2 ) сх УОДЭ)МОДЭ,(Х 2 е+2+У 2 к) УОДЭ,/ где Х - фиктивная переменная, 1= 1, 2 е+1. 20Таким образом, п ри ненулевом 2 К+1 разряде необходима коррекция У 2 к. При этом необходимо выполнить преобразования У 2 к=(00,01,10) ь У 2 к+1=(01.10.00), Так как У 2 к представляется в последовательном виде, то необходимо запоминание младшего разряда и, чтобы не потерять в быстровии устроиства, коррекция одится на втором полутакте работы произви У 2 к+1 представляется в параллельнойформе.Устройство содеркит блок вычислеьостаточного кода по модулю три для 2 К вдов 1, группу информационных входов 2,...
Устройство для проверки правильности монтажа
Номер патента: 1791819
Опубликовано: 30.01.1993
Автор: Черный
МПК: G06F 11/22
Метки: монтажа, правильности, проверки
...сигнал с единичного выхода триггера 5 (диаграмма 28) поступает на второй вход элемента И 3, давая возможность очередному импульсу генератора 4 (диаграмма 29) пройти на счетный вход счетчика 6 и изменить состояние его выходов (диаграмма 30), Выходные сигналы счетчика 6, преобразованные дешифраторами 11, 19, 20, 21, устанавливают коммутаторы 1, 22, 24, 25 в состояния (диаграмма 31), соответствующие условиям проверки монтаЖа первого канала аппаратуры 26: через коммутатор 22 на вход первогоканала поступает один из фиксированных сигналов генератора 12 (диаграмма 32), через коммутатор 1 на один из входов блока 13 нормирования поступает выходной сигнал того же канала (диаграмма 33), коммутатор 24 соединяет соответствующий выходблока 13...
Многопроцессорная вычислительная система
Номер патента: 1792540
Опубликовано: 30.01.1993
Авторы: Артур, Витор, Вэллас, Джеймс, Джордж, Ричард, Эльмер
МПК: G06F 15/16
Метки: вычислительная, многопроцессорная
...убываютри микросекунды проходят без ответа отщим) счетом выходного адресного счетчика запрошенной ведомой подсистемы, то цикл 20 28 адреса, сйстемной шйны 13 прекращается. Если од-: . 3) разрешает блоку сравнения 44 выполна из других подсистем е режиме ведущего нять сравнения данных на информационной устройстаа запрашивает доступ к систем- магистрали 32 общейсистемнойшины; ной шине 13 ине получает ответа за 5 мик-:4) управляет ответами устройства 6 на росекунд, то цикл системной шины 13 25 команды отйодсистем 1; прекращается. Если инициирован цикл счи-5) управляет Специальными операциятывания устройства 6 и ожидаемый ответ- " ми Системной,шины 13 воеремялогического ный циклсистемной шины 13 (вторая: тестирования 0(Т и инициализации при...
Генератор дискретных базисных функций аристова
Номер патента: 1793435
Опубликовано: 07.02.1993
Автор: Аристов
МПК: G06F 1/02
Метки: аристова, базисных, генератор, дискретных, функций
...номера генерируемой 50 функции генератора, введен и-разрядный параллельный регистр, причем выходы и разрядов второго счетчика соединены с информационными входами блока элементов И, управляющий вход которого соединен с выходом переполнения первого счетчика и входы сброса параллельного регистра, групповой выход блока элементов И соединен с первым входом сумматора по модулю И,выход которого соединен с информационным входом параллельного регистра, вход синхронизации. которого соединен с входом тактовых импульсов генератора, а выход соединен со вторым входом сумматора по модулю М.На фиг, 1 приведена функциональная схема генератора для М 5; на фиг. 2 - временные диаграммы, поясняющие работу генератора.Предлагаемый генератор реализует...
Модуль матричного коммутатора
Номер патента: 1793436
Опубликовано: 07.02.1993
Авторы: Болдырев, Галицкий, Копылов, Мельников, Харько
МПК: G06F 15/16, G06F 7/00
Метки: коммутатора, матричного, модуль
...- 21.4 1-й ( = 1,5) блок организации очереди сообщений (БООС) (фиг. 2) содержит с первого по Крегистры 22.1-22. К,где К - глубина очереди сообщений, группуиз (К) блока элементов ИЛИ 23.1 - 23.К,первую группу из элементов И 241-24.К,вторую группуиз К элементов И 25,1-25.К,группу из К элементов ИЛИ 26,1-26,К, демультиплексор 27, первый элемент И 28,второй элемент И 29, элемент НЕ 30, элемент ИЛИ 31, элемент задержки 32, регистр33 глубины очереди,Блок анализа очереди сообщений (фиг,3) содержит с первого по десятый элементысравнения 34.1-34.10, элемент ИЛИ 35,узел 36 постоянной памяти.Назначение основных элементов и узлов модуля состоит в следующем.Блоки 1.1-1.5 организации очереди сообщений предназначены для организацииочередей...
Устройство для сортировки чисел
Номер патента: 1793437
Опубликовано: 07.02.1993
Авторы: Вдовиченко, Каменский, Кишенский, Христенко
МПК: G06F 7/02
Метки: сортировки, чисел
...увеличивается на единицу. Сигнал с элемента И 13, кроме того, поступает на счетный вход элемента -счетчика 12, содержимое которого уменьшается с каждым синхроимпульсом на единицу, отсчитывая таким образом текущее число чисел массива. 30 После окончания ввода массива с вводом последнего числа одновременно с записью его (увеличение на единицу соответствующего счетчика 5) сигналом с 35 элемента 13 счетчик 12 устанавливается в нулевое состояние, в результате чего на его выходе появляется положительный потенциал, снимая положительный потенциал с входа элемента И 13 и тем самым запрещая 40 прохождение синхроимпульсов на вход устройства. Этот же положительный сигнал с выхода счетчика поступает на элемент И 14 и, совпадая с. положительным...
Устройство для сортировки чисел
Номер патента: 1793438
Опубликовано: 07.02.1993
Авторы: Гайда, Ищенко, Кожемяко, Кутаев, Мартынюк, Степанов
МПК: G06F 7/06
Метки: сортировки, чисел
...522 и 524 элементов И блоков 511,.,51 к объединены и подключены таким образом, что (в) входы элемента ИЛИ 541 блока 51 подключены к выходам (2 К)-х элементов И 55 групп 522 и 52 д элементов И блоков 511, ,51 к, (п 1-1) входы элемента ИЛИ 542 - к выходам 21-х элементов И 55 групп 522 и 524 элементов И блоков 51151 к, Выходы элементов ИЛИ 531 и 532 блока 51 подключены к суммирующим входам 21-1)-го и 2 Е-го счетчиков 515 п 1 соответственно, а выходы элементов ИЛИ 541 и 542 - к вычитающим входам (2 К)-го и 2 К-го счетчиков 515 п соответственно.Блок 21 загрузки номеров чисел в счетчики (фиг. 4) содержит счетчик 56 и р демультиплексоров 57157 р(где р = о 92 гп), причем вход сброса и суммирующий вход счетчика 56 подключены к входам начальной...
Преобразователь параллельного двоичного кода в число импульсный код
Номер патента: 1793439
Опубликовано: 07.02.1993
Автор: Феофилактов
МПК: G06F 7/62
Метки: двоичного, импульсный, код, кода, параллельного, число
...импульсов, соответствующим введенному коду во вход устройства, тогда по срезу последнего импульса на (и+1)-м входе элемента ИЛИ 9 также устанавливается ноль. Поэтому на инют информационные входы реверсивногосчетчика,Работа устройства,При включении устройства на выходе5 блока 10 вырабатывается единичный импульс начальной установки, который черезэлементы ИЛИ 11 и 6 производит начальнуюустановку триггеров 3, 4 и 12, а также блока1 и счетчика 16. При этом на всех выходахсчетчика и его входе 17 устанавливаютсянули. С выхода триггера 3 единичным потенциалом производится начальная установкатриггера 2. С вьхода триггера 12 нулевымпотенциалом запирается элемент И 13, поэ 15 тому на выходе устройства устанавливаетсяноль, Так как на всех...
Устройство приоритетного прерывания
Номер патента: 1793440
Опубликовано: 07.02.1993
МПК: G06F 9/46
Метки: прерывания, приоритетного
...линии ботки запроса первого блока 2 приоритета. 45 АДОАД 7 0-шины; Далее на выходе элеДанный сигнал уотанавливаеттриггер й.ти. мента 20 авдержки появляется сигнал Отвела 36 в единичное состояние и на инверс- та 21 устройства йру, Процессор ном выходе триггера О-типа Зб и принимает адрес вектора прерывания 24 и соответственнопервомвыходевторогоузла. снимает сигналы 3. 4. При этом на выходе обработки запроса первого блока 2 приори элемента И-НЕ 37 и соответственно на втотета появляется сигнал низкОго уровня, по- ром. выходе второго узла обработки запроса ступающий на второй вход элемейта И 14. первого блока 2 приоритета появляется сигСигнал низкого уровня на выходе элемента нал высокого уровня, по фронту которого И 14, поступая на...
Устройство для контроля цифровых блоков
Номер патента: 1793441
Опубликовано: 07.02.1993
Авторы: Канцлер, Никитин, Сватов
МПК: G06F 11/26
...соединены с соответствующи(эналогично по входу 01)дО ми выходами блока инвертора, группаИз приведенных примеров видно, что входов которого соединена с соответствую- достоверность контроля зависитот структу- ., щими выходами контролируемого бока, вырц сбоев в выходных наборах. Это опреде- ход генератора импульсов соединен с ляется ограниченной информационной синхровходом четвертого регистра, Причем глубиной (одним разрядом) и особенностью 35 блок инверторов содержит группу элеменработы двустабильных элементов схемы об- тов инверсии, входы которых составляют наружения ошибок, используемых в прото- группувходовблокаинверторов, выходы котипе(1-я ступень регистра 4),: торого являются выходами соответств юУЦелью изобретения являегся повыше-...
Устройство для анализа частоты использования блоков информации в вычислительных комплексах
Номер патента: 1793442
Опубликовано: 07.02.1993
Авторы: Буркин, Вдовиченко, Кишенский, Христенко
МПК: G06F 13/00
Метки: анализа, блоков, вычислительных, информации, использования, комплексах, частоты
...входом сумматора 35, второй вход которого подключен к установочному входу блока 5 (для всех блоков 5 этот вход задает код "единицы"), Выход блока 35 соединен с вторыми информационными входами всех блоков 36,Устройство работает следующим образом,В исходном состоянии все счетчики " групп 161-1 бз и все ячейки памяти блоковпамяти ЗЗ в блоках анализа 51-5 з обнулены, триггер 7 - также в нулевом состоянии, генератор 12 не формирует импульсов; счетчик 13 - также в нулевом состоянии.В режиме анализа на информационные входы 19 и 20 регистров 1 и 2 подаются соответственно код адреса блока информации, к которому поступает запрос, и код источника запроса (например, номер одного из процессоров, запрашивающих данный блок информации). Сигналом...
Модуль многокаскадной коммутационной системы
Номер патента: 1793443
Опубликовано: 07.02.1993
Автор: Витиска
МПК: G06F 15/16
Метки: коммутационной, многокаскадной, модуль, системы
...1 в модуле 50,В то же время этот сигнал проключения появится на первой и третьей горизонтальной коммутируемой шине 1 данного модуля 50. так как в нем в узлах, обозначенных кружочками, элементы И 40, 41 будут открыты и потенциал с них откроет соответствующие ключевые транзисторы 42, 43, которые, в свою очередь, возбудят соответствующие управляющие входы 6 и 7 матрицы 4 фиксации запросов. С этого момента формируются поочередно сигналы на тактируемых входах 10; 11 и 12 на всех модулях 50-58 коммутационной системы, При этом после формирования сигнала на тактируемом входе.10 запоминаются все возможные каналы между возбужденными управляющими входами 6 и 7 в матрицах 4 фиксации запросов каждого модуля 50 - 58.Действительно, в узлах 14 фиксации...
Устройство для контроля электрического монтажа
Номер патента: 1794258
Опубликовано: 07.02.1993
Авторы: Балиашвили, Гусев, Якубович
МПК: G06F 11/22
Метки: монтажа, электрического
...случай обрыва, например,в шестой ячейке 13 опроса не соединеныпервый и второй входы устройства, Схема25 запускается, и когда счетчик 2 достигает дошести, то на шестом выходе дешифраторапоявится сигнал логического "0", Шестойсветодиод в блоке индикации загорится. Вэто же время сигнал логического "0" с выхо 30 35 40 Формула изобретенияУстройство для контроля электрического монтажа, содержащее генератор такто вых импульсов, выход которого соединен со счетным входом счетчика, разрядные выходы которого соединены с информационными входами дешифратора, п+1)-й выход которого, где и - число контролируемых ли ний монтажа, соединен с первым входом элемента И, выход которого соединен с вхо дом останова генератора тактовых импульсов, второй...
Генератор базисных функций
Номер патента: 1795441
Опубликовано: 15.02.1993
Автор: Турко
МПК: G06F 1/02
Метки: базисных, генератор, функций
...11/(Рх)воИ Р)Для частного случая Й=5 матрица ДЭФ имеет вид: 9/Ю ЧЧ 9/ 1/о 1/1 Щ 2 ЩЗ Р/4У 1 о 11/2 У 4 1 У 1 1 УЗ щ(о ЧЗ щ 1 щ/4 р 21 11/о 1/14 ЧУЗ Ч 1/2 Щ/1 К моделям дискретных экспоненциальных функций можно перейти, используя соотношение (1) и произведя замену мнимой единицы ) на значение действительной единицы:10 бет,р,х) = Сов 2 л /й)рх + 51 п(2 л/й)рх= 2 31 п( л /4 + (2 л /й)рх, (5)Значения всех функций системы (5) формируются из й отсчетов тригонометрической функции/231 п л /4+ 1(2 л /й), (6) где 1=0,1 Й - 1 - номер отсчета,Моделям ДЭФ присущи основные свойства ДЭФ: а) матрица моделей ДЭФ - симметрическая;б) модель ДЭФ - периодическая функ 15 ция с периодом й;в) среднее значение модели ДЭФ прир=О равно нулю;г) система моделей...
Устройство для задержки информации с контролем
Номер патента: 1795442
Опубликовано: 15.02.1993
Авторы: Вдовиченко, Каменский, Кишенский, Христенко
МПК: G06F 1/12
Метки: задержки, информации, контролем
...случае, когда для некоторого слова сигналы с выходов 39 и 40 - единичные, (что говорит о корректности данного слова), появляется положительный потенциал на выходе соответствующего элемента И 45, который поступает на вход шифратора 48 и, инвертируясь на соответствующем элементе НЕ 46, запрещает формирование положительных сигналов на выходах элементов И 47, связанных с выходами элементов И 45 слов, находящихся дальше от текущего, чем данное слово. Таким образом, совокупность сигналов на входах дешифратора 48 представляет собой позиционный код (типа "Оо 0100"), где место "единицы" отражает позицию ближайшего корректно воспроизведенного слова относительно текущего. Шифратор 48 преобразует позиционный код в двоичный, который поступает на...
Устройство для ввода информации
Номер патента: 1795443
Опубликовано: 15.02.1993
Авторы: Викторов, Полянин, Смирнов, Тикменов
МПК: G06F 3/00
Метки: ввода, информации
...изображения из блока 21 оперативной памяти на вход 26 устройства подается команда чтения фрагмента информации из устройства, по которой активизируется пятый выход дешифратора 1, сигнал с этого выхода поступает на второй управляющий вход мультиплексора 14, а через элемент ИЛИ 17 - на управляющий вход мультиплексора 25 и на второй управляющий вход блока 21 оперативной памяти, что позволяет передать адрес элемента изображения с выходов счетчиков 10 и 11 через четвертый ипятый информационные входы мультиплексора 14 на адресный вход блока 21 оперативной памяти, передать сигнал обращения со входа 32 устройства через мультиплексор25 на первый управляющий вход блока 21оперативной памяти, а также перевести блок 21 оперативной памяти в режим...
Устройство для отображения графической информации на экране электронно-лучевой трубки
Номер патента: 1795444
Опубликовано: 15.02.1993
Автор: Абросимов
МПК: G06F 3/153
Метки: графической, информации, отображения, трубки, экране, электронно-лучевой
...в соответствии с поступлением управляющихсигналов по выходам 18.1 - 18,М соответст 50 венно.Блоки 47, 48, 49, 50 обеспечивают выполнение операций масштабирования значений функций в соответствии ссоотношением (1).55 Переключатель 51 обеспечивает приподключении своего выхода 52 ко входу 53для немасштабированной передачи значения функции, при подключении ко входу 54осуществляется передача логарифмироеанного значения функции, при подключении50 ко входу 55 осуществляется передача значений функции, преобразованного в соответствии с соотношением (1), Выбор варианта переключения производит пользователь подачей соответствующего сигнала на вход 14,Блок 8 обеспечивает поочередное во времени подключение выхода 52 переключателя 51 к...
Устройство для отображения информации на экране электронно лучевого индикатора
Номер патента: 1795445
Опубликовано: 15.02.1993
Авторы: Волков, Сироткин, Урбанович
МПК: G06F 3/153
Метки: индикатора, информации, лучевого, отображения, экране, электронно
...Д-триггера 12 тактовые 10 импульсы с частотой 1/2 высокой частотыпоступают на счетный вход Д-триггера 13, который тоже используется в качестве делителя частоты. С выхода Д-триггера 13 тактовые импульсы с частотой 1/4 высокой 15 частоты поступают на счетный вход Д-триг-.гера 14, который используется в качестве делителя частоты и на вход элемента ИИЛИ-НЕ 17. С выхода элемента И - ИЛИ-НЕ 17 тактовые импульсы не синхрониэирова ны с телевизионным сигналом,поступают на контроллер 9 и на регистр 7,Контроллер 9 формирует внутренние строчные "НЯУГчС" и кадровые "ЧЯУМС" синхроимпульсы.25 Внутренние строчные синхроимпульсы"НЯУИС" поступают на счетный вход Д- триггера 15, где происходит синхронизация внутренних "НЯУЯС" и внешних ССИ строчных...
Многоканальное устройство для сравнения кодов
Номер патента: 1795446
Опубликовано: 15.02.1993
Авторы: Друз, Рукоданов, Сметанин
МПК: G06F 7/02
Метки: кодов, многоканальное, сравнения
...П-му каналу кодограммы в первый раз ее биты не совпадают с битами, хранящимися в ячейках блока 19 памяти, При несовпадении бит на входах элемента сравнения 20 на его выходе формируется единичный сигнал, который открывает элемент И 16 и через элемент НЕ 7 устанавливает режим обнуления ячейки данного канала в блоке 11 суммирования, Импульс с третьего выхода распределителя 8 через элементы И 16, ИЛИ 17 записывает нулевой код, т.е, сбрасывает в нуль ячейку блока 11, адресуемую счетчиком 4. Импульс с четвертого выхода распределителя 8 сбрасывает в нуль триггер 12.При этом на восьмом выходе распределителя 8 устанавливается нулевой потенциальный сигнал, соответствующий режиму записи информации на входе запись/чтение блока 19 памяти. Импульс с...
Устройство для поиска данных
Номер патента: 1795447
Опубликовано: 15.02.1993
Авторы: Белан, Герасименко
МПК: G06F 7/06
...11 первоначально записан код с числа К 1, то на выходе дешифратора 36 присутствует нулевой сигнал, который открывает по инверсному входу элемент И 28 и закрывает по третьему входу элемент И 24, Поступление по информационному входу 40 символа из запоминающего устройства сопровождается сигналом считывания по управляющему входу 41 устройства, который устанавливается в нулевое состояние триггер 37 и через элемент ЗЗ задержки поступает на вторые входы элементов И 24, 27, 28, Элемент 33 обеспечивает задержку сигнала на время, достаточное для сравнения выбранного из памяти символа с символами, занесенными в регистры 1, формирования кода номера совпавшего символа признака на выходе шифратора 8 и сравнения его на схеме 16 с кодом,...
Вычислитель рангов
Номер патента: 1795448
Опубликовано: 15.02.1993
МПК: G06F 7/06
Метки: вычислитель, рангов
...критерию "существенные отличия".Изобретение поясняется чертежом, где изображена блок-схема вычислителя рангов.Устройство содеркит регистр сдвига 1 С отводами от каждой ячейки, первую группу компараторов 2, 3,4 и 5, сумматор 6, элементы "НЕ" 7, 8, 9, 10, группу элементов задержки 11, 12, 13, 14 и 15, вторую руппу компаратороа 16, 17, 18 и 19, трехвходовые сумматоры 20, 21, 22, 23, причем информационный вход регистра сдвига является информационным входом устройства,Устройство работает следующим образом,Выход первого разряда сдвигового регистра 1 соединен с первыми входами компараторов 2, 3, 4 и 5 первой группы, второй вход 1-го компаратора группы, где 1=1(К), К - количество сортируемых чисел, подключен к выходу (1+1)-го...
Устройство для сортировки чисел
Номер патента: 1795449
Опубликовано: 15.02.1993
Авторы: Кишенский, Кузьмин, Панова, Христенко
МПК: G06F 7/06
Метки: сортировки, чисел
...1, соответствующий коммутатор 4 знака коммутирует на выходы либо непосредственно информационные разряды числа с входа 2, либо инвертированные значения информационных разрядов с выходов элементов НЕ 3.510 15 20 25 30 35 40 45 5055 Коды с блоков б поступают на блоки сравнения 10, конструктивно образующие треугольную матрицу, причем выход 1-го На блоки сравнения 5 числа поступают в следующем формате: старшие раэряды - разряды ранга; далее - инвертированный знаковый разряд; младшие разряды - информационные разряды числа, Таким образом, реализуется следующий принцип: числа большего ранга заведомо больше любых чисел низших рангов; для чисел одного ранга положительные числа больше любых отрицательных независимо от абсолютного значения; из...
Устройство для сортировки информации
Номер патента: 1795450
Опубликовано: 15.02.1993
МПК: G06F 7/06
Метки: информации, сортировки
...на информационный вход ивход записи блока 4 памяти.На фиг, 3 обозначены: а-в - сигналы,соответственно, ПР, 04, НУ.; г-д - тактирую. щие импульсы, соответственно, Т 1, Т 2; е -сигнал сброса счетчика 1 на выходец.4 блока 9; ж - сигнал инкремента счетчика навыходе 9.1; з - состояние регистра 2; и -выход блока 4 памяти; к - выход переносасчетчика 1.На фиг. 4 обозначены; а - сигнал НУ; б,в - импульсы Т 1, Т 2; Г - сигнал 04; д - выходблока 4 памяти; е - выход триггера 6; ж -выход коммутатора 7,Реализованный вариант предлагаемогоустройства предназначен для сортировкиинформации, состоящей максимум из 2568-разрядных байтов. Счетчик 1 выполнен наК 555 ИЕ 7, регистры 2,3 - на основеК 555 ТМ 8, блок 4 памяти - на КР 564 РУ 2.Блок 5 сравнения...