G06F — Обработка цифровых данных с помощью электрических устройств
Устройство для прерывания резервированной вычислительной системы
Номер патента: 1824636
Опубликовано: 30.06.1993
Авторы: Васильев, Гребенюк, Матов, Шевченко
МПК: G06F 9/46
Метки: вычислительной, прерывания, резервированной, системы
...сигналу "Выдача" микропроцессорной системы на базе К 580 ВМ 80.Код маски с выходов регистра 2 поступает на входы блока 12 элементов И, через которые осуществляется фильтрация сигналов запросов на прерывания, поступающих с входов 29.1 запросов. При этом любой незамаскированный сигнал запроса поступает на О-входы регистра 3 запросов,Если в регистре 3 сигналы запросов отсутствуют, то блок 9 приоритета запроса закрывает блок 19 магистральных элементов, запрещает выработку сигнала подтверждения прерывания через элемент ИЛИ 17 и разрешает выработку сигнала разрешения прерывания на выходе элемента И 14.При поступлении сигналов запросов прерывания с выходов блока 12 элементов И происход",т их запоминание в регистре 3, Однако запрос после...
Устройство для управления обслуживанием запросов
Номер патента: 1824637
Опубликовано: 30.06.1993
Авторы: Бек, Тимонькин, Ткаченко, Харченко, Чернышов
МПК: G06F 9/46
Метки: запросов, обслуживанием
...и предотвращая их повторную запись,Вновь поступившие в регистр 9 сигналы запросов проходят через блок элементов И 11 и поступают на входы регистров 1.1-1.п, однако записаны они будут только в регистр 1,2, так как очередной синхроимпульс пройдет со входа 13 только через элемент И 4.2, открытый нулевым сигналом с выхода элемента ИЛИ 2,2 и единичным сигналом с выхода элемента ИЛИ 2,1.Одновременно по этому же синхроимпульсу в регистр 9 запишутся вновь поступившие сигналы запросов, а в регистр 8 - сигналы запросов, поступивших на предыдущем такте,Далее устройство функционирует аналогично. При этом запросы, поступившие на очередном такте, записываются в следующий свободный регистр 1, в порядке возрастания номеров, т,е, выстраиваются в...
Устройство для контроля логических блоков
Номер патента: 1824638
Опубликовано: 30.06.1993
Авторы: Воронов, Лосев, Рысованый, Тимченко
МПК: G06F 11/26
Метки: блоков, логических
...контакт является пходом блока 32, поэ тому для определения следующего выходамультивибратоо 6 будет формировать импульсы до тех пор, пока на выходе мультиплексора 8 появится единичный сигнал, запрещающий прохождение импульсов че рез элемент запрета 30, Третий контакт, адрес которого установлен на адресных входах мультиплексоров 12 и 13, является выходом блока 32, поэтому на выходе мультиплексора 12 присутствует единичный сиг нал, фиксируемый триггером 27 по фронтусинхроимпульса с задержкой т через элемент задержки 29(фиг.2,3), При наличии сигнала высокого уровня на входе В и изменении сигнала на входе А иэ 1 в 0 муль тивибратор 11 формирует последовательность импульсов (фиг.2,3) до тех пор, пока низкий уровень на выходе...
Устройство сопряжения источника и приемника информации
Номер патента: 1824639
Опубликовано: 30.06.1993
МПК: G06F 13/00
Метки: информации, источника, приемника, сопряжения
...в блок 1 памяти через схему ИЛИ 15. Обнуление сигнала конца записи триггера 12 происходит первым сигналом управления на входе 14 массива записи следующего измерительного цикла. При этом триггер 11. определяющий зону записи/считывания блока 1 памяти. изменяет свое состояние на противоположное, Одновременно с процессом записи информации в нулевую зону блока 1 памяти приемник информации направляет запросы за данными по входу 6, которые, поступая на вход разрешения чтения блока 1 памяти, подключают к информационным выходам 3 устройства данные, считанные из первой зоны блока 1 памяти по адресу, сформированному на счетчике 7. Старший разряд адреса считывания из блока 1 памяти задается через мультиплексор 4 выходным сигналом инверсного...
Станция локальной сети
Номер патента: 1824640
Опубликовано: 30.06.1993
Авторы: Ковш, Севрукевич
МПК: G06F 13/00
Метки: локальной, сети, станция
...Формирует слова данных, По окончании форлирпвания слова данных блока 7 вырабатывает сигнал запрос з записи, поступающий на вход первого 5 контроллера прямоо доступа. Получив сигнал запроса записи, контроллер 5 осуществляет захват внутренних шин станции, предварительно определив, что внутренние шины не испольэуюгся кзким-либо другим блоком станции. Захватив пнутренние шины, контроллер 5 Формирует сигнал строба записи, поступающий и блок 7. При получении этого сигнала слово,данных с информационных выходов блока 7 поступает на внутреннюю шину данных и контроллер 7 сбрасывает сигнал запроса записи.Затем с адресных выхп,ов контроллера 5 на внутреннюю шину адреса поступает код адреса ячейки памяти, по которому производится запись слова...
Устройство для сопряжения эвм с телефонной линией связи
Номер патента: 1825427
Опубликовано: 30.06.1993
МПК: G06F 13/42
Метки: линией, связи, сопряжения, телефонной, эвм
...указания адреса, производится также выработка сигнала разрешения адреса АЕМ для осуществления прямого доступа к памяти процессора, Информация иэ памяти 2 поступает в блок 1 на регистр А, первые три разряда которого используются для формирования частоты модуляции сигнала (синусоидальный сигнал), Модулированный сигнал поступает в цифроаналоговый преобразователь 6, откуда в виде кодовых посылок поступает в телефонную линию связи. Устройство для сопряжения гальванически развязано с телефонной линией связи с помощью трансформатора, что обеспечивает независимость ет помех в этой линии, возникающих при скачках питания. Для формирования вызова в линию используется регистр С блока 1, который управляет формированием сигнала замыкания и...
Ячейка обработки нечеткой информации
Номер патента: 1827670
Опубликовано: 15.07.1993
Авторы: Куприянов, Пантелеев, Чуев
МПК: G06F 7/00
Метки: информации, нечеткой, ячейка
...ключа 8 подключен к аноду первого диода 6, выходу второго ключа 9, и к выходу третьего ключа 11, управляющий вход которого подключен ковторомууправляющему входу 12 ячейки, информационный вход третьего ключа 11 соединен с выходом четвертого зеркала 13 тока, общий вывод которого подключен к положительному потенциалу, а вход к первому выходу пятого зеркала 14 тока и аноду второго диода 15, катод которого подключен к первому выходу второго зеркала 3 тока и ко входу пятого зеркала 14 тока, общий выход которого подключен к нулевому потенциалу, а второй выход к информационному входу второго ключа 9.Рассмотрим работу ячейки обработки нечеткой информации, Ячейка может функционировать в трех режимах, соответствующих выполнению операций:...
Устройство для сложения по модулю три
Номер патента: 1827671
Опубликовано: 15.07.1993
Авторы: Авгуль, Гришанович, Костеневич, Торбунов
МПК: G06F 7/49
...1) операндов, а на входы 11,12 и 13 - младшие разряды (х 2, у 2, лг) операндов. На выходах устройства формируется двухразряднцй двоичный код 8=2 г 1+г 2 сложения трех чисел Х, У, 2 по модулю три, т.е, В=(Х+У+2)глобЗ. При этом на выходе 14 реализуется старший разряд40 50 55 вторым входом первого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ и выходом первого элемента сложения по модулю два, третий вход которого соединен с входом старшего разряда третьего операнда устройства, вход младщего разряда которого соединен с третьим входом второго элемента сложения по модулю два, выход которого соединен с третьим входом третьего мажоритарного элемента и первым входом второго элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, второй вход которого соединен с выходом первого мажоритарного...
Одноразрядный четверичный сумматор
Номер патента: 1827672
Опубликовано: 15.07.1993
Авторы: Авгуль, Костеневич, Супрун, Фурашов
МПК: G06F 7/50
Метки: одноразрядный, сумматор, четверичный
...1-й четверичной цифры, выход первого элемента СЛОЖЕНИЕ ПО МОДУЛЮ ДВА соединен с выходом старшего разряда суммы сумматора, выход младшего разряда суммы которого соединен с выходом второго элемента СЛОЖЕНИЕ ПО МОДУЛЮ ДВА, 1-й вход которого соединен с входом младшего .разряда 1-й четверичной цифры, третий вход второго элемента СЛОЖЕНИЕ ПО МОДУЛЮ ДВА соединен с входом переноса сумматора, о т л и ч а ю щ и й с я тем, что, с целью повышения быстродействия, сумматор содержит мажоритарный элемент с порогом четыре и мажоритарный элемент с порогом два, выход которого соединен с третьим входом первого элемента СЛОЖЕНИЕ ПО МОДУЛ 1 О ДВА, а 1-й вход мажоритарного элемента с порогом два соединен с входом младшего разряда 1-й четверичной цифры и...
Устройство для вычисления функций синуса и косинуса
Номер патента: 1827673
Опубликовано: 15.07.1993
Авторы: Герасимов, Давыденко, Литвиненко, Мохор, Оленич, Петренко
МПК: G06F 7/548
Метки: вычисления, косинуса, синуса, функций
...сумматора, со сдвигом на три разряда вправо и, одновременно на входы разрядной дискреты блоков частичной суммы второй группы, На информационный вход первого блока частичной суммы второй группы подана константа 0,01000, на вход частичной суммы поступает код с выхода второго блока частичной суммы первой группы 01,0000, на управляющий вход - первый разряд входной кодовой комбинации, равный О. Ка выходе первого блока частичной суммы второй группы образуется результат 01.00000. На информационный вход второго блока частичной суммы второй группы подана константа 0,01 100, на вход частичной суммы поступает код с выхода третьего блока частичной суммы первой группы, на управляющий вход второй разряд входной кодовой комбинации, равный 1, На...
Устройство формирования адреса памяти
Номер патента: 1827674
Опубликовано: 15.07.1993
Авторы: Байков, Кислинский, Коробко
МПК: G06F 12/04
Метки: адреса, памяти, формирования
...установленному на выходах 13 устройства, и одновременно на один такт по второму входу изгруппы управляющих входов 15 на управляющий вход регистра 2 поступает сигнал разрешения приема. По ближайшему синхроимпульсу очередной адрес принимается в регистр 2, с выходов которого поступает на выходы 13 устройства и на входы сумматоров 3, 4 для очередной модификации. При обслуживании очередного запроса абонента процесс повторяется, Дешифраторц 6, 9 и коммутатор 11 заблокированы выходным сигналом триггера 7 и не участвуют в работе.Если триггер 7 установлен в единицу, то на второй вход младшего разряда сумматора поступает сигнал, соответствующий уровню логического нуля. Однако разблокируются дешифраторы б, 9 и коммутатор 11. Вследствие этого...
Блок обработки матричной вычислительной системы
Номер патента: 1827675
Опубликовано: 15.07.1993
Авторы: Байда, Литвиненко, Нестеренко, Тимонькин, Ткаченко, Харченко
МПК: G06F 15/00, G06F 15/16
Метки: блок, вычислительной, матричной, системы
...этот выполняется с помощью двух первого 2 и второго 3 узлов постоянной памяти, Таблицы входов-выходов приведены на фиг.2 и 3, на этих же таблицах приведено какие сигналы (ех или еу 1 и с выходов каких БОИ(относительно . 4 ОИ (.коммутируются на их входы, а также информационные выходы каких БОИ при том или ином сочетании сигналов выбираются с помощью выходных коммутаторов.Рассмотрим пример выполнения коммутации выходов БОИ на примере БОИ (2,4) фиг.4,а БОИ (2.4) является захваченным, так как под ним расположен отказавший БОИ (3,4), не являющийся самым левым отказавшим БОИ строки 3. Следовательно, еу (+1,у= 1. Но БОИ (2.4) является самым левым захваченным БОИ строки 2, следовательно на его вход 32 поступает нуль, т.е. ехф (1, 1-1) = 1....
Устройство для ввода информации
Номер патента: 1828553
Опубликовано: 15.07.1993
Автор: Манякин
МПК: G06F 3/02
Метки: ввода, информации
...1 поступает на вход последоваформирователи импульсов 8 и 9 устанавливают триггеры 10 и 11 в нулевое состояние. 5 тельного канала дисплея, являющегося вторым блоком 21 индикации.Выходная последовательность с блока памяти 25 и усиленная в блоке 29 образует последовательность команд информации, которая синтезирует на экране дисплея заданную клавиатуру, например, образует информационное . поле клавиатуры управления радиостанцией, или русского алфавита, и т.д. При этом буквы или условные знаки клавиатуры высвечиваются в перекрестье линий, соединяющих горизонтальные и вертикальные излучатели 13, 12 и приемники излучений 14, 15. Иллюстрация описанного приведена на фиг, 2.Досчитав до определенного состояния, соответствующего окончанию...
Генератор ортогональных сигналов
Номер патента: 1829028
Опубликовано: 23.07.1993
Автор: Авраменко
МПК: G06F 1/025
Метки: генератор, ортогональных, сигналов
...соединен с выходом первого разряда счетчика 2. Второй выход второго знакового перемножителя 5 второй группы знаковых перемножителей соединен с выходом второго разряда счетчика 2. Второй вход третьего знакового перемножителя 5 втоаой группы знаковых перемножителей соединен с выходом первого сумматора по модулю два 3 из основной группы сумматоров по модулю два. Втооой вход первого знакового перемнажителя 5 третьей группы знаковых перемножлтелей соединен с выходам первого аазряда счетчлка 2, Второй вход второгс знакового пере- множителя 5 третьел группы знаковых перемножителей соединен с выходом второго разряда счетчика 2, Второй вход третьего знакового перемножителя 5 третьей группы знаковых перемножителей соединен с выходом четвертого...
Устройство для выбора заданного числа повторений двоичных чисел
Номер патента: 1829029
Опубликовано: 23.07.1993
Авторы: Вдовиченко, Кишенский, Надобных, Христенко
МПК: G06F 7/02
Метки: выбора, двоичных, заданного, повторений, чисел, числа
...числа, соответствующие количествам появлений соответствующих кодовв массиве.В этом случае, когда при очередном появлении некоторого кода имеет место егоп-кратное повторение, после записи данного кода в регистр 3 на выходе(типа "равно")блока 10 сравнения фоомируется сигнал,открывающий элемент И 21, Импульс с выхода элемента 14 в этом случае проходитчерез элементы И 21 и ИЛИ 24 и устанавливает триггер 19 в единичное состояние, атакже срабатывает регистр 5 и счетчик 1, атакже запускает одновибоатор 18, на выходе которого формируется импульс, поступающий на выход 31 устройства исигнализирующий об окончании процессаанализа данной последовательности кодов.Этот же импульс с выхода элемента ИЛИ 24записывает текущий код в регистр 30, с...
Устройство для накопления чисел с плавающей запятой
Номер патента: 1829030
Опубликовано: 23.07.1993
Автор: Фельдман
МПК: G06F 7/50
Метки: запятой, накопления, плавающей, чисел
...управления 7 может быть реализован как устройство микропрограммного упоавления. Блок 7 содержит тактовый генератор. запуск котс ого возможен по пе 1829030реднему фронту сигнала синхронизации как слова, так и массива, Этот сигнал является пусковым сигналом, а соответствующая шина пусковой шиной,Работа устройства основана на использовании представления чисел в форме с "циклической запятой" или с "плавающим началом", предназначенного для управления операции сложения чисел с плавающей запятой,Представление с плавающим началом для числа Х имеет видрХ=Ац, где ,ц / А и А - мантисса, Пусть в некоторое целое (например,т - равно числу разрядов мантиссы без знака).Тогда главный порядок определяется как,Р - тК = Е, а локальный какг= гез( ),гпгде...
Накапливающий сумматор
Номер патента: 1829031
Опубликовано: 23.07.1993
Авторы: Дрозд, Паломино, Полин
МПК: G06F 7/50
Метки: накапливающий, сумматор
...получаемой суммы с выхода первоначально обнуленного первого регистра 9, Этот регистр является сдвиговым и обеспечивает задержку на и тактов поступающих с выхода суммы сумматора 1 и разрядов накапливаемой суммы и они поступают на выход 14 устройства, Сумматор 1 выполняет операцию сложения с учетом сигналов переноса, снимаемых с выхода переноса и задерживаемых на один такт первым триггером 7, причем сигналы переноса поступают на информационный вход первого триггера 7 через первый элемент И 4, на второй инверсный вход которого подается управляющий сигнал с выхода блока 2 управления, Управляющий сигнал принимает единичное значение на тактах, кратных п, когда выполняется сложение старших и-й разрядов слагаемого и накапливаемой суммы, и...
Генератор случайных чисел
Номер патента: 1829032
Опубликовано: 23.07.1993
МПК: G06F 7/58
Метки: генератор, случайных, чисел
...блока 7 сравнения меняются на обратные. Поэтому поступление импульсов на вход счетчика 3 прекращается и очередной импульс с выхода ГТИ 1 через открытый второй элемент И 8 поступает на вход опроса датчика 9, сигнал д выхода которого поступает на вход блока 10, на другой вход которого поступает вся совокупность сигналов с выхода первого регистра б,В блоке 10 на основании решения урав- нения определяется возможное значение случайного числа Кь имеющее логариф,;ическое распределение,Значение К записывается импульсом с выхода третьего элемента задержки 14, в котором он задерживается на время переходных процессов в блоках 9, 10, во второй регистр 11. Этот же импульс после задержки в четвертом элементе задержки 15 на время переходных процессов...
Устройство приоритета
Номер патента: 1829033
Опубликовано: 23.07.1993
Авторы: Байда, Благодарный, Середа, Тимонькин, Ткаченко, Харченко
МПК: G06F 9/46
Метки: приоритета
...сигналы. то на выходе элемента 2 И-ИЛИ 17 появляется единичный сигнал. Зтот сигнал открывает по Ч-входу триггер 9, закрывает элемент И 18. По очередному импульсу со входа 39 триггер 9 переводится ь единичное состояние и подтверждается единичное состояние триггеров регистра 4 и в регистр 2 запишутся сигналы - просов микропроцессоров, требующих работы (с выходов соответствующих элементов 29 ИЛИ). Схема 12 выделяет унитарный код наиболее приоритетного (например )-го микропроцессора и выдает его на информационный вход регистра 3, По очередному импульсу со входа 40 устООЙства этот код записываетсрегистр 3 и запускается одновибратср 16, Сигнал с выхода одновибратора 16 обнуляется счетчик 8,Так как,-й триггер регистра 3 перевелся в...
Устройство для контроля программно-управляемого вычислительного блока
Номер патента: 1829034
Опубликовано: 23.07.1993
Автор: Берников
МПК: G06F 11/00
Метки: блока, вычислительного, программно-управляемого
...производится над вторым операндом, который записывается во второй 5 регистр по управляющему сигналу на третьем выходе блока управления б, При выполнении третьей команды, в первом машинном цикле вычислительный блок получает из памяти код операции, который одновременно поступает на входы блока управления б. Выработанный блоком управления б сигнал с первого выхода поступает на вход блока памяти 2, который вырабатывает контрольный результат операции, поступающий на первый вход схемы сравнения 3. Параллельно вычислительный блок 7 тоже обрабатывает операнды в соответствии с кодом полученной команды. Следующей командой результат обработки данных передается вычислительным блоком 7 через формирователь 1 кода по модулю К на Второй вход схемь...
Сигнатурно-синдромный анализатор
Номер патента: 1829035
Опубликовано: 23.07.1993
Автор: Дьяченко
МПК: G06F 11/00
Метки: анализатор, сигнатурно-синдромный
...п минус индексы отсутствующих аргументов на характеристическое число а,Анализатор работает следующим образом.По управляющему сигналу "пуск на входе 12 счетчик 3 устанавливается в состояние 00,01, т.е. младший разряд первого счетчика 3 устанавливается в единицу, остальные разряды - в ноль, все разряды формирователя 1 устанавливаются в ноль и с входов 2 в счетчик 4 заносится двоичный код числа М, где М - длина исследуемой двоичной последовательности,По сигналу "Пуск", кроме того, на ичверсном выходе старшего разряда счетчика 4 появляется логическая единица, которая позволяет пропускать синхроимпульсы с выхода элемента И-НЕ 7 через элемент И 9 на вычитающий вход счетчика 4, а также разрешает прохождение исследуемой последовательности со...
Тестопригодный цифровой автомат
Номер патента: 1829036
Опубликовано: 23.07.1993
Авторы: Гроль, Петлин, Романкевич
МПК: G06F 11/00
Метки: автомат, тестопригодный, цифровой
...соединенных последовательно. Прямые выходы триггеров являются выходами генератора. Входы 6.1 и 6.2 проверяемого автомата подсоединены к первому и четвертому выходам шестиразрядного генератора псевдослучайных чисел 13, а вход 12 - к шестому выходу генератора 13,В таблице представлена процедура тестирования цифрового автомата в течение 7 тактов функционирования генератооа псевдослучайных чисел. Генератор устанавливается в исходное состояние 111111 одновременно с тестируемым автоматом (код 10 на первых выходах триггеров 1.1 и 1.2 принят в качестве кода начального состояния элементов памяти рассматриваемого автомата в системном режиме. При появлении на входе 11 автомата очередного тактового импульса код 10 с выходов триггеров 1...
Устройство для контроля цифровых блоков
Номер патента: 1829037
Опубликовано: 23.07.1993
Автор: Макаров
МПК: G06F 11/26
...поступит на второй вход элемента 10 ИЛИ-НЕ,Устройство перейдет в режим инжектирования "лог. 0" в контролируемую цепь, в которой присутствует "лог. 1",На прямом выходе О-триггера 3 появится "лог, 0", который запретит прохождение последующих импульсов тактирования подачи входных воздействий на информационный вход счетчика 21 импульсов через элемент 20 И,Затем в зависимости от состояния, в котором находится контролируемая цепь, возможны три ситуации;3,1) Контролируемая сигнальная цепь задействована в коротком замыкании с шиной питания,Несмотря на то, что через резистор 8 течет ток, равный максимальному току, протекающему через открытый нижний интегральный транзистор выходного каскада элемента 7 коммутации, в контролируемой цепи и на первом...
Устройство для обмена данными между оперативной памятью и периферийными устройствами
Номер патента: 1829038
Опубликовано: 23.07.1993
МПК: G06F 13/00
Метки: данными, между, обмена, оперативной, памятью, периферийными, устройствами
...узла памяти, причем входы-выходы портов А первого, второго и третьего узлов памяти образуют двунаправленую магистраль порта А регистрового файла, входы-выходы портов В второго, третьего и четвертого узлов памяти образуют двунаправленную магистраль порта В регистрового файла, а первый вход регистрового файла соединен с первыми входами первого, второго и третьего узлов памяти, вторые, третьи и четвертые входы которых соединены с вторым входом регистрового файла, третий вход которого соединен с пятыми, шестыми, седьмыми и восьмыми входами второго, третьего и четвертого узлов памяти.6, Устройство по п.1, о тл и ч а ю щ е ес я тем, что блок модификации порта В регистрового файла содержит мультиплек 5 10 15 20 25 30 35 40 45 50 55...
Устройство для контроля интерфейса ввода-вывода
Номер патента: 1829039
Опубликовано: 23.07.1993
Авторы: Высоцкий, Клим, Шаров, Швед
МПК: G06F 11/00, G06F 13/00
Метки: ввода-вывода, интерфейса
...с выхода элемента 15 И на вход элемента 17 ИЛИ на выходе его формируется единичный сигнал, По переднему фронту сигнала с выхода элемента 15 И в регистре 1 фиксируется состояние сигналов интерфейса на входе 28, а в регистре 11 - код с выхода блока 9 счета временных интервалов (в данном случае нулевой код),кроме того, по сигналу с выхода элемента 17 ИЛИ осуществляется запуск одновибратора 22. По сигналу с выхода одновибратора 22 в регистре 29 фиксируется состояние интерфейса на входе 28, С выхода схемы 2 сравнения снимается единичный сигнал. С выхода регистра 1 код сигналов текущего состояния интерфейса поступает на вход дешифратора 3. Если код сигналов состояния интерфейса, поступающий с выхода регистра 1, соответствует нормальной...
Клавишный элемент для клавиатуры
Номер патента: 1830145
Опубликовано: 23.07.1993
Авторы: Бернд, Ильзе, Норберт, Франк
МПК: G06F 3/023
Метки: клавиатуры, клавишный, элемент
...действие возвратной прухины 5, по направлению к электро- проводным пластинам б, 7, Выступ 10 на мембране 11 попадает на перву 1 о злектропроводную пластину б и прижимает ее ко второй электропроводной пластине 7, Движение клавишной Головки прекращается, когдаповернось зласт 1 лчного кольца 3 соприкасается с пластиной 6, Выполнение кольца 3 из мяГкОГО эластичного материала приглушает шумы, возникающие при вкл 1 очении клавишного элемента,крайнее нижнее положение) и выкл 1 очении клавишного элемента (крайнее. верхнее положение), С помощью зазора, необходимого в клавишных элементах, обеспечивается выравнивание клавишных элементов в их35 40 ограничения хода клавишной головки, в кор пусе вьптолнены отверстия, в которых расположены...
Устройство для синхронизации вычислительной системы
Номер патента: 1830527
Опубликовано: 30.07.1993
Авторы: Ковалев, Мингалеев, Пластун
МПК: G06F 1/04
Метки: вычислительной, синхронизации, системы
...триггера 5 При этом на выходе элемента И 9 первого устройства вычислительной системы устанавливается нулевой потенциал, который блокирует схемы выбора приоритета всехдругих устройств (фиг. 2). Формируемый нулевой потенциал на выходе элемента И-НЕ 16 первого устройства через общую магистраль 20 в каждом устройстве поступает через элемент НЕ 13 и элемент ИЛИ 14 на выходы 21 устройства, При этом производится обнуление счетчика 2 и запись единицы на триггеры 4, 5, т,е. переход на следующий цикл выработки управляющих сигналов. В совокупности триггер 5 и элемент И - НЕ 16 контролируют исправность устройства, т,е. последовательное формирование значений счетчика 2 (в) и а.При исключении из работы первого устройства высшим. приоритетом по...
Сумматор по модулю три
Номер патента: 1830528
Опубликовано: 30.07.1993
Автор: Супрун
МПК: G06F 7/49
...с порогом два 1, два элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 2 и 3, четыре входа 4, 5, 6 и 7, два выхода 8 и 9.Сумматор работает следующим образом.Суммируемые операнды Х и тся двухраэрядными двоичными к цель достигается тем, что сумматор по модулю три с приводимыми операндами содержит мажоритарный элемент с порогом два, два элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, четыре входа и два выхода. Сложность сумматора по числу входов логических элементов равна 10, а быстродействие, определяемое глубиной схемы, равно 2 г, где т - задержка на вентиль. Сумматор работает следующим образом. На входы поступают двоичные переменные х 1, у 1,х 2, у 2, представляющие собой младшие и старшие разряды суммируемых операндов Х и У соответственно; на выходах реализуются логические...
Устройство для деления чисел
Номер патента: 1830529
Опубликовано: 30.07.1993
Авторы: Жалковский, Шостак, Шпаков
МПК: G06F 7/52
...значения формируются на семи сумматорах 37. Остальные кратные формируются посредством монтажа.Мультиплексоры 71 - 75 предназначены для коммутации на входы вычитаемого 31-8 ь соответствующих значений кратных делителя. Приближенное значение -разрядного частного на выходах 23 блока 4 является управляющим кодом, по которому на выходы 251-255 мультиплексоров 71-75 передаются значения произведений всех возможных при данной погрешности К-разрядных частных на делитель(кратных делителя). Причем на выходы мультиплексора с наименьшим порядковым номером передается наименьшее значение такого кратного, а на выходы мультиплексора с наибольшим порядковым номером - наибольшее значение такого кратного. Ниже в табл. 1 поясняется...
Генератор случайных процессов
Номер патента: 1830530
Опубликовано: 30.07.1993
МПК: G06F 7/58
Метки: генератор, процессов, случайных
...состояние (на фиг, 2 направление Ы.С выхода преобразователя 3.6 каждый импульс пуассоновского потока через элементы ИЛИ 5.1 и 5,4 воздействует одновременно на суммирующий вход счетчика 6,1 и вычитающий вход счетчика 6.2, переводя генератор из текущего (Ц)-го состояния, вС выхода преобразователя 3.7 каждый импульс пуассоновского потока через элементы ИЛИ 5.1 и 5,3 воздействуют одновременно на суммирующие входы счетчиков 6.1 и 6,2, переводя генератор из текущего(Ц)-го состояния в (+1, )+1)-е состояние (на фиг, 2 направление Я 7).С выхода преобразователя 3.8 каждый импульс пуассоновского потока через элементы ИЛИ 5.2 и 5.3 воздействуют одновременно на вычитающий вход счетчика 6.1 и суммирующий вход счетчика 6.2, переводя генератор из...