G06F — Обработка цифровых данных с помощью электрических устройств
Устройство для ввода аналоговой информации
Номер патента: 1501026
Опубликовано: 15.08.1989
Автор: Строцкий
МПК: G06F 3/05
Метки: аналоговой, ввода, информации
...элементов сравнения на данной ступени разворачивания эталона.Следует отметить, что сигналом полинии "Конец кодирования АЦП" 22 вблоке 13 через элемент ИЛИ 31 осуществляется сброс счетчика 38, черезкоторый реализуется программа работывторой ступени преобразования. Следовательно, по сигналуКонец кодирования" с выхода АЦП 15 осуществляетсязапись полученных данных в блок 9 памяти, формирование адреса следующегоканала, выставившего запрос на обслуживание второй ступенью преобразования на данном шаге разворачиванияэталонной меры первой ступени преобразования и новый запуск программатора работы второй ступени, если с выхода элемента ИЛИ 5 еще имеется запрос, т.е. если еще есть каналы, выставившие запрос на работу второйступени на данном...
Устройство для ввода графической информации
Номер патента: 1501027
Опубликовано: 15.08.1989
Авторы: Бобряков, Голяс, Майоров
Метки: ввода, графической, информации
...определенных точках растра.Фиксация координат точки, на которую указывает световое перо; происходит в результате приема .пером импульса, возникающего при возгораниилюминофора в момент прохождения лучачерез данную точку экрана, Усиленныйимпульс светового пера 4 с выходаусилителя 1 поступает на элемент 2задержки. Время задержки элемента 2выбирается из условия получения суммарного времени задержки (складывающегося из времени задержки срабатывания светового пера и времени задержки сигнала в элементе 2), равноговремени развертки одной строки растра, Таким образом, фиксируется точка, которая находится на той же дискрете в строке, но на одну строку ниже той точки, на которую непосредственно указывает перо 4.Следует отметить, что световое перо...
Устройство для вывода информации
Номер патента: 1501028
Опубликовано: 15.08.1989
МПК: G06F 3/06
Метки: вывода, информации
...по сигналу "Требуется вмешательство" ("1"). Формируемому элементом И 51 в следующих случаях: при отсутствии сигналов готовности на выходах обоих элементов ИЛИ 18 и 19 (элемент51). при наличии сигнала об отказе второго печатающего устройства ПУ 2 и отсутствии сигнала готовности первого печатающего устройства ПУ 1 (элемент И 52), при наличии сигнала об отказе первого печатаюц 1 его устройства ПУ 1 и отсутствии сигнала готовности второго печатающего устройства ПУ 2(элемент И 53). Любое из условий, формируемых элементами И 51-53, является еще и условием установки триггера 46, поступающим через элемент И 51 на вход блока 9 анализа отказов и сбоев.Счетчики 6 и 7 служат для органи 45 зации прогона бумаги после печати (межкадровый прогон) и на...
Устройство для отображения информации
Номер патента: 1501029
Опубликовано: 15.08.1989
Авторы: Кокорев, Халтурин, Чарушин, Чесалин
МПК: G06F 3/153
Метки: информации, отображения
...постоянно и равно О, а у счетчика 6 зависитот содержимого счетчика 5. По сигналам, поступающим с выхода формирова-;теля 4 один раэ за кадр, может производиться увеличение или уменьшениесодержимого счетчика 5 на единицу,Таким образом, производится непрерывное смещение сдвигаемых участковизображения в любую сторону по горизонтали, Однако таким образом можетбыть организовано смещение изображения только на К точек одновременно,Реализация сдвига изображениявнутри группы из К точек осуществляется с помощью блока 15 сравнения ирегитсра 16.Временной сдвиг внутри К одновременно выбираемых точек изображенияпроисходит путем смещения момента перезаписи информации об этих точках изрегистра 16 в регистр 8,На блок 15 сравнения поступает.п=1 оп К...
Устройство для преобразования последовательного кода в параллельный код
Номер патента: 1501030
Опубликовано: 15.08.1989
Метки: код, кода, параллельный, последовательного, преобразования
...с тактового входа 8 устройства, полученныйрезультат записывается в регистр 4. 25 в виде: с =,2 с с;6(1, с, 1,где 1 означает - 1.На первый, второй информационные входы устройства число С поступает старшими разрядами вперед, причем на первый информационный вход 6 устройства поступает положительная часть числа С, а на второй инФормационный 35 вход 7 - отрицательная часть .числа С, как показано в табл, 1. Принцип работь устройства заключается в следующем. . 40При поступлении на информационные входы 6 и 7 устройства признака начала числа в первый и второй (младшие) разряды регистра 4 производится запись нулей. При поступлении цифры 1 45 блок 3 выполняет операцию суммирования чисел, поступающих на его входы. Так как на оба его входа...
Устройство моделирования функционирования цифровой радиоэлектронной аппаратуры
Номер патента: 1501031
Опубликовано: 15.08.1989
Авторы: Гришин, Заславский, Капралов, Коновалов, Овечкин, Ольшанский
МПК: G06F 7/00
Метки: аппаратуры, моделирования, радиоэлектронной, функционирования, цифровой
...обмен информацией между нимиосуществляется через блок 11 управленияСодержимое регистра 46 инструкцийопределяет направление обмена междублоком 12 и блоками 1-5 памяти, Запись информации осуществляется помагистрали 15 через буферные усилители 50, имеющие выходы с тремя состояниями на информационную магистраль 18При чтении информации, поступающей по магистрали 18, выходыбуферных усилителей отключены в третье состояние сигналом из регистра46 инструкций. Информация записьсвается в буферной регистр 47 по переднему фронту сигнала, поступающего издешифратора 59 управления по шине 34,В блок 12 информация считывается избуферного регистра 47 по магистрали 4516.Информация, поступающая по магистрали 18, может быть записана в счетчикадреса...
Арифметико-логический модуль
Номер патента: 1501032
Опубликовано: 15.08.1989
Авторы: Викентьев, Гофман, Клюкин, Лепихина
МПК: G06F 7/00
Метки: арифметико-логический, модуль
...-го разряда являются переключательной функцией трех аргументов: сигнала с первого информационного выхода 17 модуля или с второго информационного выхода 18 модуля, сигнала с первого информационного входа 12 модуля или с второго информационного входа 13 модуля и сигнала функционального переноса и д-го разряда, поступающего с входа 10 функционального переноса влево или с выхода мультиплексора 9.Сигналы функционального переноса вправо из -го разряда являются переключательной функцией трех аргументов: сигнала с первого информационного выхода 17 модуля или с второго информационного выхода 18 модуля, сигнала с первого информационного входа 12 модуля или с второго инфор1032 50 5 150 мационного входа 13 модуля и сигнала функционального переноса...
Устройство для вычисления булевых функций
Номер патента: 1501033
Опубликовано: 15.08.1989
Авторы: Вавилов, Вальшонок, Сигалов, Шалыто
МПК: G06F 7/00
Метки: булевых, вычисления, функций
...двух последних командпрограммы необходимо записать адресапервой команды программы. Кроие этого, устройство может прекратить вычисления, для чего в лоле адреса команды двух последних команд программы вычисления записывается код адреса дополнительной "пустой" командыв поле адреса опрашиваемого аргумента которой записывается адрес константы "0", в поле адреса ксианды -адрес ее самой, в поле признака аргумента - "О". Тогда устройство будетпостоянно выполнять эту команду доперевода его в состояние ожиданиясигналом с входа 6. Для примера и пояснения работы устройства, а также способа его программирования в таблице представлена программа вычисления двух функций, 1501033-Х ХЧТ Х (Х ЧХр).Для составления программы вычисления этих функций...
Многофункциональный логический модуль
Номер патента: 1501034
Опубликовано: 15.08.1989
Авторы: Аспидов, Гусев, Мисько, Селетников
МПК: G06F 7/00
Метки: логический, многофункциональный, модуль
...ПО М модуля, выходМодул и фун разом.В зависимо осится к области ителинай техникиреализации всех двух переменных, я является расших возможностей за кций Р-, 8-, 1 СК- кции сумматора. ставлена функционазначено для реализации л функций двух переленпых. Ц ретения является расширен налиных мозможностей за с ции Функций К-, 8-, 1 СК-, ров и функции сулиатора. М жит два элемента И, элеме мент СЛОЖЕНИЕ ПО МОДУЛЮ Д входов и один выход. При настройки, принадлежащему (0,1,Х ,Х ,Х ,Х 1), моду ет все логические функции менлых и функцию сумматор 1 табл,согласно таб д;1 ются соотв ройки, при э ре юшзуетсяБГГРЧ =ВКЕГ, =.К( ция Р.-тригге ся остальные Многофункциональный логи дули, содержащий элемент СЛ ПО МОДУЛЮ ДВА, причем выход3 1501034...
Ячейка однородной структуры
Номер патента: 1501035
Опубликовано: 15.08.1989
Авторы: Афонин, Афонина, Волченская, Князьков
МПК: G06F 7/00
Метки: однородной, структуры, ячейка
...булевой Функции от К переменных: Задача, решаемая устройством в этом случае, заключается в формировании на одном из выходов 28 однородной структуры значения буле вой функции от К переменных, заданной в базисе И, ИЛИ, НЕ при равной доступности прямых и инверсных источников информации. Как известно из (1), для выполнения этой операции доста точно путем подачи на входы 4 и 5 ,ячеек однородной структуры соответствующих сигналов управления г 1 и к сформировать в однородной структуре требуемую древовидную схему вычисления заданной Функции и подать на входы 26 и 27 соответствующие переменные. В результате по окончании переходных процессов в однородной структуре на заданном древовидной схемой55 вычисления. Функции выходе 28...
Ячейка однородной структуры
Номер патента: 1501036
Опубликовано: 15.08.1989
Авторы: Бурназян, Гунько, Шишковский
МПК: G06F 7/00
Метки: однородной, структуры, ячейка
...первый 11 и второй 12 выходы ячейки. 30Структура ячейки описывается следующей системой формул- аа ЕЕ,а,Е Ч (а,) а ) Е,2,й=ааЕЙЧаЕ (ача) ЕЕ.г. 1 г. г. 2Ячейка работает следующим образом.Не внешние входы 1-4 ячейки подаются логические переменные или их инверсии, а также константы О и 1 в зависимости от требуемого вида реализу емой функции в соответствии с таблицей.В общем случае для реализации произвольной функции, заданной нормальной Формулой из и букв, в базисе И, 4 ИЛИ, НЕ при, равной доступности прямых и инверсных выходов источников информации, строится древовидная схема двухвходовых элементов И и ИЛИ, которая вкладывается в прямоугольную плоскостную однородную структуру из ячеек, при этом в каждой строке структуры размещается один...
Устройство для сравнения чисел
Номер патента: 1501037
Опубликовано: 15.08.1989
Авторы: Козелков, Купровский, Лозбенев, Пархоменко, Черняев
МПК: G06F 7/02
...в случае равенствачисел (А = В) количество сигналоввысокого уровня, запрещающих прохождение сигналов с первого и второгодешифраторов, а значит элементы И 5и И 6, на выходах которых должен появиться сигнал высокого уровня, зак"рыты. Тогда на выходах обоих элементов ИЛИ 7 и 8 сохраняются сигналы низкого уровня, а на выходе 12 равенства чисел устройства - сигнал высокого уровня.В случае, если первое число больше второго (А ) В), соответственно1, количество сигналов высокого уровня первого дешифратора будет больше, а значит, начиная с (1+1)-го элемента И 5, элементы И 5 открыты, так как на их инверсных входах находятся сигналы низкого уровня с (3 + 1), ( + 2), , 2 -выходов второго дешифратора 4.На первых входах с (3 + 1)-го по -й открытых...
Устройство для определения количества локальных экстремумов
Номер патента: 1501038
Опубликовано: 15.08.1989
Авторы: Гамидов, Кашин, Кузьмин, Шейхов
МПК: G06F 7/06
Метки: количества, локальных, экстремумов
...в соответст- .вии с 79 порядковым номером таблицы равно 2 - код суммы 10. Для второго отрезка (3-7) в соответствии 45 с 54 порядковым номером таблицы количество экстр"мумов равно 1 - код суммы 01Для третьего отрезка (6- 10) в соответствии с 41 порядковым номером таблицы количество экстрему; мов равно 2 - код суммы 10. Для нет 50вертого отрезка (9-13) в соответст-, вии с 66 порядковым номером таблиьЫ количество экстремумов равно 2 - код суммы 10. Ввиду того, что значение 55 Ордикаты ИЗ равно а 4 не ограниченосправа от значения ординаты а зна-.ками "больше" или "меньше" в пределах первого отрезка (0-4), то неизвестно, является ли значение орди 1501038наты а экстремумом, поэтому код знака между значениями ординат аа11 112меньше - 10 об...
Устройство для сортировки информации
Номер патента: 1501039
Опубликовано: 15.08.1989
Авторы: Боженко, Кондратов, Мешков
МПК: G06F 7/06
Метки: информации, сортировки
...единичный либо нулевой код, то по сигналам разрешения записи, которые обесхемы сравнения вырабатывают на своихвторых выходах, и по Т 2 это число занесется в оба регистра, Если величины следующих чисел будут превышатьвеличину числа, занесенного в регистр5, они будут записываться туда. Если эти числа меньше занесенного врегистр 6, они заносятся в него, Темсамым в конце операции ввода в регистре 5 будет храниться максимальное число из входящих в упорядочиваемый список, врегистре 6 - минимальное,После передачи в устройство всегосписка сигнал "Прием" сбрасывается.Элемент 20 блокирует поступление Т 1на вход установки счетчика 2, элементы 23,21 блокируют поступление Т 2 навход записи блока 3, элемент И 22 -поступление И 2 на синхровход...
Вычислительное устройство
Номер патента: 1501040
Опубликовано: 15.08.1989
Авторы: Бзнуни, Газияк, Саркисян
МПК: G06F 7/38
Метки: вычислительное
...с входом вида операцииарифметико-логического блока 1 ивходом величины сдвига сдвигателя 2,входы разрешения выдачи арифметико - 5логического блока 1 и сдвигателя 2соединены соответственно с первым ивторым тактовыми входами 18 и 19 устройства,адресный вход 14 которогосоединен с входом адреса блока 5 адресуемых регистров, входы разрешениязаписи и разрешения выдачи которого соединены соответственно с третьим и четве тым тактовыми вхо ами 20 и 21 устройпервого буферного регистра 3, выход которого является выходом .17 .адреса устройства, первый инАормационный вход и 25 которого соединены соответственно с первым и вторым входами разрешения выдачи регистра 6 результата,второй выход и третий информационныйвход регистра 7 и...
Модуль для формирования признака переполнения и кода нормализации
Номер патента: 1501041
Опубликовано: 15.08.1989
Авторы: Заблоцкий, Самусев, Шостак, Яскульдович
МПК: G06F 7/38
Метки: кода, модуль, нормализации, переполнения, признака, формирования
...разрядов кода навходе 17 транзитом передается на выходы элементов И-НЕ 12, 13. На выходеэлемента И-НЕ 11 устанавливается единичный,код, так как на входе 23 устанавливается "1", которая транзитомпередается на выход элемента И-НЕ 11.В результате на выходе 31 формируется прямой код нормализации.Если на входе 17 установлен нулевой код, то на входах 27,28 формируется единичный код, который транзи"том передается на выходы элементовИ-НЕ 12, 13. Параллельно на выходе 29формируется единичный код. 40 45 50 55 Модуль может быть использован вкачестве ячейки шифрации в устройстведля.формирования кода нормализации ипризнака переполнения. При этом нетребуется блок дешифраторов, так какС в качестве выхопов пеши,ряторов можно использовать выходы 29...
Четырехуровневый одноразрядный сумматор
Номер патента: 1501042
Опубликовано: 15.08.1989
Авторы: Бобров, Царев, Яковлев
МПК: G06F 7/50
Метки: одноразрядный, сумматор, четырехуровневый
...на выходах 14, 15 переноса и суммы сумматора свидетельствуют о правильности логики его работы. Формула изобретения 40 Четырехуровневый одноразрядный сумматор, содержащий четыре пороговых детектора и семь токовых отражателей, выполненных на базе составных 45 транзисторов с инжекционным питанием, причем прямые входы пяти слагаемых соединены с входами первого и второ го пороговых детекторов, выходы которых соединены соответственно с50 входами первого и второго токовых отражателей, инверсный вход пяти слагаемых соединен с входом третьего порогового детектора, выход которого соединен с входом четвертого порогового детектора, выход которого соедиПороговые детекторы и токовые отражатели выполнены из составных транзисторов с неуправляемыми...
Устройство для умножения
Номер патента: 1501043
Опубликовано: 15.08.1989
Авторы: Бохан, Дербунович, Либерг
МПК: G06F 11/26, G06F 7/52
Метки: умножения
...на выходе 12 устройства - 00.,00, На следующем шаге проводится проверка обоатных связей на замыкание линий. Для этого используются результаты предшествующей проверки, так как на выходах сумм сумматоров 2. четвертой строки все единицы, а на выходах переносов - все нули. Подав на вход 18 задания режима работы устройства сигнал "1", включаем обратную связь. Информация с выходов сумм и переносов сумматоров 2.х четвертой строки поступает на информационные входы сумматоров 11 первой строки. Через время Т считывается результат, который, если нет неисправностей, равен предыдущему, т,е, на выходах 10 и 11 устройства все единицы, а на выходе 1.2 устройства - все нули. Для проверки замыканий обратных связей на инверсных сигналах подается...
Устройство для умножения комплексных чисел
Номер патента: 1501044
Опубликовано: 15.08.1989
Автор: Лилеин
МПК: G06F 7/52
Метки: комплексных, умножения, чисел
...соответственно5 150104на входы 42 - 45 узла 16 сложения.На выходах 46 и 47 действительной имнимой частей результата получаемсоответственно Х=Х,-Уг, У=У, +Хг,т,е, узел 16 сложения выполняет опе 5Рацию С=С+1 Сг (С=Х+ь.У).Узел 31 вычитания работает следующим образом, Пусть на входы уменьшаемого и вычитаемого узла вычитанияпоступают комплексные числа С,=Х 1++хУ, и С =Х +Лг, где Х, и У, - соответственно действительная и мнимаячасти первого слагаемого, Хг и Усоответственно действительная и мнимая части второго слагаемого, Дейсттупают соответственно на входы 5053 узла 31 вычитания. На выходах 54и. 55 действительной и мнимой частей 20результата получаем соответственноХ=Х,+Уг, У=У(-Хг, т.е, узел 31 вычитания выполняет операцию...
Устройство для умножения
Номер патента: 1501045
Опубликовано: 15.08.1989
Авторы: Прохоров, Шатилло, Явиц
МПК: G06F 7/52
Метки: умножения
..."0", разрешающий работу первой ступени, а к моменту "эмме+3 "микО на вход 7,3 подается сигнал "1", обеспечивающий запоминание информации на выходах одноразрядных сумматоров 3.1-3,п и запрещающий обработку сигналов, появляющихся на их информационных входах.Когда все К разрядов множителя В будут поданы, на входах 6,1-.6.3 устанавливается сигнал "0", а вычисление продолжается до получения всех и+К разрядов произведений С с выходов 9,1-9.3.формула изобретенияУстройство для умножения, содержащее матрицу из (шч и) элементов И и матрицу из (шп) одноразрядных сумматоров (и - разрядность первого операнда, ш - произвольное целое число), причем первые входы элементов И х-го столбца матрицы (ь=1п) соединены с входом соответствующего разряда первого...
Устройство для умножения
Номер патента: 1501046
Опубликовано: 15.08.1989
МПК: G06F 7/52
Метки: умножения
...и передается через корректор транзитом. При умножении десятичных и двоичных чисел устройство работает следующим образом, причем на каждом такте обрабатывается восемь двоичных или две десятичных цифры первого сомножителя (множителя).1 004 40 Режим десятичного умножения.При десятичном умножении ца каждом такте работы устройства осуществ - ляется умножение вух десятичных5 цифр первого сомножителя, хранящегося в регистре 1, ца все цифры второго сомножителя, хранящегося в регистре 2. Так, в первом такте управляющий сигнал на входе 17 (значение которого для режима десятичного умножения равно единице) режима работы устройства разрешает формирование на выходах матрично го умножителя 4 четырех слагаемых, представленных в...
Устройство для умножения
Номер патента: 1501047
Опубликовано: 15.08.1989
МПК: G06F 7/52
Метки: умножения
...Таким образом, учитывается алгебраическийзнак множимого 4. Для обеспечения пр зильной работы устройства для умножения, максимального быстродействия, а также для обеспечения возможности считывания промежуточной информации и коммутации разрядов множителя В величина 1р должна определяться, исходя иэ следующей системы неравенств; Алгебраический знак множителя В Э 5 учитывается путем расширения разрядной сетки (т,е. подачи в последнихи тактах умножения на входы 8,1-8.4знакового разряда В) и начальнойустановки "1" по выходу переноса сум матора 5.4.При необходимости ускорения получения результата умножения используются выходы 13.1-13,2 п, на которых после и первых тактов получается 45 двухразрядный код старших разрядовпроизведения С,...
Двухразрядный двоичный умножитель
Номер патента: 1501048
Опубликовано: 15.08.1989
Авторы: Криворучко, Рогозов, Тяжкун, Чернов
МПК: G06F 7/52
Метки: двоичный, двухразрядный, умножитель
...и-р-и-транзистор 8, инверсныевходы разрядов первого х, х ивторого у у операндов и выходыразрядов произведения Б, , Б. 20Умножитель работает следующимобразом.На входы х х и у у подаются инверсные значения разрядовсомножителей. При этом в соответствии с принципами работы схем ИЛ-ло-гики на базе транзистора 5 формируется сигнал, описываемый логическимвыражением ху на базе транзистора6 - сигнал х,у, на базе транзисто- Зора 7 - сигнал х у, х у, на базетранзистора 8 - сигнал ху ху, ., В результате на выходах разрядовпроизведения умножителя. формируют,ся сигналы, описываемые следующимилогическими ныоаженияьи;ху Формула изобретения Двухразрядный двоичный умножите;ь содержащий восемь и-р-и-транэ то он,3но первого и второго...
Квадратор
Номер патента: 1501049
Опубликовано: 15.08.1989
Автор: Баранов
МПК: G06F 7/552
Метки: квадратор
...на его информационный вход, так как элемент И 9 закрыт нулевым сигналом инверсного выхода триггера 7.До возврата триггера 7 в нулевое состояние в младшие разряды двоичного кода регистра 2 сдвига записываются нулевые сигналы, Триггер 7 возвращает н нулевое состояние первый начиная с младшего разряда нулевой сигнал двоичного кода, который сдвигается под действием тактовых импульсов с выхода регистра 2 сдвига, Переход триггера 7 из единичного состояния н нулевое приводит к Формированию на выходе элемента И 9 импульсного сигнала благодаря задержке элементом 21 на длительность тактоного импульса единичного сигнала прямого выхода триггера 7 его предыдущего состояния. Следовательно, вместо первого начиная с младшего разряда нулевого разряда...
Устройство для извлечения квадратного корня
Номер патента: 1501050
Опубликовано: 15.08.1989
Авторы: Золотовский, Коробков
МПК: G06F 7/552
Метки: извлечения, квадратного, корня
....вычета аргумента 14 состоит из двух счетных триггеров 25, С-входы которых соединены с входом 2 устройства и Ч-входы с выходами элементов И-ИЛИ 26, Входы ,элементов И-ИЛИ соединены с выходами триггеров 25, элементов НЕ 27 и входами б и 7 устройства. Вычет аргумента формируется на выходах 28.Ячейка 16 блока формирования вычета остатка, приведенная на фиг, 4, состоит из элементов И-ИЛИ 29 и элементов НЕ 30. Входы ячейки (имеющие вес 1) соединены с входами 3 1 и 32. Входы (имеющие вес 2) соединены с входами 33 и 34, Выходы ячейки соединены с выходами 35 (имеют вес 1) и 36 (имеют вес 2).+ выч.ост, 1) вод 3 = О,1 О 5 1 ЗО 1 ОУстройство работает следующим образом.В предлагаемом устройстве контроль осуществляется по модулю 3. Несложно получить...
Устройство для вычисления квадратного корня
Номер патента: 1501051
Опубликовано: 15.08.1989
Автор: Мелентьев
МПК: G06F 7/552
Метки: вычисления, квадратного, корня
..."1", на вход б синхронизации устройства подается синхроимпульс.На инверсном выходе триггера 7 (п)-го разряда регистра 1 устанавливается сигнал "0 (четвертая цифра корня). На инверсном выходе триггера 7 (и - 4)-го разряда остается "1". На инверсном выходе триггера 7 (и)-го разряда устанавливается "1".Одновременно производится сдвиг содержимого сумматора-вычитателя 2 на один разряд влево и запись "1" с выхода 46 (и+1)-го суммирующе-вычитающего элемента 3 сумматора-вычитателя 2 в триггер 4 знака, По этому сигналу производится сложение содер - жимого регистра 1 и сумматора-вычитателя 2,5-й цикл.Сумматор-вычитатель 2 1 111100 Регистр 1 0 110011 Сумматор-вычитатель 2 0 101111 На выходе. 46 (и+1)-го суммирующевычитающего элемента 3...
Устройство для вычисления функции х= а +в
Номер патента: 1501052
Опубликовано: 15.08.1989
МПК: G06F 7/552
Метки: вычисления, функции
...масштабного коэффициента 1,04, что даетвозможность использовать устройствов системах, где не предусмотрены операции с числами, большими единицы,например, в цифровых фильтрах, ведущих обработку информации в реальноммасштабе времени.а Ь Ь Ь45а -+ - + - + при а ь Ь, 32 4 8 64 На выходе сумматора 4 образуетсяЬ Ь Ь4 8 644; 8 и 64 осуществляется смещениемразрядов на входах сумматора 4. Зна 50 ачение (а - в ) образуется на выходе3255 сумматора 6. Деление на 32 осуществляется смещением разрядов на входе сумматора 6. Знак перед а/32 (минус) образуется за счет инверсии числа а Устройство работает следующимобразом:При подаче операндов А и В на входы ,схемы 1 сравнения и входы коммутаторов 2 и 3, на выходе коммутатора 2образуется большее из...
Вычислительный узел цифровой сетки
Номер патента: 1501053
Опубликовано: 15.08.1989
Авторы: Боюн, Козлов, Ладыженский, Серга
МПК: G06F 7/64
Метки: вычислительный, сетки, узел, цифровой
...вход с вы- Цхода 88 преобразователя 12 с Д Б;1 на четвертый вход с- (к 11,1 - 1выхода 89 преобразователя 13 с 1 Ы 5, , (черточка над Д 0 озна" (к((к+) (к 1 (к+)У = Б + ,.с) 50к:сЧерез М тактов с выхода 118 выдается сигнал переполнения, по которому снимается блокировка с переключения состояния счетчика 135 блока 26 управления, и пока не выполнены все заданные итерации, т,е. нет сигчает, что это старший разряд соответствующего приращения). Кроме того, на пятый вход сумматора 15 поступает начиная с младших разрядов дополнительный код правой части 1;, из регистра 5 правой части, а на шесточ - дополнительный код 5 Б, из регистра 17 частичных сумм. На последний, седьмой, вход многовходового .сумматора 15 с выхода 105 преобразователя 14...
Цифровой интегратор для решения краевых задач
Номер патента: 1501054
Опубликовано: 15.08.1989
Автор: Ледовской
МПК: G06F 7/64
Метки: задач, интегратор, краевых, решения, цифровой
...вариации подынтегральной функции .Ч хд Чуо Чпо первой и второй коордйнатам соответственно. Произведение Ч с с;,= Ц, Чс с выхода блока 4 умноженияпоступает на сумматор 5. Произведе 2ния Чх 0 = Чхоч, Ч сЧ"у д;, = Гу ,Чс выходовблоков 12 и 13 умножения поступаютв сумматоры 16 и 17, где они складываются с вариациями Ч х р Ч У Ц,поступающими из регистров 18 и 19 соответственно. Полученные неквантованные вариации Чх,щ . Ч У, Ц;с выходов сумматоров 16 и 17 записываются в регистры 18 и 19 и поступают на сумматоры 9 и 10 соответственно. В сумматоре 5 неквантованноеприращение интеграла Ч е Ц; складывается с остатком 0(Сед,), поступающим из регистра 8. Образованная сумма Ч 1 Ц);, + 0(Чщ,) .поступает далее в коммутатор, где иэ нее выделяется...
Управляемый блок задержек
Номер патента: 1501056
Опубликовано: 15.08.1989
Метки: блок, задержек, управляемый
...каждый узел задержки содержит два 1 Составитель М.КудряшевТехред М.Яндык Корректор Т.Палий Редактор Л.Пчолинская Заказ 4869/45 Тираж 668 ПодписноеВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР113035, Москва, Ж, Раушская наб., д. 4/5 Производственно-издательский комбинат "Патент", г.Ужгород, уп, Гагарина,101 Изобретение относится к вычислительной технике и может быть использовано для организации многоканальных устройств обмена данными.Цель изобретения - повышение точности работы за счет исключения возможности одинаковой задержки сигнала при различных управляющих кодах.На чертеже приведена структурная 1 О схема управляемого блока задержек.Блок содержит вход 1 и выход 2, регистр 3, узлы 4 задержки группы,...